基于DSP的收发器加速背板通信
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基于DSP的收发器加速背板通信
佚名
【期刊名称】《世界电子元器件》
【年(卷),期】2004(000)009
【摘要】随着背板速率的不断提升,现有跨背板的板问通信芯片(称为SerDes)技术已达到传输距离和信号完整性的设计极限,同为5Gbps收发器,基于纯模拟技术设计的SerDes产品已接近性能极限,为了满足提升速率的要求,只能牺牲传输距离;硅谷数模半导体公司则在SerDes构架设计方面独辟稀径,创造性地把数字信号处理技术应用到高速信号设计领域,它推出的D-PHY5G
【总页数】2页(P46-47)
【正文语种】中文
【中图分类】TN405
【相关文献】
1.基于K-LC1a收发器和DSP的近程测距系统设计 [J], 安宗营;秦会斌
2.基于DSP/BIOS的多DSP核间通信设计 [J], 汪洲
3.可编程DSP加速推进因特网时代的通信步伐 [J],
4.基于数据通信与电话通信相结合的以太网光纤收发器的研究与应用 [J], 徐红升;张翠宣;郑勇峰
5.基于串行收发器的\r加速器电源数字控制器研究 [J], 崔渊;高大庆;周忠祖;吴凤军;黄玉珍;张华剑;张帅;李继强;谭玉莲
因版权原因,仅展示原文概要,查看原文内容请购买。