【免费下载】晶体管实现数字逻辑的方法

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

晶体管级的数字设计
CMOS实现逻辑电路(次要,可简略带过):
1.与非门电路
下图是2输入端CMOS与非门电路,其中包括两个串联的N沟道增强型MOS管和两
个并联的P沟道增强型MOS管。

每个输入端连到一个N沟道和一个P沟道MOS管的栅极。

当输入端A、B中只要有一个为低电平时,就会使与它相连的NMOS管截止,与它相连的PMOS管导通,输出为高电平;仅当A、B全为高电平时,才会使两个串联的NMOS管都导
管都截止,输出为低电平。

通,使两个并联的PMOS
因此,这种电路具有与非的逻辑功能,即
n个输入端的与非门必须有n个NMOS管串联和n个PMOS管并联。

2.或非门电路
下图是2输入端CMOS或非门电路。

其中包括两个并联的N沟道增强型MOS管和两
管。

个串联的P沟道增强型MOS
当输入端A、B中只要有一个为高电平时,就会使与它相连的NMOS管导通,与它相
连的PMOS管截止,输出为低电平;仅当A、B全为低电平时,两个并联NMOS管都截止,两个串联的PMOS管都导通,输出为高电平。

因此,这种电路具有或非的逻辑功能,其逻辑表达式为
显然,n个输入端的或非门必须有n个NMOS管并联和n个PMOS管并联。

比较CMOS与非门和或非门可知,与非门的工作管是彼此串联的,其输出电压随管子个数的增加而增加;或非门则相反,工作管彼此并联,对输出电压不致有明显的影响。

因而或非门用得较多。

3.
异或门电路
异或
如在异或门的后面增加一级反相器就构成异或非门,由于具有的功
能,因而称为同或门。

异成门和同或门的逻辑符号如下图所示。

(书里介绍的主要是CMOS逻辑设计,因此在论文里补充双极晶体管的逻辑设计)
晶体管实现数字逻辑的方法(重点):
摘要:介绍了双极晶体管实现数字逻辑的方法。

双极晶体管实现的数字逻辑电路简单、输出电流大、驱动能力强、易于进行数模混合,可方便地应用于很多电路。

关键词:数字逻辑;数模混合;正反逻辑;双极晶体管
目前的数字市场上,用CMOS实现的逻辑电路占主导地位,然而双极晶体管实现的数字
电路以其输出电流大、驱动能力强、易于进行数模混合等优势,在某些领域中仍有着不可
替代的地位,如PWM中的数字部分,就是用双极晶体管实现的数字逻辑。

1 逻辑分析
在PWM中,为实现逻辑运算以及各种优先级别不同的保护,设计的电路框图如图1所示。

首先我们由电路框图来分析此数字部分的逻辑功能:
图1中A,B,C,D,E,CLK各信号,经与门、或门,最终成为RS触发器R端与S端的触发信号。

作为此数字逻辑最为重要的部分,RS触发器的功能用真值表描述如表1
所示。

将A,B,C,D,E,CLK各信号看成事件,最后一个三或门体现了6个事件的优先级,CLK,D信号优先级最高,E信号次之,A信号、B信号、C信号优先级最低。

优先级的不同,决定了A,B,C,D,E诸信号不同的功用,优先级最高的CLK,D,E信号可作为使能端或
故障保护端。

2 数字逻辑的实现
在集成电路设计中,在保证功能、性能的情况下,尽量用简化门实现所需的逻辑功能。

在本电路中,或门用基准与管子射极耦合或2个管子直接进行射极耦合来实现;反相器仅
用1个管(基极输入、集电极输出);用二极管进行线与、线或;RS触发器由2对管子和
1个或门组成,其中一对管子用来输出(Q1n+1),另一对用来完成记忆功能。

管极电路图如图2所示。

分析管级电路可知:R2,R3,T3,T4构成1个或门,signalC,signalB分别从T3,T4的基极输入。

CLK 经过T5反向,并在R′和signalC,signalB相或;signalA通过T2,T1传输,B+C通过R4和signalA相与,之后又与Q1n进行线或,得到S1;T10,T11,T12,R7构成或门,输出S2;T6与T7,T8与T9构成2个或门,或门的输入完全相同,S2与R′相与作为或门的一个输入,另一个输入为signalD;2个或门的输出,1个(Q1n)反馈到T11输入端,另一个(Q1n+1)与CLK信号相或,作为T13,T14组成的或门的输入信号;OUT为最后的输出信号。

用逻辑表达式描述如下:
由以上的分析可知,门级电路与管级电路一致。

从上例中可以看到,数字电路并非基本逻辑门之间的简单连接。

逻辑图中,信号
A,B,C,D,CLK同时作为多个门的输入信号,但是在管级电路中,每经过1个或门,输出信号就融合所有的输入信号,所以对于同一信号,并不需要那么多输入端。

另外,同一种基本逻辑门电路均可用2种逻辑符号表示他的逻辑功能。

对于逻辑电路本身来说,这2种逻辑符号是等效的,可以互换。

例如逻辑图中,在晶体管电路中,即运用了正反逻辑互换。

如上所述,在管级电路中,尽量使用或门,巧妙地运用正反逻辑,可使电路简化。

3 模拟验证
为了验证逻辑电路的设计是否正确,用ORCAD进行了模拟,图3
即为模拟结果。

双极晶体管电路不同于MOS电路,其高低电平是相对的,加信号时一定要考虑信号电位,否则不能正常驱动三极管,造成逻辑失真。

逻辑要求:
S=AB+AC+D+E
OUT=Qn+1+CLK+D
由图3的模拟结果可见,CLK信号,D信号或E信号为高,OUT信号必为高
(OUT=Qn+1+CLK+D);B信号为高(R=0),AB或AC为高(S=1),OUT为高
(Qn+1=1);若A信号、D信号、E信号均为低(S=0),则OUT信号保持原来状态
(Qn+1=Qn)。

C信号与B信号的分析相同。

模拟波形图验证了RS触发器的功能及整个数字逻辑设计的正确性。

4 结语
用双极晶体管来实现数字逻辑,首先要熟悉基本的逻辑电路,并灵活运用简化门、正反逻辑、线与、线或,从而使电路简化。

此外,信号的电平对于驱动后续电路,实现正确逻辑功能也很重要,设计时需要仔细考虑。

在集成电路中,还要根据电流的大小设计恒流源、双极晶体管发射极面积、合适的基准源;为了使电路速度大大提高,用SCT(肖特基箝位
晶体管)代替一般双极晶体管,多用ECL门电路等。

由于双极晶体管实现的逻辑电路具有输出电流大、驱动能力强、易于实现数模混合等特点,其在某些领域中的地位不可替代。

多路复用器(备用,凑字数用的)
多路复用器是利用多路复用技术将多个终端的多路低速或窄带数据加载到一根高速或宽带
的通信线上传输的设备。

多路复用器的作用通俗的说,就是用来选择数字信号通路的,所
以有时也称为数据选择器。

多路复用器的意义
∙ 使用多路复用器的目的是为了充分利用通信信道的容量,大大降低系统的成本。

例如,对于一对电话线来说,它的通信频带一般在100kHz以上,而每一路电话信
号的频带一般限制在4kHz以下。

此时,信道的容量远大于一路电话的信息传送量。

多路复用器的作用
∙ 采用多路复用器,可使多路数据信息共享一路信道。

当复用线路上的数据流连续时,这种共享方式可取得良好效果。

显然,这样做比每台终端各用一根通信线路
传送也更为经济。

多路复用器总是成对使用的。

一个连续终端,另一个在主机附近,它的作用是将接收的复合数据流,依照信道分离数据,并将它们送到对应的输出线
上,故称为解多路复用器。

多路复用器的基本原理
∙ 多路复用器即数据选择器,用来将N 个输入通道的数据复用到一个输出通道上,多路复用器在数字系统中有着非常重要的应用。

4选 1 多路复用器的实现结所示:
构如图
图中有四路数据C0~C3,通过选择控制信号S2、S1(地址码)从四路数据中选中一路
数据送至输出端z。

所示:
数据选择器的真值表如表
多路复用器的源程序代码
∙ 以4 选1 多路复用器为例:
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity MUX4_1 is
Port ( c0 : in STD_LOGIC;
c1 : in STD_LOGIC;
c2 : in STD_LOGIC;
c3 : in STD_LOGIC;
s : in STD_LOGIC_VECTOR (1 downto 0); z : out STD_LOGIC);
end MUX4_1;
architecture Behavioral of MUX4_1 is
begin
process(s) --if 语句描述
begin
if(s="00") then z<=c0;
elsif(s="01") then z<=c1;
elsif(s="10") then z<=c2;
else z<=c3;
end if;
end process;
--process(s) --case 语句描述
--begin
-- case s is
-- when "00" =>z<=c0;
-- when "01" =>z<=c1;
-- when "10" =>z<=c2;
-- when others =>z<=c3;
-- end case;
--end process;
end Behavioral;。

相关文档
最新文档