《数字电路》总复习题

合集下载

10套数字电路复习题带完整答案

10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

数字电路复习题

数字电路复习题

数字电路复习题(选择、填空、判断)第一章数制与码制选择题1.与十进制数(53)10等值的数为(A )A.(100111)2B.(110101)2C.(25 )16D.(33)162.十进制数25用8421BCD码表示为(B )A.10101B.00100101C.11001D.101010003.在下列一组数中,最大数是(C )A.(258)10B.(100000010)2C.(103)16D.(001001011000)8421BCD4.十----二进制转换:(25.7)10=(C )2A.11011.1011B.11001.1001C.11001.1011D.11011.10015.将十进制数35表示为8421BCD码是(C )A.100011B.100011C.110101D.11010006.将二进制数11001.01转换为十进制数是(B )A.20.25B.25.25C.25.2D.25.17.十——二进制转换:(117)10=(A )2A.1110101B.1110110C.1100101D.110101判断题1.数字信号是离散信号,模拟信号是连续信号。

(√)2.格雷码具有任何相邻码只有一位码元不同的特性。

(√)3.8421码又称BCD码,是十进制代码中最常用的一种。

8421码属于恒权码。

(√)4.直接对模拟量进行处理的电子线路称为数字电路。

(X )填空题1.自然界物理量按其变化规律的特点可分为两类,为模拟量和数字量。

2. 数字信号的特点是在时间上和数量上都是离散变化的。

3.(167)10=(10100111)2 =(000101100111)8421BCD。

4.(193)10=(C1 )16 =(000110010011 )8421BCD。

5.二进制数01011001对应的十六进制数(59 )16 ,表示十进制数是89 。

6.BCD余3码100001011001对应的十进制数526 ,表示成BCD8421码是010********* 。

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。

在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。

A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。

A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。

此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。

A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。

A.6B.16C.32D.647、设计计数器时应选用()。

A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。

A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。

A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。

A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。

数字电路期末考试题及答案

数字电路期末考试题及答案

数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。

答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。

2. 解释什么是触发器,并说明其在数字电路中的作用。

答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。

在数字电路中,触发器用于存储数据,实现计数、定时等功能。

3. 什么是组合逻辑电路?请举例说明。

答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。

数字电路复习题

数字电路复习题

一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的CMOS与非门,在使用时不用的输入端悬空即可()2、TTL与非门的输入端接地时,其输入电流为零()3、在TTL门电路输出需要线与连接时,必须使用集电极开路门()4、组合逻辑电路中一定含有触发器()5、由卡诺图化简法得出的表达式不一定是最简表达式()6、基本RS触发器受触发脉冲CP控制()7、JK触发器,J=K=1时是计数状态()8、译码器是时序逻辑电路()9、组成七进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压相同()一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的TTL与非门,在使用时不用的输入端悬空即可()2、CMOS与非门的输入端接地时,其输入电流为零()3、对于低电平有效的“三态与非门”,当控制端E=1时是高阻态()4、组合逻辑电路的输出不但和现在的输入有关还和原状态有关()5、由公式化简法得出的表达式不一定是最简表达式()6、同步RS触发器受触发脉冲CP控制()7、JK触发器,当置“1”端S D=0时触发器的状态为“1”()8、计数器是时序逻辑电路()9、组成十进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压不相同()一选择题1、在二进制译码器中,若输入有4位代码,则输出有()信号。

① 2个②4个③8个④16个2、在下列电路中,只有()属于组合逻辑电路。

①触发器②计数器③数据选择器④寄存器3、组合逻辑电路的竞争-冒险是由于()引起的。

①电路不是最简②电路有多个输出③电路中存在延迟④电路使用不同的门电路4、能实现从多个输入端中选出一路作为输出的电路称为()。

①触发器②计数器③数据选择器④译码器5、能完成两个1位二进制数相加并考虑到低位来的进位的器件称为()①编码器②译码器③全加器④半加器6、只本位数而不考虑低位来的进位的加法称为()①全加②半加③全减④半减7、用代码代表特定信号或将代码赋予特定含义的过程称为()①译码②编码③数据选择④奇偶校验8、把代码的特定含义翻译出来得过程称为()①译码②编码③数据选择④奇偶校验9、如需要判断两个二进制数的大小或相等,可以使用()电路。

数字电路试题五套(含答案)汇总

数字电路试题五套(含答案)汇总

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路与逻辑设计总复习题

数字电路与逻辑设计总复习题

(2)若F(A,B,C)= ∏M( 3, 5, 6, 7) , 则F(A,B,C)=∑m(?)。 解: ∵ F(A,B,C)= ∏M( 3, 5, 6, 7) , 则 F(A,B,C)= ∑ m( 0 , 1 , 2 , 4 ) F(A,B,C)= ∑m( 3, 5, 6, 7)
(5)试写出下列各函数表达式F的F和F′的最小项表 达式。 (1) F ABCD ACD BC D (2) F AB A B BC
=∏(0,1,3)
(3)F(A,B,C)=1⊕A⊕BC=∑m(?)
解: F(A,B,C)= A ⊕ BC
= A· + A · BC BC =A (B + C ) +ABC = A B +A C +ABC
F(A,B,C)= ∑( 0, 1, 2 ,7 )
八、若F1(A,B,C)=∑m(0, 1, 2, 3) , F2(A,B,C)=∏M(0, 1, 2, 3) , 则F1⊕ F2=( ? )。 解:
= A (B C + B) + B + C =A( B +C ) + B + C =A+ B + C + B + C =A+ 1 = 1
解: F=A B( C + D )+B C+A B+A C+B C+B C D =A B C+A B D+B+A B+A C +B C D =A C+A D + B + A +A C +C D =C + D +B +A +C D
ABCD=0001 F=0⊕0⊕0⊕0=0 ABCD=0010 F=0⊕0⊕1⊕1=0

数字电路考试题目及答案

数字电路考试题目及答案

数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。

2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。

3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。

4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。

5. 一个3线到8线解码器可以产生__8__个输出。

(完整版)数字电路期末复习题及答案

(完整版)数字电路期末复习题及答案

(完整版)数字电路期末复习题及答案数字电路期末复习题及答案⼀、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1 和0 来表⽰。

2、分析数字电路的主要⼯具是逻辑代数,数字电路⼜称作逻辑电路。

3、逻辑代数⼜称为布尔代数。

最基本的逻辑关系有与、或、⾮三种。

常⽤的⼏种导出的逻辑运算为与⾮或⾮与或⾮同或异或。

4、逻辑函数的常⽤表⽰⽅法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到⼀起可实现线与功能。

8、T T L与⾮门电压传输特性曲线分为饱和区、转折区、线性区、截⽌区。

9、触发器有2个稳态,存储8位⼆进制信息要8个触发器。

10、⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S=0且R=0的信号。

11、⼀个基本R S触发器在正常⼯作时,不允许输⼊R=S=1的信号,因此它的约束条件是R S=0。

12、在⼀个C P脉冲作⽤下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发⽅式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,⼜称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显⽰器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光⼆极管数码显⽰器,应采⽤低电平驱动的七段显⽰译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统⼀的时钟控制分为同步时序电路和异步时序电路。

⼆、选择题1、⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。

B.2C.4D. 162、⼗进制数25⽤8421BCD码表⽰为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输⼊情况下,“与⾮”运算的结果是逻辑0。

数字电路复习题答案

数字电路复习题答案

数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1 •逻辑函数 -•的两种标准形式分别为}\A=B=C)=迟酬(12357) = 口时(046)十2.将2004个“T异或起来得到的结果是(0)。

3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。

4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。

5.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)V。

6.就逐次逼近型和双积分型两种A/D转换器而言,(逐次逼近型)的抗干扰能力强,(双积分型)的转换精度高。

7.(61.5)10 == (3D.8)16 = (10010001.1000»5421BCD;8.已知某74ls00 为2 输入4 与非门,l oL=22mA, l oH=2mA,I iL=2mA,1旧=40讥,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9•函数■的最小项表达式为F=( 4,5,7),最大项表达式为(0,1,2,3,6 )10.根据对偶规则和反演规则,直接写出_--的对偶式和反函数,对偶式:’,反函数:(A+B)C^|]£)厦01 = )』;11. —12 .已知X= (-17),则X的8位二进制原码为(10010001),其8位二进制补码为(11101111);13.T'触发器的次态方程是14.D触发器的次态方程是15.根据毛刺的不同极性, 可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=('丄)的情形,则存在1型险象;5 .补码1. 1000的真值是(D )。

A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006.组合电路和时序电路比较,其差异在于前者( BA. 任意时刻的输出不仅与输入有关,而且与以前的状态有关B. 任意时刻的输出信号只取决于当时的输入信号C. 有统一的时钟脉冲控制D. 输出只与内部状态有关7.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。

数电期末考试试卷

数电期末考试试卷

数电期末考试试卷一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算2. 以下哪个不是组合逻辑电路的特点?A. 输出只与当前输入有关B. 输出与输入的过去状态有关C. 没有反馈回路D. 可以并行工作3. 触发器的主要用途是:A. 实现逻辑运算B. 存储二进制数据C. 作为放大器使用D. 进行信号调制4. 在数字电路中,同步计数器和异步计数器的主要区别是:A. 同步计数器的时钟频率更高B. 异步计数器的计数速度更快C. 同步计数器的输出是同步的D. 异步计数器的计数过程是连续的5. 下列哪个不是数字电路的优点?A. 抗干扰能力强B. 集成度高C. 功耗大D. 易于实现大规模集成电路6. 以下哪个是数字电路中常用的时钟信号?A. 正弦波B. 方波C. 锯齿波D. 三角波7. 以下哪个不是数字电路中常用的存储元件?A. 触发器B. 寄存器C. 计数器D. 锁存器8. 在数字电路中,布尔代数的基本运算不包括:A. 与B. 或C. 非D. 加9. 以下哪个是数字电路中实现数据传输的常用方式?A. 并行传输B. 串行传输C. 模拟传输D. 无线传输10. 以下哪个是数字电路中实现数据存储的常用方式?A. 静态RAMB. 动态RAMC. 只读存储器D. 所有选项都是二、填空题(每空1分,共10分)11. 数字电路中最基本的逻辑门是______和______。

12. 一个4位二进制数可以表示的最大十进制数是______。

13. 一个3位二进制计数器的最大计数值是______。

14. 在数字电路中,一个8位的寄存器可以存储的二进制数据量是______位。

15. 布尔代数中的德摩根定律指的是非(A与B)等价于______与______。

三、简答题(每题5分,共10分)16. 简述数字电路与模拟电路的主要区别。

17. 描述同步计数器和异步计数器的工作原理及其应用。

数字电路复习题(含答案)

数字电路复习题(含答案)

一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。

2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。

完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。

4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。

TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是8 条。

6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。

7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。

8.下图是由触发器构成的时序逻辑电路。

试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。

(图一)1.和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)16B.(1E7.2)16C.(3D7.1)16D.(F31.2)16R CP2.和逻辑式BACBAC++相等的式子是( A )A.AC+B B. BC C.B D.BCA+3.32位输入的二进制编码器,其输出端有( D )位。

A. 256B. 128C. 4D. 54.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数 (34.2 )8的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。

数字电路复习考试题及答案

数字电路复习考试题及答案

数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。

) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。

2、数字电路的基本单元电路是 门电路 和 触发器 。

3、数字电路的分析工具是 逻辑代数(布尔代数) 。

4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。

7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。

8、正逻辑的与门等效于负逻辑的 或门 。

9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。

其中形式惟一的是 真值表 。

10、对于变量的一组取值,全体最小项之和为 1 。

11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。

12、对于变量的任一组取值,任意两个最小项之积为 0。

13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。

14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。

15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。

16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。

17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。

18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。

21、RAM 可分为动态RAM 和静态RAM 。

(完整版)数字电路期末复习含答案

(完整版)数字电路期末复习含答案

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +AB A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

09级4班《数字电路》总复习题(没有DAC 、ADC 部分!!) 一、填空题 1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态无关,这种电路称为。

因此在电路结构上,一般由 组合而成。

2.(35)10=( )2, (10101)2=( )103. 电路能产生周期的脉冲波形; 电路可将正弦波变成矩形波。

4.三态门具有 、 、 三种状态,因此常用于 结构中。

5.右图所示的波形是一个 进制 (加、减)法计数器的波形。

若由触发器组成该计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 。

6.组合逻辑电路的设计步骤为:① ; ② ; ③简化和变换逻辑表达式,从而画出逻辑图。

7.欲将一个频率为10kH Z 的矩形波变换成频率为1kH Z的矩形波,应选用 电路。

8.逻辑表达式C AB Y +A CD+A BD 的最小项之和的形式是:。

9.分析组合逻辑电路的步骤为:① ;② ;③ ;④ 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。

10.为实现图逻辑表达式的功能,请将多余输入端C 进行处理(只需一种处理方法)其中图Y 1、Y 2为TTL 电路,图Y 3、Y 4为CMOS 电路。

Y 1的C 端应 ,Y 2的C 端应 ,Y 3的C 端应 ,Y 4的C 端应 。

11.在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻 辑电路称为 ,而若逻辑电路的输出状态不仅与输出变量的状态有关,而且还与系统原先的状态有关,则称其为 。

12.双极性三极管饱和工作状态的条件是 。

13.正与门与 门等效。

CP 0Q 1Q 2Q14.“逻辑相邻”是指两个最小项________因子不同,而其余因子________。

15.数字比较器是用于对两数 ,以判断其 的逻辑电路。

16.数(11011011)2转化为八进制数是 ,十六进制数是 。

17.在同步计数器中,各触发器的CP 输入端应接 时钟脉冲。

18.有一两端输入的TTL 与非门带同类负载门的个数为N ,已知门电路的|I IS |=1.5mA ,|I IH |=10μA ,|I OL |=15mA |I OH |=400μA 试问电路带负载门个数N= 。

19.四位双向移位寄存器T4194的功能表如表所示。

由功能表可知,要实现保持功能,应使 ,当1 D R ,S 1=1,S 0=0时,电路实现 功能。

20.图中所示电路中,当电路其他参数不变:仅R b 减小时,三极管的饱和程度 ;仅R C 减小时,三极管的饱和程度 ,它的饱和压降U CES 。

21.TTL 反相器电气特性如图所示,该门电路输入短路电流I IS =( ),高电平输入电流I IH =( )若带同类门,其带负载能力N ≤( )。

22.由555定时器构成的施密特触发器,已知电源电压U CC =9V 其正向阈值电压U+= ;负向阈值电压U-= ,回差电压△U T = 。

23.某计数器的状态转换图如图所示,试问该计数器是一个 进制 法计数器,它有 个有效状态, 个无效状态,该电路 自启动。

若用JK 触发器组成,至少要 个。

24.单稳态触发器的特点是电路有一个 和一个 。

25.TTL 或非门多余输入端的处理是 。

7.电路中的二极管均为理想二极管,判断各二极管的状态和输出电压V o的大小。

D 1 ; D 2 ;D 3 ; V O 。

26.555定时器构成的单稳态触发器,该电路是触发脉冲的 触发,有两种状态: 和 ;电路要求输入信号负脉冲的宽度必须 输出脉冲宽度。

27.三个JK 触发器组成的计数器,最多有效状态是 个,它是 进制计数器;若要构成五进制计数器,最少需 个触发器,它的无效状态有 个。

28.在下图所示的组合电路框图中 ,若A 1 , A 2 …A m 为输入逻辑变量 ,Y 1 ,Y 2…Yn 为输出逻辑29.十六进制数(64)H转换为十进制数则为。

30.将二进制数(1101010)2转换成十进制数是,八进制数是,十六进制数是。

31.右图为555定时器构成的输入与输出的波形,该电路t w≈电路正常工作时,要求T W t w。

32.已知如图(a)所示各电路输出电压波形如图(b)所示,填写电路名称。

电路1为,电路2为,电路3 。

33.施密特触发器和单稳态触发器是一种脉冲电路,多谐振荡器是一种脉冲电路。

34.若在时钟脉冲高电平期间RS端信号不发生变化,则同步RS触发器的状态变化是在时钟脉冲发生的,主从RS触发器的状态转变是在时钟脉冲发生的。

35.TTL与非门电路中,为了提高工作速度采到了以下措施:(1),(2),(3)。

二、选择题1.用555定时器组成的三种应用电路如下图所示,其中图(a)对应电路名称是,图(b)对应电路名称是,图(c)对应电路名称是。

⑴施密特触发器;⑵单稳态触发器;⑶多谐振荡器。

2.以下单元电路中,具有“记忆”功能的单元电路是:()A、运算放大器;B、触发器;C、TTL门电路;D、译码器;3.以下各电路中属于组合逻辑电路有。

A、编码器B、译码器C、寄存器D、计数器4.在数字电路中,晶体管的工作状态为:()A、饱和;B、放大;C、饱和或放大;D、饱和或截止;则输出脉冲的宽度Tw=(A) 单稳态触发器(B) 施密特触发器(C) 多谐振荡器⑴T W =2.2RC⑵T W =1.1RC⑶T W =2RC6.电路如图所示,指出能实现1n n Q AQ +=的电路是 ,实现1n n Q A Q +=的电路是 ,实现1n n Q A Q +=+的电路是 。

7.下图所示波形是一个 进制加法计数器的波形图。

试问它有 个无效状态。

A 二;B 四 ;C 六;D 八8.半加器的逻辑关系是 ( )A 、与非B 、或非C 、 与或非D 、异或9.有四个触发器的二进制计数器,它们有 种计数状态。

A 、8B 、16;C 、 256D 、64。

10.下列函数中等于A 的是 。

A 、A+1B 、A+A D 、A (A+B )11.图中所示电路中图 的逻辑表达式AB F =12.摩根定律(反演律)的正确表达式是:( )A 、;B A B A ⋅=+ B 、;B A B A +=+C 、;B A B A +=+D 、;B A B A ⋅=+13.在555定时器组成的三种电路中,能自动产生周期为T=0.69(R 1+2R 2)C 的脉冲信号的电路是 。

⑴施密特触发器 ;⑵单稳态触发器 ;⑶多谐振荡器。

14.指出四变量A 、B 、C 、D 的最小项应为( )A 、)(D C AB + B 、DC B A +++C 、D C B A +++ D 、CD B A15.右图CT54H 系列的TTL 门电路的输出状态( )A 、高电平B 、低电平C 、高阻态D 、无法确定;16.指出下列各种类型的触发器中能组成移位寄存器的应该是( )A 、基本RS 触发器B 、同步RS 触发器C 、主从结构触发器D 、维持阻塞触发器;17.下列说法正确的是:( )A 、单稳态触发器是振荡器的一种B 、单稳态触发器有两个稳定状态C 、JK 触发器是双稳态触发器D 、振荡器有两个稳定状态18.图示为一简单的编码器,其中E 、F 、G 是一般信号,A 、B 是输出二位二进制代码变量,今令 AB = 10 ,则输入的信号是 ( )。

A 、EB 、FC 、G19.设所有触发器的初始状态皆为0,找出下图各触发器在时钟信号作用下输出电压波形不为0的是: 图 。

20.组合逻辑电路任何时刻的输出信号与该时刻的输入信号( ),与电路原来所处的状态( )A 、关,无关B 、无关,有关C 、有关,无关D 、有关,有关21.在函数K=AB+CD 的真值表中,F=1的状态有多少个?( )A 、2B 、4C 、6D 、7;E 、1622.电路如图所示,这是由定时器构成的:( )A 多谐振荡器B 单稳态触发器C 施密特触发器D 双稳态触发器23.如图所示TTL 电路中逻辑表达式为Y=A+B 的是 。

24.欲将一正弦波信号转换为与之频率相同的矩形脉冲信号,应采用:( )A 、单稳态触发器B 、施密特触发器C 、 A/D 转换器 D 、移位寄存器25. 74LS138是3线—8线译码器,译码为输入低电平有效,若输入为A 2A 1A 0=100时,输出 01234567Y Y Y Y Y Y Y Y 为A 、00010000B 、11101111C 、11110111D 、0000010026.下列数中最小数是 。

A 、 (26)10B 、(1000)8421BCDC 、(10010)2D 、(37)827.下列触发器中只有计数功能的是 。

A 、RS 触发器B 、JK 触发器C 、D 触发器D 、T 触发器28.逻辑电路如图所示,其逻辑函数式为:( ) A 、;B A B A + B 、;AB B A +C 、;B A B A +D 、;A AB +29.在图中,选择能实现给定逻辑功能A Y =的电路 。

30.TTL 与非门中多余的输入端应接电平是:( )A 、低B 、高C 、地D 、悬空31.特性征方程中含有约束条件的触发器是:( )A 、主从RS 触发器B 、主从JK 触发器C 、JK 边沿触发器D 、D 边沿触发器32.CMOS 传输门相当于一个:( )A 、与门B 、非门C 、或门D 、开关33.不能用来描述组合逻辑电路的是:( )A 、真值表B 、卡诺图C 、逻辑图D 、驱动方程34.下列电路中,不属于组合电路的是:( )A 、数字比较器B 、寄存器C 、译码器D 、全加器35.下列逻辑代数运算错误的是:( )A 、A+A=AB 、A 0=⋅AC 、A ·A = 1D 、A+1=A36.NMOS 管的开启电压U GS(th)=2V 外加漏源电压U DD =10V ,为使管子截止,则要求U GS(th)(1) >2V (2)=2V (3)<2V37.二进制数(1011.11)B 转换为十进制数则为:A 、11.55B 、11.75C 、11.99D 、11.3038.JK 触发器的特征方程为:( )A 、1n n n J K Q Q Q +=+B 、 Q Q n n K J +=+1C 、 Q Q n n K J +=+1D 、 Q Q nn K J +=+139.二进制加法计数器从0 计到十进制数12时,需要个 触发器构成,它有 个无效状态。

A 、4B 、3C 、8D 、1640.下列逻辑代数运算错误的是:( )A 、A 00=⋅B 、A+1=AC 、A A =⋅1D 、A+0=A41.如图所示CMOS 电路中逻辑表达式Y=A 的是 。

42.逻辑函数L (A 、B 、C 、D )=()()15.14.13.12.11.109,6,5,2,1d m +∑ 化简结果为:( ) A 、D C A D C B D C A ++ B 、D C A D C B CD A ++C 、D C D C + D 、CD D C +43.当Cr=0时,移位寄存器处于状态:A 、保持B 、左移C 、右移D 、清除三、判断题1.编码器,译码器,数据选择器都属于组合逻辑电路。

相关文档
最新文档