数字电子技术试题及答案(题库)
数字电子技术基础考试试题(附答案)
数字电子技术基础考试试题(附答案)
一、填空题 : (每空1分,共10分)
1.八进制数 (34.2 ) 8 的等值二进制数为() 2 ;十进制数 98 的
8421BCD 码为() 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入电平。
3 .下图所示电路中的最简逻辑表达式为。
4. 一个 JK 触发器有个稳态,它可存储位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1
A B F 1 F 2 F 3
0 0 1 1 0
0 1 0 1 1
1 0 0 1 1
1 1 1 0 1
F 1 ;F 2 ;F 3 。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )
1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:()
A、m 1与m 3
B、m 4与m6
C、m 5 与m 13
D、m 2 与m 8
2、 L=AB+C 的对偶式为:()
A 、 A+BC ;
B 、( A+B )
C ; C 、 A+B+C ;
D 、 ABC ;
3、半加器和的输出端与输入端的逻辑关系是()
A、与非
B、或非
C、与或非
D、异或
4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。
A . 00100000 B. 11011111 C.11110111 D. 00000100
5、属于组合逻辑电路的部件是()。
数字电子技术试卷试题答案汇总(完整版)
数字电子技术基础试卷试题答案汇总
一、
填空题(每空1分,共20分)
1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)
1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑
2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A
3、 A 、Y=
AB B 、Y 处于悬浮状态 C 、Y=
B A +
4、下列图中的逻辑关系正确的是 ( ) A.Y=
B A + B.Y=B A + C.Y=AB
5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )
A 、同步触发器没有空翻现象
B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( )
A 、异步计数器的计数脉冲只加到部分触发器上
B 、异步计数器的计数脉冲同时加到所有触发器
数字电子技术试题及答案(题库)
《数字电子技术》试卷
姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________
本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷
1。有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和()3种状态。
3.TTL与非门多余的输入端应接()。
4.TTL集成JK触发器正常工作时,其和端应接( )电平。
5。已知某函数,该函数的反函数=()。
6. 如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
7。典型的TTL与非门电路使用的电路为电源电压为()V,其输出高电平为()V,输出低电平为()V,CMOS电路的电源电压为( )V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出应为()。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有()根地址线,有()根数据读出线。
10。两片中规模集成电路10进制计数器串联后,最大计数容量为()位.
11.
);Y3=()。
12.
13
二、分)
选均无分。)
1. 函数F(A,B,C)=AB+BC+AC的最小项表达式为() 。
A.F(A,B,C)=∑m(0,2,4) B. (A,B,C)=∑m(3,5,6,7)
C.F(A,B,C)=∑m(0,2,3,4) D. F(A,B,C)=∑m(2,4,6,7)
数字电子技术考试题及答案
数字电子技术考试题及答案
一、选择题(每题2分,共20分)
1. 以下哪个不是数字电子技术中的基本逻辑门?
A. 与门(AND)
B. 或门(OR)
C. 非门(NOT)
D. 异或门(XOR)
答案:C
2. 在数字电路中,一个触发器的稳定状态是指:
A. 触发器输出为高电平
B. 触发器输出为低电平
C. 触发器输出不随输入变化而变化
D. 触发器输出随输入变化而变化
答案:C
3. 以下哪个不是数字电子技术中的计数器类型?
A. 二进制计数器
B. 十进制计数器
C. 十六进制计数器
D. 以上都是
答案:D
4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?
A. 寄存器
B. 计数器
C. 译码器
D. 触发器
答案:C
5. 以下哪个不是数字电路的分类?
A. 组合逻辑电路
B. 时序逻辑电路
C. 模拟电路
D. 混合电路
答案:C
6. 一个简单的数字电子系统通常包括哪些基本部分?
A. 输入、处理、输出
B. 电源、输入、输出
C. 输入、存储、输出
D. 电源、输入、处理、输出
答案:D
7. 以下哪个不是数字电子技术中常用的存储元件?
A. 触发器
B. 寄存器
C. 锁存器
D. 放大器
答案:D
8. 在数字电子技术中,一个信号的上升时间是指:
A. 信号从0%到90%的最大值所需的时间
B. 信号从10%到90%的最大值所需的时间
C. 信号从0%到100%的最大值所需的时间
D. 信号从10%到100%的最大值所需的时间
答案:A
9. 以下哪个是数字电子技术中的同步电路的特点?
A. 所有触发器的时钟信号是独立的
B. 所有触发器的时钟信号是同步的
数字电子技术题库及答案
数字电子技术习题库
一、单项选择题(本大题共15小题,每小题2分,共30分)
(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)
1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)
C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)
2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B. 010 C. 000 D. 101
3.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.8
4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在
4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000
B.
1011--0101--0010--0001--0000
C. 1011--1100--1101--1110--1111
D.
1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,
地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101
B. 10111111
C. 11110111
期末考试数字电子技术试题及答案
数字电子技术基础试题一一、填空题 : 每空1分,共10分
1. 30.25 10 = 2 = 16 ;
2 . 逻辑函数L = + A+ B+ C +D = ;
3 . 三态门输出的三种状态分别为:、和 ;
4 . 主从型JK触发器的特性方程= ;
5 . 用4个触发器可以存储位二进制数;
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条;
二、选择题:选择一个正确的答案填入括号内,每题3分,共30分
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:图;
图 1
2.下列几种TTL电路中,输出端可实现线与功能的电路是 ;
A、或非门
B、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是 ;
A、通过大电阻接地>1.5KΩ
B、悬空
C、通过小电阻接地<1KΩ
D、通过电阻接V CC
4.图2所示电路为由555定时器构成的 ;
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路 ;图2
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是 ; 图2
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为 ;
图3
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器
8.要将方波脉冲的周期扩展10倍,可采用 ;
A、10级施密特触发器
数字电子技术试卷试题答案汇总(完整版)
《数字电子技术基础》试题及答案汇总
第一套
一、填空题(每空1分,共20分)
1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。主从RS 触发器的特性方程 ,
主从JK 触发器的特性方程 ,D 触发器的特性方程 。 二、选择题(每题1分,共10分)
1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑
2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A
3、
A 、Y=A
B B 、Y 处于悬浮状态
C 、Y=B A +
4、下列图中的逻辑关系正确的是 ( )
A 、Y=
B A + B 、Y=B A +
C 、Y=AB 5、下列说法正确的是( )
A 、主从JK 触发器没有空翻现象
B 、JK 之间有约束
C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是( )
A 、同步触发器没有空翻现象
B 、同步触发器能用于组成计数器、移位寄存器。
C、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是()
A、异步计数器的计数脉冲只加到部分触发器上
B、异步计数器的计数脉冲同时加到所有触发器上
数字电子技术试题及答案题库
《数字电子技术》试卷
姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分
一、填空题(每空1分,共20分)
1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当
于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出
01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
数字电子技术习题及答案
第一章 数字逻辑基础
1-1. 将下列的二进制数转换成十进制数
(1)、1011,(2)、10101,(3)、11111,(4)、100001
1-2. 将下列的十进制数转换成二进制数
(1)、8,(2)、27,(3)、31,(4)、100
1-3. 完成下列的数制转换
(1)、(255)10=( )2=( )16=( )8421BCD
(2)、(11010)2=( )16=( )10=( )8421BCD
(3)、(3FF )16=( )2=( )10=( )8421BCD
(4)、(1000 0011 0111)8421BCD =()10=()2=()16
1-4. 完成下列二进制的算术运算
(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。
已知A 、B 的波形如图题1-5所示。试画出Y 1、Y 2、Y 3对应A 、B 的波形。
图题1-5
1-6选择题
1.以下代码中为无权码的为 。
A . 8421BCD 码
B . 5421BCD 码
C . 余三码
D . 格雷码
2.以下代码中为恒权码的为 。
A .8421BCD 码
B . 5421BCD 码
C . 余三码
D . 格雷码
3.一位十六进制数可以用 位二进制数来表示。
A . 1
B . 2
C . 4
D . 16
4.十进制数25用8421BCD码表示为。
A.10 101
B.0010 0101
C.100101
D.10101
5.在一个8位的存储单元中,能够存储的最大无符号整数是。
数字电子技术试题及答案(题库)
数字电子技术 基础试题(一)
一、填空题 : (每空1分,共10分)
1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1。
3 . 三态门输出的 三种状态分别 为:高电平 、低电平 和 高阻态。
4 . 主从型JK 触 发器的特性方 程 = 。
5 . 用4个触发器 可以存储 4 位二进制数。
6 . 存储容量为 K ×8位的 存储器,其地址线为 12 条、数据线为 8 条。
二、选择题: (选择一个正确 的答案填入括 号内,每题3分,共30分 )
1.设图1中所有 触发器的初始 状态皆为0,找出图中触发 器在时钟信号 作用下,输出电压波形 恒为0的是:( C )图。
图 1
2.下列几种 L 电路中,输出端可实现 线与功能的电 路是(D )。
A 、或非门
B 、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是( D )。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
D、通过电阻接CC
4.图2所示电路为由555定时器构成的( A )。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路(C)。图2
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型/D转换器
D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
数字电子技术试题及答案(题库)(绝密)
数字电子技术基础试题(一)
一、填空题 : (每空1分,共10分)
1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为: 、 和 。
4 . 主从型JK 触发器的特性方程 = 。
5 . 用4个触发器可以存储 位二进制数。
6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。
图 1
2.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。
A 、或非门
B 、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
D、通过电阻接V CC
4.图2所示电路为由555定时器构成的()。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路()。图2
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器
数字电子技术试题及答案(题库)
《数字电子技术》试卷
姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________
本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和()3种状态.
3.TTL与非门多余的输入端应接().
4.TTL集成JK触发器正常工作时,其和端应接()电平。
5。已知某函数,该函数的反函数=().
6. 如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
7。典型的TTL与非门电路使用的电路为电源电压为( )V,其输出高电平为()V,输出低电平为( )V, CMOS电路的电源电压为( )V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出应为( )。9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有()根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
11。
);Y3=( )。
12.
13.
二、分)
错选、多选或未选均无分。)
1。函数F(A,B,C)=AB+BC+AC的最小项表达式为()。
A.F(A,B,C)=∑m(0,2,4) B. (A,B,C)=∑m(3,5,6,7)
C.F(A,B,C)=∑m(0,2,3,4) D。F(A,B,C)=∑m(2,4,6,7)
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)
一、填空题 : (每空1分,共10分)
1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为: 、 和 。
4 . 主从型JK 触发器的特性方程 = 。
5 . 用4个触发器可以存储 位二进制数。
6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。
图 1
2.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。
A 、或非门
B 、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
D、通过电阻接V CC
4.图2所示电路为由555定时器构成的()。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路()。图2
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3
A、施密特触发器
B、反相器
C、单稳态触发器
数电试题及答案(五套)
《数字电子技术基础》试题一
一、 填空题(22分 每空2分)
1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.
4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)
2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程
3)________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、 画图题(10分 每题5分)
据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、
2、
四、 分析题(17分)
1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)
2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)
五、设计题(28分)
1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一
(完整版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)
一、填空题 : (每空1分,共10分)
1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 1
2.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门
B、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
D、通过电阻接V CC
4.图2所示电路为由555定时器构成的()。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路()。图2
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器
8.要将方波脉冲的周期扩展10倍,可采用()。
数字电子技术试题及答案题库
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)
1. (30.25) 10 = (011110.01 ) 2 = (1e ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:高平、地平和高阻。
4 . 主从型JK触发器的特性方程= jq `+k~q。
5 . 用4个触发器可以存储4位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为16条、数据线为8条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(c)图。
图 1
2.下列几种TTL电路中,输出端可实现线与功能的电路是(d)。
A、或非门
B、与非门
C、异或门
D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是(d)。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
D、通过电阻接V CC
4.图2所示电路为由555定时器构成的()。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路(c)。图2
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电子技术》试卷
姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于
十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )
。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有(
)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11. );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)
(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)
1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)
2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B. 010 C. 000 D. 101
3.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.8
4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 1011--0110--1100--1000--0000
B. 1011--0101--0010--0001--0000
C. 1011--1100--1101--1110--1111
D. 1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. 11111101
B. 10111111
C. 11110111
D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写
8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
A.N
B.2N
C.N 2
D.2N
9.某计数器的状态转换图如下, 其计数的容量为( )
A . 八 B. 五 C. 四 D. 三
10.已知某触发的特性表如下(A 、B
A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q
B Q A Q +=+ D. Q n+1 = B 11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( )。
A . 8.125V B.4V C. 6.25V D.9.375V
12.函数F=AB+BC ,使F=1的输入ABC 组合为( )
A .ABC=000
B .ABC=010
C .ABC=101
D .ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为( )。
A .C Y = B. A
B
C Y = C .C AB Y +=
D .C C B Y +=
14.四个触发器组成的环行计数器最多有( )个有效状态。 A.4 B. 6 C. 8 D. 16
(3) 表达式(2分)逻辑图(2分)
2.试用3线—8线译码器74LS138和门电路实现下列函数。(8分)
Z(A、B、C)=AB+A C
3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8分)
74LS161逻辑功能表
CP “1”“1”“1”
D
C B A
D C A B ++4.触发器电路如下图所示,试根据CP 及输入波形画出输出端Q 1 、Q 2 的波形。设各触发器的初始状态均为“0”(6分)。
《数字电子技术》A 卷标准答案
一、填空题(每空1分,共20分)
1. 147 , 93
2. 高阻 3. 高电平或悬空 4. 高 5. F =
6. 7
7. 5 , 3.6 ,0.35 , 3—18 8. 10111111 9. 11 ,16
CP A Q 1 Q 2