DDRⅡ SRAM在超宽带雷达信号生成中的控制设计与实现

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

DDRⅡ SRAM在超宽带雷达信号生成中的控制设计与实现汪东雷;张炜

【期刊名称】《信息化研究》

【年(卷),期】2010()5

【摘要】介绍了一种新型高速静态存储器——DDRⅡ SRAM(Double Data Rate)的存储器结构、端口设计,并在硬件平台上实现了存储器单时钟读写模式下不同读写时钟的控制实现。该方案实现了工程设计中动态数据的实时更新,并在超宽带雷达信号生成过程中对雷达特征数据的高速读取和实时更新验证了其可行性。

【总页数】3页(P17-19)

【关键词】DDRⅡSRAM;读写控制;数据更新

【作者】汪东雷;张炜

【作者单位】国防科技大学电子科学与工程学院

【正文语种】中文

【中图分类】TN958.3

【相关文献】

1.宽带雷达信号调制模块设计与实现 [J], 付钱华;易淼

2.宽带雷达信号源中的数字ALC电路设计与实现 [J], 刘建栋;吕进来;张方辉;吴景峰

3.基于9223模块超宽带雷达回波信号实时采集系统的设计与实现 [J], 张延波;王忠民;徐文青;杨秀蔚

4.DDRⅡ SRAM控制器的设计与FPGA实现 [J], 王平;王莹;高凯

5.宽带PCSF雷达信号频率合成器的设计与实现 [J], 翟腾普;任丽香;刘泉华;王昊飞因版权原因,仅展示原文概要,查看原文内容请购买

相关文档
最新文档