用于200 V电平位移电路的薄层SOI高压LDMOS
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
用于200 V电平位移电路的薄层SOI高压LDMOS
陈正才;周淼;洪根深;高向东;苏郁秋;何逸涛;乔明;肖志强
【期刊名称】《电子与封装》
【年(卷),期】2013(000)006
【摘要】High voltage thin layer SOI devices based on 1.5-μm-thick silicon layer have been designed for 200 V level shift circuit. The designed devices include thin gate oxide nLDMOS and thick gate oxide pLDMOS. Multiple field plates are induced in both nLDMOS and pLDMOS for achieving high breakdown voltage. Field implant technology is adopted in pLDMOS to avoid punch-through breakdown induced by back gate effect. The influences of drift length and implantation dose,as well as field plates on breakdown voltage are discussed. Experiment results show that the breakdown voltage of nLDMOS and pLDMOS are 344 V and 340 V, respectively. A 200 V level shift circuit using the designed devices has been successfully realized.% 文章基于1.5μm厚顶层硅SOI材料,设计了用于
200 V电平位移电路的高压LDMOS,包括薄栅氧nLDMOS和厚栅氧pLDMOS。
薄栅氧nLDMOS和厚栅氧pLDMOS都采用多阶场板以提高器件耐压,厚栅氧pLDMOS采用场注技术形成源端补充注入,避免了器件发生背栅穿通。
文中分析
了漂移区长度、注入剂量和场板对器件耐压的影响。
实验表明,薄栅氧nLDMOS
和厚栅氧pLDMOS耐压分别达到344 V和340 V。
采用文中设计的高压器件,成功研制出200 V高压电平位移电路。
【总页数】5页(P38-42)
【作者】陈正才;周淼;洪根深;高向东;苏郁秋;何逸涛;乔明;肖志强
【作者单位】中国电子科技集团公司第58研究所,江苏无锡214035;中国电子科技集团公司第58研究所,江苏无锡214035;中国电子科技集团公司第58研究所,江苏无锡214035;中国电子科技集团公司第58研究所,江苏无锡214035;中国电子科技集团公司第58研究所,江苏无锡214035;电子科技大学电子薄膜与集成器件国家重点实验室,成都610054;电子科技大学电子薄膜与集成器件国家重点实
验室,成都610054;中国电子科技集团公司第58研究所,江苏无锡214035
【正文语种】中文
【中图分类】TN386.1
【相关文献】
1.200 V高压SOI PLDMOS研究 [J], 宋慧滨;李维聪;钱钦松
2.在SOI基上设计实现D/A驱动的高压LDMOS开关电路 [J], 雷宇;方健;张波;李肇基
3.单路LDMOS实现的高压电平位移电路及其应用 [J], 武振宇;方健;乔明;李肇基
4.一种适用于高压集成电路的新型LDMOS器件 [J], 方邵华;何杞鑫;姚云龙
5.基于耦合式电平位移结构的高压集成电路 [J], 乔明;方健;李肇基;张波
因版权原因,仅展示原文概要,查看原文内容请购买。