数字电路测试题2答案
数字电路试题五套(含答案)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
数字电子技术基础习题及答案 (2)
数字电子技术基础考题一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。
2.将2004个“1”异或起来得到的结果是(0 )。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL器件输入脚悬空相当于输入(高)电平。
5.基本逻辑运算有: (and )、(not )和(or )运算。
6.采用四位比较器对两个四位数比较时,先比较(最高)位。
7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。
10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。
11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。
13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。
15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。
16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
数电考试题及答案
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数字电路试题及答案
数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。
7. 一个4位二进制计数器可以计数的最大数值是________。
8. 一个D触发器的两个主要输入端是________和________。
9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。
10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。
三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是时钟信号,并说明它在数字电路中的作用。
四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。
14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。
答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路测验二及答案
数字电路与逻辑设计测验二姓名:____________ 学号:____________ 成绩:____________一、填空: 1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、(11011)2 =(________)104、8421BCD 码的1000相当于十进制的数值 。
5、有一数码10010011,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。
6、TTL 电路的电源电压为 V , CMOS 电路的电源电压为 V 。
7、逻辑表达式中,异或的符号是 ,同或的符号是 。
8二、选择题1、 十进制数85转换为二进制数为( )A .1001011B .1010011C .1100101D .1010101 2、二进制数11011转换为十进制数为( )A .32B .27C .64D .128 3、下列各组数中,是6进制的是( )。
A .14752B .62936C .53452D .37481 4、 8421BCD 码110011.001表示十进制为( )A .33.2B .51.0125C .63.2D .51.2 5、在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10)57(6、“异或”逻辑与以下哪种逻辑是非的关系( )A .“与”逻辑B .“或”逻辑C . “同或”逻辑 7、下列四个数中,最大的数是( ) A 、(AF )16 B 、(001010000010)8421BCDC 、(10100000)2D 、(198)108、下列关于异或运算的式子中,不正确的是( ) A 、A ⊕A=0 B 、1=⊕A AC 、A ⊕0=AD 、A ⊕1=A9、十进制数25用8421BCD 码表示为( ) A.10101 B.0010 0101 C.100101 D.11001 10、函数F=ABC+AB C +A B 的最简与或式是( ) A.F=A+B B.F=A +C C.F=B+C D.F=B 11、 符合下面真值表的门电路是( )。
数字电路考试题目及答案
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。
《数字电子技术》模拟试题二和答案
《数字电子技术》模拟试题二一、单项选择题(本题共15小题每小题2分,30分)2、下列四个数中,与十进制数(163)D不相等的是( )。
A、(A3)HB、(10100011)BC、(000101100011)8421BCDD、(203)O3、七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入的8421BCD码为( )。
A、 0101B、 0100C、0011D、01104、在逻辑代数中,若A+B=B+C,则:( )。
A、不能确定B、A≠CC、A=CD、B=05、以下电路中常用于总线应用的有( )。
A、OC门B、TSL门C、漏极开路门D、CMOS与非门6、CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A、高抗干扰能力B、高速度C、微功耗D、电源范围宽7、某同步时序电路的状态转换图如右,该时序电路是:( )。
A、同步四进制计数器B、同步六进制计数器C、同步八进制计数器D、同步五进制计数器10、下列逻辑电路中为时序逻辑电路的是( )。
A、变量译码器B、加法器C、数码寄存器D、数据选择器11、有一组代码需暂时存放,应选用( )。
A、计数器B、编码器C、触发器D、寄存器12、一片32M×8存储容量的只读存储器(ROM),答案正确的是( )。
A、有32条地址线和8条数据线B、有28条地址线和1条数据线C、有25条地址线和8条数据线D、都不对13、将正弦波变换为矩形波,需选用( )。
A、施密特触发器B、多谐振荡器C、双稳态触发器D、单稳态触发器14、十进制数25用8421BCD码表示为( )。
A、10 101B、0010 0101C、100101D、1010115、与八进制数(47.3)8等值的数为( )。
A、(100111.011)2B、(27.8)16C、(27.3 )16D、(100111.11)2二、判断题(本题共10小题,每题2分,共20分)( )1、在二进制与8421BCD码的转换中,有下列关系:(FF)H=(11111111)8421BCD( )2、二进制代码1001和1000都可以表示十进制数8。
数字电路与逻辑设计试题及答案2套
1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电结______;NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。
2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。
一种电路假设在正逻辑赋值时为与非门,则在负逻辑赋值时为________。
3. 四位二进制编码器有____个输入端;____个输出端。
4. 将十进制数287转换成二进制数是________;十六进制数是_______。
5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触发器、____触发器和____触发器。
6. 以下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。
1.A. B. C. 2. 在以下三个逻辑函数表达式中,____是最小项表达式。
A .B A B A )B ,A (Y += B.C B C B A BC A )C ,B ,A (Y ++= C.C AB ABC B C A C B A )D ,C ,B ,A (Y +++⋅⋅=3.用8421码表示的十进制数45,可以写成__________A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题5.*触发的特性表如下〔A 、B 为触发器的输入〕其输出信号的逻辑表达式为___A . Q n+1=A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+三、化简以下逻辑函数,写出最简与或表达式:〔共20分〕 1. Y 2=Σm 〔0,1,8,9,10,11〕 2. Y 3见如下卡诺图四、分析设计题 (共 30分)1.四选一数据选择器的功能见下表,要实现Y 〔A ,B ,C 〕=Σm 〔1,4,6,7〕功能,芯片应如何连接,画出电路连接图〔需写出必要的解题步骤〕〔20分〕1 2 发器的初始状态均为"0〞〔10分〕。
数字电路试题及答案 (2)
枣庄学院2011——2012学年度第一学期《数字电路》考试试卷(B卷)(考试时间:150分钟考试方式:开卷)考试内容1.判断题正确的在括号内记“√”,错误的记“X”(共10分,每题1分)1)“0”的补码只有一种形式。
()2)卡诺图中,两个相邻的最小项至少有一个变量互反。
()3)用或非门可以实现3种基本的逻辑运算。
()4)三极管饱和越深,关断时间越短。
()5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。
()6)多个三态门电路的输出可以直接并接,实现逻辑与。
()7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。
()8)采用奇偶校验电路可以发现代码传送过程中的所有错误。
()9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。
()10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。
()二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。
共10分)1.不能将减法运算转换为加法运算。
()A.原码B.反码C.补码2.小数“0”的反码可以写为。
()A.0.0...0 B.1.0...0 C.0.1...1 D.1.1 (1)3.逻辑函数F=A⊕B和G=A⊙B满足关系。
()A.F=G B.F’=G C.F’=G D.F=G⊕14.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为。
( )A .J =K =0B .J =K =1C .J =1,K =0D .J =0,K =15.设计一个同步10进制计数器,需要触发器。
( ) A .3个 B .4个 C .5个 D .10个三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。
(10分)四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。
数字电路试卷及答案
数字电路试卷及答案(一)一、填空题(每空1分,共5分)1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。
2、DAC的功能是将( 数字)输入成正比地转换成模拟输出。
4 EPROM可存储一个( 9 )输入4输出的真值表。
⨯3、5124、74X163的RCO输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是15。
5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、二、单项选择题:从以下题目中选择唯一正确的答案。
(每题2分,共10分)1、八路数据分配器的地址输入端有( B )个。
A、 2B、3C、 4D、 52、以下描述一个逻辑函数的方法中( C )只能唯一表示。
A、表达式B、逻辑图C、真值表D、波形图3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。
A、状态数目更多B、状态数目更少C、触发器更多D、触发器更少4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。
A、 2B、3C、 4D、55、下列各逻辑函数式相等,其中无静态冒险现象的是( D )。
A、F=B’C’+AC+A’BB、F=A’C’+BC+AB’C、F=A’C’+BC+AB’+A’BD、F=B’C’+AC+A’B+BC+AB’+A’C’三、组合电路分析:(共10分)B=BC 最简和之积表达式。
(4分) 解:F+A'BC'+AB=1、求逻辑函数F(2)、已知逻辑函数F=W+XZ+XY,请写出与该函数对应的最小项列表表达式:F=ΣWXYZ( ) (3分)F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 )数字电路试卷及答案(二)一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
数电考试题及答案
数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。
A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。
A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。
A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。
A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。
2. 一个二进制数1101转换为十进制数是________。
3. 触发器的两个稳定状态是________和________。
4. 一个数字电路系统由________、________和________组成。
5. 一个4位二进制计数器的计数范围是________到________。
三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
2. 解释什么是组合逻辑电路和时序逻辑电路。
3. 描述数字电路中的触发器是如何工作的。
4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。
数字电路习题及参考答案2
数字电路习题及参考答案2数字电路习题及参考答案2单项选择题1.下列电路属于组合逻辑电路的是()。
A、全加器B、寄存器C、计数器D、触发器答案:A2.若所设计的编码器是将 31 个⼀般信号转换成⼆进制代码,则输出应是⼀组N=()位的⼆进制代码。
A、3B、4C、5D、6答案:C3.对TTL与⾮门多余输⼊端的处理,不能将它们()。
A、与有⽤端连在⼀起B、悬空C、接⾼电平D、接地答案:D4.如果要判断两个⼆进制数的⼤⼩或相等,可以使⽤()电路。
A、译码器B、编码器C、数据选择器D、数据⽐较器答案:D5.主从JK触发器是在()。
A、CP下降沿触发B、CP上升沿触发C、CP=1的稳态下触发D、与CP⽆关答案:A6.当优先编码器的⼏个输⼊端()出现有效信号时,其输出端给出优先权较⾼的输⼊信号的代码。
A、同时B、先后C、与次序⽆关答案:A7.多位数值⽐较器⽐较两数⼤⼩顺序是()。
A、⾃⾼⽽低B、⾃低⽽⾼C、两种顺序都可以D、⽆法判断答案:A8.在⼤多数情况下,对于译码器⽽⾔()。
A、其输⼊端数⽬少于输出端数⽬B、其输⼊端数⽬多于输出端数⽬C、其输⼊端数⽬与输出端数⽬⼏乎相同答案:A9.将BCD代码翻译成⼗个对应的输出信号的电路有()个输⼊端。
A、3B、4C、5D、6答案:B10.下列选项不能消除竞争冒险的是()。
A、接⼊滤波电容B、引⼊选通脉冲C、改变输⼊信号D、修改逻辑设计答案:C11.同步触发器的同步信号为零时,现态为1,次态为()。
A、⽆法确定B、0C、1D、以上说法都不对答案:C12.对同⼀逻辑门电路,分别⽤正逻辑与负逻辑表⽰,则满⾜()关系。
C、相等D、⽆任何关系答案:A13.由与⾮门构成的基本R、S触发器输⼊端,则约束条件为()。
A、RS=1B、R+S=0C、RS=0D、R+S=1答案:C14.下列电路中,不属于组合逻辑电路的是()。
A、译码器B、计数器C、编码器D、数据分配器答案:B15.32位输⼊的⼆进制编码器,其输出端有()位。
《数字电路》第01_04章在线测试答案
《数字电路》第01_04章在线测试答案《数字电路》第01章在线测试《数字电路》第01章在线测试剩余时间:59:54答题须知:1、本卷满分20分。
2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。
3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。
第一题、单项选择题(每题1分,5道题共5分)1、将下面的二进制数转换为等值的十进制数:(01101)2A、10B、13C、15D、172、逻辑函数的基本运算有与、或和A、与或B、非C、同或D、异或3、在一个函数中,将其中的与“·”换成或“+”,所有的或“+”换成与“·”;“0”换成“1”,“1”换成“0”;原变量换成反变量,反变量换成原变量。
这个规则称为A、反演规则B、代入规则C、摩根规则D、取消规则4、逻辑函数式通常指的是把逻辑函数的输入、输出关系写成()等的组合式。
A、异或B、最大项C、与、或、非D、同或5、将最小项各用一个小方格表示,并按一定规则(几何相邻的也逻辑相邻)排列,这样的图形称为A、逻辑图B、最小项C、最大项D、卡诺图第二题、多项选择题(每题2分,5道题共10分)1、数字逻辑中常用的数制有A、二进制B、八进制C、十进制D、十六进制E、五十进制F、一百进制2、逻辑函数的基本规则(定理)包括A、代入规则B、反演规则C、最小规则D、对偶规则E、最大规则3、卡诺图具有下面哪些特点A、每个方格内至少包含两个最小项B、几何相邻的最小项,逻辑上也相邻C、几何相邻的情况包括相接(紧挨着)D、是上下、左右均闭合的图形E、几何相邻的情况包括相对(任一行或任一列的两头)4、画卡诺图时遵循的原则包括A、圈内的1格数必须是2的k次方(2,4,8,16等)B、相邻1格包括:上下底、左右边、四角C、圈越大越好(圈尽可能少)D、同一个1格可被不同圈包围,但新增圈中要包含新的1格E、必须要把1格圈完5、数字电路中,逻辑函数常用的两种化简方法有A、加减消去法B、公式法化简C、乘除消去法D、卡诺图法化简E、微变等效电路法第三题、判断题(每题1分,5道题共5分)1、16进制的基数为16正确错误2、在数字电路中,主要研究的是电路的输入与输出之间的逻辑关系,因此数字电路又称逻辑电路,其研究工具是逻辑代数。
数字电路试题及答案 (2)
枣庄学院2011——2012学年度第一学期《数字电路》考试试卷(B卷)(考试时间:150分钟考试方式:开卷)考试内容1.判断题正确的在括号内记“√”,错误的记“X”(共10分,每题1分)1)“0”的补码只有一种形式。
()2)卡诺图中,两个相邻的最小项至少有一个变量互反。
()3)用或非门可以实现3种基本的逻辑运算。
()4)三极管饱和越深,关断时间越短。
()5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。
()6)多个三态门电路的输出可以直接并接,实现逻辑与。
()7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。
()8)采用奇偶校验电路可以发现代码传送过程中的所有错误。
()9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。
()10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。
()二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。
共10分)1.不能将减法运算转换为加法运算。
()A.原码B.反码C.补码2.小数“0”的反码可以写为。
()A.0.0...0 B.1.0...0 C.0.1...1 D.1.1 (1)3.逻辑函数F=A⊕B和G=A⊙B满足关系。
()A.F=G B.F’=G C.F’=G D.F=G⊕14.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为。
( )A .J =K =0B .J =K =1C .J =1,K =0D .J =0,K =15.设计一个同步10进制计数器,需要触发器。
( ) A .3个 B .4个 C .5个 D .10个三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。
(10分)四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。
(完整版)数电1-10章自测题及答案(2)
第一章绪论一、填空题1、根据集成度的不同,数字集成电路分位以下四类:小规模集成电路、中规模集成电路、大规模集成电路、超大规模集成电路。
2、二进制数是以2为基数的计数体制,十六体制数是以16为基数的计数体制。
3、二进制数只有0和1两个数码,其计数的基数是2,加法运算的进位规则为逢二进一。
4、十进制数转换为二进制数的方法是:整数部分用除2取余法,小数部分用乘2取整法,十进制数23.75对应的二进制数为10111.11。
5、二进制数转换为十进制数的方法是各位加权系数之和,二进制数10110011对应的十进制数为179。
6、用8421BCD码表示十进制时,则每位十进制数可用四位二进制代码表示,其位权值从高位到低位依次为8、4、2、1。
7、十进制数25的二进制数是11001,其对应的8421BCD码是00100101。
8、负数补码和反码的关系式是:补码=反码+1。
9、二进制数+1100101的原码为01100101,反码为01100101,补码为01100101。
-1100101的原码为11100101,反码为10011010,补码为10011011。
10、负数-35的二进制数是-100011,反码是1011100,补码是1011101。
二、判断题1、二进制数有0~9是个数码,进位关系为逢十进一。
()2、格雷码为无权码,8421BCD码为有权码。
(√)3、一个n位的二进制数,最高位的权值是2^n+1。
(√)4、十进制数证书转换为二进制数的方法是采用“除2取余法”。
(√)5、二进制数转换为十进制数的方法是各位加权系之和。
(√)6、对于二进制数负数,补码和反码相同。
()7、有时也将模拟电路称为逻辑电路。
()8、对于二进制数正数,原码、反码和补码都相同。
(√)9、十进制数45的8421BCD码是101101。
()10、余3BCD码是用3位二进制数表示一位十进制数。
()三、选择题1、在二进制技术系统中,每个变量的取值为(A)A、0和1B、0~7C、0~10D、0~F2、二进制权值为(B )A、10的幂B、2的幂C、8的幂D、16的幂3、连续变化的量称为(B )A、数字量B、模拟量C、二进制量D、16进制量4、十进制数386的8421BCD码为(B)A、0011 0111 0110B、0011 1000 0110C、1000 1000 0110D、0100 1000 01105、在下列数中,不是余3BCD码的是(C )A、1011B、0111C、0010D、10016、十进制数的权值为(D )A、2的幂B、8的幂C、16的幂D、10的幂7、负二进制数的补码等于(D )A、原码B、反码C、原码加1D、反码加18、算术运算的基础是 ( A )A 、加法运算B 、减法运算C 、乘法运算D 、除法运算9、二进制数-1011的补码是 ( D )A 、00100B 、00101C 、10100D 、1010110、二进制数最高有效位(MSB )的含义是 ( A )A 、最大权值B 、最小权值C 、主要有效位D 、中间权值第二章 逻辑代数基础一、填空题1、逻辑代数中三种最基本的逻辑运算是与运算、或运算、非运算。
数字电路习题及参考答案2
数字电路习题及参考答案2单项选择题1.下列电路属于组合逻辑电路的是()。
A、全加器B、寄存器C、计数器D、触发器答案:A2.若所设计的编码器是将31 个一般信号转换成二进制代码,则输出应是一组N=()位的二进制代码。
A、3B、4C、5D、6答案:C3.对TTL与非门多余输入端的处理,不能将它们()。
A、与有用端连在一起B、悬空C、接高电平D、接地答案:D4.如果要判断两个二进制数的大小或相等,可以使用()电路。
A、译码器B、编码器C、数据选择器D、数据比较器答案:D5.主从JK触发器是在()。
A、CP下降沿触发B、CP上升沿触发C、CP=1的稳态下触发D、与CP无关答案:A6.当优先编码器的几个输入端()出现有效信号时,其输出端给出优先权较高的输入信号的代码。
A、同时B、先后C、与次序无关答案:A7.多位数值比较器比较两数大小顺序是()。
A、自高而低B、自低而高C、两种顺序都可以D、无法判断答案:A8.在大多数情况下,对于译码器而言()。
A、其输入端数目少于输出端数目B、其输入端数目多于输出端数目C、其输入端数目与输出端数目几乎相同答案:A9.将BCD代码翻译成十个对应的输出信号的电路有()个输入端。
A、3B、4C、5D、6答案:B10.下列选项不能消除竞争冒险的是()。
A、接入滤波电容B、引入选通脉冲C、改变输入信号D、修改逻辑设计答案:C11.同步触发器的同步信号为零时,现态为1,次态为()。
A、无法确定B、0C、1D、以上说法都不对答案:C12.对同一逻辑门电路,分别用正逻辑与负逻辑表示,则满足()关系。
A、对偶B、互非C、相等D、无任何关系答案:A13.由与非门构成的基本R、S触发器输入端,则约束条件为()。
A、RS=1B、R+S=0C、RS=0D、R+S=1答案:C14.下列电路中,不属于组合逻辑电路的是()。
A、译码器B、计数器C、编码器D、数据分配器答案:B15.32位输入的二进制编码器,其输出端有()位。
国开电大《数字电子电路》形考任务2答案
国开电大《数字电子电路》形考任务2答案形考任务二试题1由组合逻辑电路的功能特点可知,任意时刻电路的输出( )。
正确答案是:仅取决于该时刻的输入状态试题2下列消除竞争冒险的方法中,( )是错的。
正确答案是:引入时钟脉冲试题3普通二进制编码器的输入变量中,任何时刻( )。
正确答案是:仅有一个被编对象有输入,其他均没有输入试题4三位同学按“少数服从多数”原则设计表决器逻辑电路,下列电路中()是错误的。
正确答案是:图(a)试题5下列三个逻辑电路框图中,()是译码器。
正确答案是:图b试题616选1数据选择器应该有( )个数据输入端。
正确答案是:16试题7由时序逻辑电路的功能特点可知,任意时刻触发器电路的输出状态( )。
正确答案是:不仅取决于输入信号,还与输入信号作用前的现态有关试题8主从触发器在每个CP脉冲周期,( )。
正确答案是:主触发器的输出状态可能改变多次,但从触发器只能改变一次试题9由RS触发器的真值表可知,它的状态方程和约束条件是()。
正确答案是:试题10为了把串行输入的数据转换成并行输出的数据,可以使用( )。
正确答案是:移位寄存器试题11与同步时序电路相比,异步时序电路的主要缺点是( )。
正确答案是:速度慢试题12N个触发器可以构成最大计数长度为( )的计数器。
正确答案是:2N试题13组合逻辑电路符合逻辑关系的最简电路形式不会发生竞争冒险现象。
( )正确答案是:错试题14多位数值比较器在比较两个多位数的大小时,遵循先低位比较后高位的比较原则,只有在低位相等时,才需要比较高位。
正确答案是:错试题15CMOS结构的组合逻辑越来越多被采用,是因为CMOS电路耗电量低。
()正确答案是:对试题16若系统中既有数字电路也有模拟电路,印刷电路板应分别设置接地线再合并接地。
()正确答案是:对试题17触发器虽然也是由门电路构成,但它与组合逻辑电路不同,具有逻辑状态的记忆功能。
( )正确答案是:对试题18将主从JK触发器的J和K端都接低电平,则在时钟脉冲CP的作用下特性方程应为。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路测试题2答案
一、 填空
1、(110110)2 = ( 54 )10 = ( 66 )8 = ( 01010100 )8421BCD 。
2、逻辑代数有 与 、 或 、 非 三种基本运算。
3、逻辑函数有 真值表 、 逻辑表达式 、 逻辑图 、 波形图 、 卡诺图 五种表示方法。
4、逻辑函数D C B B A F ⋅⋅+=的反函数F =(A+B )(B +C+D),对偶函数
F '=(A +B)(B+D C +)
5、用卡若图化简函数,包围圈内相邻项的个数应为n 2。
6、C B AC C B A F ++=的最小项之和式F=A B C +A B C+ABC+A B C
7、常用集成芯片74LS00、74LS76、74LS151的名称分别是:四二输入与非门、双JK 触发器 、 八选一数据选择器。
8、如图1—1所示 :
图1—1
F 1= AB+BC 、 F 2= 1 、 F 3=A+B 。
9、如图1—2所示,电路的输出:
1)、当 C=0时, F = A+B 2)、当 C=1时, F = 高阻态
F
图1—2
10、JK 触法器是一种功能齐全的触发器,它具有 保持 、 置0 、 置1 、 翻
砖 的逻辑功能。
11、只具有 置0 和 置1 功能的触发器是D 触发器。
12、设计一个同步6进制计数器,需要 3 个触发器。
13、如图1—3所示,Q n+1
=n
Q
14、如图1—4所示:同步四位二进制计数器74LS161构成的是 十三 进制计数器。
15、施密特触发器 有两个稳定状态,有两个不同的触发电平,具有回差特性。
多谐振荡器没有稳定状态,只有两个暂稳态,利用 电容的充电和放电 作用使电路能够产生自激振荡从而在输出端输出矩形脉冲。
J K J CP K
Q
CP
CO LD
CR
Q 3 Q 2 Q 1 Q 0
0 0 0 1
CT T
CT P CP &
1 1
74LS161
D 3 D 2 D 1 D 0
图1—3
图1—4 图1—5
16、如图1—5所示:由555定时器和电阻R 1、R 2及电容C 构成的电路是 多谐振荡器电路 。
17、A/D 转换是将 模拟信号转换为数字信号 的转换过程,通过 采样 、 保持 、 量化 、 编码 等四个步骤完成。
二、 将下列函数化简成最简与或式
(1)()C B BC BC A ABC A Y D C B A ++++=、、、 (用公式法化简) 解: Y=A+ABC+A BC +BC+B C =A(1+BC+BC )+C(B+B )=A+C
(2)()C B A ABC C B A Y D C B A ++⊕=)(、、、 (用公式法化简) 解: Y=(A ⊕B)C+ABC+A B C
= A BC+A B C+ABC+A B C =A C(B+B )+AC((B+B )=C
(3)()D C A D C A C B A D C ABD ABC Y D C B A +++++=、、、 (用图形法化简) 解: Y=A+D
(4) Y (A 、B 、C 、D )=∑m(1、5、6、7、9)+∑d(10、11、12、13、14、15) (用卡若图化简)
解: Y=C D+BC
三、已知逻辑函数C AB C B A BC A C B A F +++=。
(1)用4选1数据选择器74LS153来实现,连线时可附加适当门电路。
(2)用3/8线译码器74LS138和适当门电路来实现。
解:(1)F=A B C +A BC+A B C+AB C =A B+ A B C+AB C
Y=A B D 0+A BD 1+A B D 2+ABD 3
F 与Y 比较可得: D 0=0 D 1=1 D 2=C D 3=C 故用四选一数据选择器74LS153实现的逻辑图如下:
"0""1"C C
(2)F=A B C +A BC+A B C+AB C
=M 2+M 3+M 5+M 6= 6532M M M M +++
=6532M M M M •••=6532Y Y Y Y •••
故用74LS138实现的逻辑图如下:
四、 设计交通灯故障报警电路。
一个交通灯有红、黄、绿三色。
只有当其中一个亮时为
正常,其余状态均为故障。
试设计一个交通灯故障报警电路。
(用与非门实现、74LS138译码器实现、74LS153数据选择器实现,三种方法任选一种)要求有完整的设计过程。
解:1、设交通灯红、黄、绿三色的输入变量为A 、B 、C,交通灯是否报警为输出变量F 2、设交通灯亮为“1”,不亮为“0” 设交通灯正常工作用“0”表示,出故障用“1”
表示。
3、列真值表
4、写逻辑表达式
F=A B C +A BC+A B C+ABC+AB C
A B C +A BC+A B C+ABC+AB
=
5、用74LS153数据选择器实现: Y=A B D 0+A BD 1+A B D 2+ABD 3
F 与Y 比较可得:D 0=C D 1=C D 2=C D 3=1 故用数据选择器74LS153实现的逻辑图如下:
A B
五、(1)表达式
7321742121m m m m Z m m m m Z +++=+++=
(2)真值表
(3)逻辑功能为:全减器。