数字电路试题及答案
数字电路基础试题及答案
数字电路基础试题及答案
一、单选题
1.下列关于数字电路和模拟电路的叙述中,正确的是
A、处理数字信号的电路称为模拟电路
B、处理模拟信号的电路称为数字电路
C、数字电路和模拟电路的分析方法相同
D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D
2.二进制数11010转换为十进制数为
A、32
B、21
C、26
D、33
【正确答案】:C
4011是
A、四2输入或非门
B、四2输入与非门
C、四2输入与门
D、四2输入或门
【正确答案】:B
4001是
A、四2输入或非门
B、四2输入与非门
C、四2输入与门
D、四2输入或门
【正确答案】:A
5.逻辑功能为“有0出1,有1出0”的门电路是
A、与门
B、或门
C、非门
D、与或门
【正确答案】:C
6.TTL集成门电路的输入端需通过( )与正电源短接。
A、电阻
B、电容
C、电感
D、负电源
【正确答案】:A
4001和CC4011都是采用的14引脚( )封装双列直插式。
A、塑
B、金
C、纸
D、硅胶
【正确答案】:A
8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为
A、正逻辑
B、1逻辑
C、负逻辑
D、0逻辑
【正确答案】:A
9.十进制数码18用8421BCD码表示为
A、10010
B、100010
C、00011000
D、01110111
【正确答案】:C
10.已知逻辑函数,与其相等的函数为
A、
B、
C、
D、
【正确答案】:D
11.8421BCD码0001 0100表示的十进制数码为
A、12
B、14
D、22
【正确答案】:B
12.十进制数6用8421BCD码表示为
A、0110
B、0111
(完整版)数字电路试题汇总
逻辑门电路(158)
一、填空题3。1
4.3。1。
1。与门是反向逻辑门. (× )
2.或非门是反向逻辑门. (√ )
3.当一个逻辑门被禁止时,它被激活,允许将一个信号传到输出端.(× )
4.当一个二输入与门被一个输入端的逻辑0信号禁止时,它的另一个输入端将成
为无关输入。( √ )
5.逻辑门对与门而言是一个
禁止信号
6.逻辑门对与门而言是一个
使能信号
7.对于一个二输入或非门而言,如果A =0,B =1,则输出电平应该是输入 逻辑0
8.数字电路中的三极管在( )区只是一种过渡状态。
放大区
9。影响二极管开关速度的主要因素是由于( )时间的存在。 P N 结内部结电容
10.正逻辑或门可以是负逻辑( )门电路. 与
11。在数字电路中,晶体三极管工作在( )状态。 开关
12。正逻辑的约定是高电平为0,低电平为1 。 (× ) 13.用双极性三极管组成开关电路其饱和工作状态的条件是( A )。 A 。β/I I
CS B
> B.V V BE 6.0=
C.
I I
C B
<
D 。
I I
B
ceo ≤
14.在数字电路中,高电平代表逻辑“1”状态,低电平代表逻辑“0"状态。 (×) 15.与条件语句中至少需要( )个条件。2 16.或条件语句中至少需要( )个条件。2
17.4输入与门有()种可能的输入状态组合。16 18.对于5输入与门,其真值表有()行.32 19.与门使用矩形符号表示时,其标志符是()。&
20.对于4输入或门而言,有()种可能的输入状态组合.16 21.5输入或门的真值表有()列。5
22.或门使用矩形符号表示时,其标志符是()。≥1
数电试题及答案五套
《数字电子技术基础》试题一
一、 填空题(22分每空2分)
1、
=⊕0A ,=⊕1A 。
2、JK 触发器的特性方程为:。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态,施密特触发器两个状态都为态.
4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。 二、
化简题(15分每小题5分)
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0()
,,,(d m D C B A L
利用代数法化简逻辑函数,必须写出化简过程
3)________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、
画图题(10分每题5分)
据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、 2、 四、
分析题(17分)
1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)
2、电路如图所示,分析该电路,画出完全的时序图,并说明电
路的逻辑功能,要有分析过程(11分) 五、
设计题(28分)
1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮
数电期末考试试题及答案
数电期末考试试题及答案
一、选择题(每题2分,共20分)
1. 在数字电路中,最基本的逻辑运算是以下哪三种?
A. 与、或、非
B. 与、异或、同或
C. 与、或、异或
D. 与、同或、非
答案:A
2. 下列哪个不是组合逻辑电路的特点?
A. 有记忆功能
B. 输出只依赖于当前输入
C. 结构简单
D. 响应速度快
答案:A
3. 触发器的主要用途是什么?
A. 存储信息
B. 放大信号
C. 转换信号
D. 滤波
答案:A
4. 以下哪个不是数字电路的优点?
A. 抗干扰能力强
B. 可靠性高
C. 集成度高
D. 功耗大
答案:D
5. 一个4位二进制计数器的最大计数范围是多少?
A. 8
B. 16
C. 32
D. 64
答案:B
6. 以下哪个是同步时序逻辑电路的特点?
A. 电路中存在多个时钟信号
B. 电路中的触发器是异步的
C. 电路中的触发器是同步的
D. 电路中的触发器是无关紧要的
答案:C
7. 一个D触发器的输出Q与输入D的关系是?
A. Q = D
B. Q = ¬ D
C. Q = D + ¬ D
D. Q = D * ¬ D
答案:A
8. 以下哪个是数字电路设计中常用的优化方法?
A. 增加冗余
B. 减少冗余
C. 增加噪声
D. 减少噪声
答案:B
9. 布尔代数的基本运算有哪些?
A. 与、或、非
B. 加、减、乘
C. 同或、异或、非
D. 乘、除、模
答案:A
10. 以下哪个是数字电路中常用的存储元件?
A. 电容
B. 电感
C. 电阻
D. 二极管
答案:A
二、简答题(每题10分,共30分)
1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
数电与模电试题及答案
数电与模电试题及答案
以下是数电与模电试题及答案:
试题一:数字电路设计
1. 设计一个4位二进制加法器,使用全加器实现。给出电路原理图和真值表。
答案:
电路原理图:
```
A[3] ──➤ ┌───────┐
A[2] ──➤ │ │
A[1] ──➤ │ Full │
A[0] ──➤ │adder │
B[3] ──➤ │ │
B[2] ──➤ └───────┘
B[1] ──➤ │
B[0] ──➤ │
└───────┐ │ ┌───────┐
│ ──➤ │ XOR │
│ ┌───────┐ ├─────┤
300 ├─➤ │ XOR │ │ XOR │
│ ├─────┬─┤ ├─────┤
│ ──➤ AND │ 500 ├─➤ AND │
│ ├─────┼─┤ ├─────┤
700 ├─➤ │ OR │ │ XOR │
│ ├─────┴─┤ ├─────┤
│ ──➤ AND │ 100 ├─➤ OR │
│ ├─────┬─┤ ├─────┤
900 ├─➤ │ OR │ │ OR │
│ └───────┘ └───────┘Sum[3] ─────➤ ┌───────┐
Sum[2] ─────➤ │ │
Sum[1] ─────➤ │ XOR │
Sum[0] ─────➤ │ │
└───────┘
```
真值表:
```
Inputs Outputs
A[3] A[2] A[1] A[0] B[3] B[2] B[1] B[0] Sum[3] Sum[2] Sum[1] Sum[0] 0 0 0 0 0 0 0 0 0 0 0 0
数字电路试题及答案
数字电路试题及答案
一、选择题
1. 数字电路中最基本的逻辑门是以下哪一个?
A. 与非门
B. 或非门
C. 与门
D. 异或门
答案:C
2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?
A. 4
B. 6
C. 8
D. 10
答案:C
3. 下列哪个触发器具有记忆功能?
A. 组合逻辑
B. 时序逻辑
C. D型触发器
D. T型触发器
答案:C
4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?
A. 低电平 / 高电平
B. 高电平 / 低电平
C. 接地 / 供电
D. 禁用 / 启用
答案:A
5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?
A. 模拟门
B. 数字门
C. 模拟数字门
D. 晶体管逻辑门
答案:D
二、填空题
1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。
答案:或门
2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。
答案:模块化设计
3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。
答案:D型;JK型
4. 一个4位二进制计数器的最大输出值是______。
答案:15
5. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。
答案:触发器
三、简答题
1. 请简述数字电路与模拟电路的主要区别。
答:数字电路处理的是离散的信号,通常只有两种状态(如高电平
代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储
数电考试题及答案
数电考试题及答案
一、选择题(每题2分,共20分)
1. 在数字电路中,最基本的逻辑关系是:
A. 与逻辑
B. 或逻辑
C. 非逻辑
D. 异或逻辑
答案:A
2. 下列哪个不是数字电路的特点?
A. 高速度
B. 低功耗
C. 高成本
D. 可靠性高
答案:C
3. 一个D触发器具有几个输入端?
A. 1
B. 2
C. 3
D. 4
答案:B
4. 一个完整的数字系统通常包括哪些部分?
A. 输入、处理、存储
B. 输入、处理、输出
C. 输入、存储、输出
D. 存储、处理、输出
答案:B
5. 下列哪个不是组合逻辑电路的特点?
A. 输出只依赖于当前输入
B. 输出在输入改变后立即改变
C. 有记忆功能
D. 结构简单
答案:C
6. 一个4位二进制计数器最多能计数到:
A. 15
B. 16
C. 255
D. 1023
答案:B
7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?
A. 1个
B. 2个
C. 3个
D. 无限制
答案:D
8. 一个简单的数字钟电路至少需要几个计数器?
A. 1
B. 2
C. 3
D. 4
答案:B
9. 逻辑门的输出电压通常分为哪两个电平?
A. 高电平、低电平
B. 正电平、负电平
C. 直流电平、交流电平
D. 标准电平、非标准电平
答案:A
10. 下列哪个是数字电路设计中常用的仿真软件?
A. MATLAB
B. AutoCAD
C. Photoshop
D. SolidWorks
答案:A
二、填空题(每空2分,共20分)
1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑
2. 一个3-8译码器有______个输入端,______个输出端。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案
一、填空题
1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用
1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=AB
A+
+
+= 0 。
B
A
B
B
A
7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重
要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的
七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时
数字电路试题及答案
数字电路试题
一、单项选择题
1、以下代码中为无权码的为 〔 〕 A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码
2、图示逻辑电路的逻辑式为 〔 〕
A .F=C
B A ++ B .F=
C B A ++ C .F=C B A
D .F=ABC
3、以下关于异或运算的式子中,不正确的选项是 〔 〕 A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕
4、一个n 变量的逻辑函数应该有 个最小项 〔 〕 A .n B .n
2 C .n 2 D .2
n
5、假设编码器中有50个编码对象,那么要求输出二进制代码位数为 位。 〔 〕 A .5 B .6 C .10 D .50
6、在以下逻辑电路中,不是组合逻辑电路的是 。 〔 〕 A .译码器 B .编码器 C .全加器 D .存放器
7、欲使JK 触发器按01
=+n Q
工作,可使JK 触发器的输入端 。 〔 〕
A .1==K J
B .Q J =,Q K =
C .Q J =,Q K =
D .0=J ,1=K 8、同步时序电路和异步时序电路比拟,其差异在于两者 。 〔 〕 A .没有触发器 B .是否有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关
9、8位移位存放器,串行输入时经 个脉冲后,8位数码全部移入存放器中。 〔 〕 A .1 B .2 C .4 D .8
10、555定时器D R 端不用时,应当 。 〔 〕 A .接高电平 B .接低电平
C .通过F μ01.0的电容接地
数字电路试题及答案
数字电路试题及答案 IMB standardization office【IMB 5AB- IMBK 08- IMB 2C】
《数字电路》试卷及答案
一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为( A )。
2、以下各电路中,( B )可以产生脉冲定时。
[A] 多谐振荡器
[B] 单稳态触发器 [C] 施密特触发器 [D] 石英晶体多谐振荡器
3、下列逻辑电路中为时序逻辑电路的是( C )。
4、同步时序电路和异步时序电路比较,其差异在于后者( B )。
[A] 没有触发器
[B] 没有统一的时钟脉冲控制 [C] 没有稳定状态 [D] 输出只与内部状态有关
5、当用专用输出结构的PAL 设计时序逻辑电路时,必须还要具备有( A )。
6、能将输出端直接相接完成线与的电路有( C )。
7、TTL 与非门的多余脚悬空等效于( A )。
8、以下哪一条不是消除竟争冒险的措施( B )。
9、主
从触发
[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X [A] 变量译码器 [B] 加法器 [C] 数码寄存器 [D] 数据选择器 [A] 触发器 [B] 晶体管 [C] MOS 管 [D] 电容
[A] TTL 与门 [B] 或门 [C] 三态门 [D] 三极管非门 [A] 1 [B] 0 [C] Vcc [D] Vee [A] 接入滤波电
数字电路试题及答案
数字电路试题及答案
二、单项选择题(本大题共10小题,每小题2分,共20分)
1、十六进制数(8F)16对应的十进制数是( C )
A、141 B、142 C、143 D、144
2、逻辑函数L(A,B,C)=(A+B)(B+C)(A+C)的最简与或表达式为( D)
A、(A+C)B+AC
B、 AB+(B+A)C
C、 A(B+C)+BC
D、 AB+BC+AC
3、与非门输出为低电平时,需满足( D )
A、只要有一个输入端为低电平
B、只要有一个输入端为高电平
C、所有输入端都是低电平
D、所有输入端都是高电平
4、能够实现“线与”功能的门电路是( D )
A、与非门B、或非门
C、三态输出门D、集电极开路门
5、由与非门构成的基本RS触发器,要使Qn+1=Qn,则输入信号应为(A)A、R=S=1B、R=S=0
C、R=1,S=0D、R=0,S=1
6、要使T触发器Qn+1=Qn ,则(B)
A、T=QnB、T=0C、T=1D、T=n
7、对于JK触发器,要使Q n+1=Q n,则(B)
A、J=K=1
B、J=K=0
C、J=1,K=0
D、J=0,K=1
8、为实现D触发器转换成T触发器,题图所示的虚线框内应是。( C )
A、与非门
B、异或门
C、同或门
D、或非门
9、十六个数据输入端的数据选择器必有地址输入端的个数为( D)
A、1
B、2
C、3
D、4
10、一个4位二进制计数器的最大模数是( C )
A、4
B、8
C、16
D、32
三、简答题(本大题共2小题,每小题5分,共10分)
1、数字电路从整体上看可分为几大类?
答:(1)、按集成度分,有小、中、大、超大、甚大规模;(3分)
(完整版)数字电路的期末试题及答案
数字电路的期末试题
一、客观题:请选择正确答案,将其代号填入()内;(本大题共10小题,每空2分,共20分)
⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是:
A.与非门及或非门; B.与门及或门;
C.或门及异或门; D.与门及或非门.( B )
⒉在如下所列4种门电路中,与图示非门相等效的电路是:( B )
⒊已知,则函数F和H的关系,应是:( B )
A.恒等; B.反演; C.对偶; D.不确定.
⒋若两个逻辑函数恒等,则它们必然具有唯一的:(A)
A.真值表; B.逻辑表达式; C.电路图; D.逻辑图形符号.
⒌一逻辑函数的最小项之和的标准形式,它的特点是:(C)
A.项数最少; B.每个乘积项的变量数最少;
C.每个乘积项中,每种变量或其反变量只出现一次;
D.每个乘积项相应的数值最小,故名最小项.
⒍双向数据总线可以采用( B )构成。
A.译码器; B.三态门; C.与非门; D.多路选择器.
⒎在下列逻辑部件中,不属于组合逻辑部件的是( D )。
A.译码器; B.编码器; C.全加器; D.寄存器.
⒏八路数据选择器,其地址输入端(选择控制端)有( C )个。
数电试题及答案(五套)
《数字电子技术基础》试题一
一、 填空题(22分 每空2分)
1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.
4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)
用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈
1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)
2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程
3)________________________________________
__________)(),,(B A B A ABC B A C B A F +++=
三、 画图题(10分 每题5分)
据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、
2、
四、 分析题(17分)
1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)
2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)
五、设计题(28分)
1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一
数字电路考试试卷及答案(详细)
一.填空题(1分/空,共24分)
1)十进制数(99.375)10=(
1100011.011
)2=(63.6
)16。
2)数字电路按照其结构和工作原理分为两大类:组合逻辑电路和时序逻辑电路。
3)以下类型门电路多余的输入端应如何处理:TTL 与非门:接高电平或者悬空或者并联,CMOS 与非门:接高电平或者并联。
4)逻辑函数Y=AB+BC+CA 的与非-与非式为
((AB)’(BC)’(CA)’)’。
5)三态输出门在普通门电路输出状态的基础上增加的状态为__高阻态___。6)TTL 反相器的阈值电压为V TH =
1.4V 。若CMOS 反向器的V DD =10V 则其阈值电压为
V TH =
5V
。
7)RS 触发器的特性方程为:Q*=S+R’Q ,(约束条件:SR=0),T 触发器的特性方程为:
Q*=T’Q+TQ’。
8)16选1数据选择器的地址端有4位,n 个触发器构成计数器的最大计数长度为2n 。
9)如图(1-1)所示触发器电路中,当A=1时,输出状态为____Q=1___,
如图(1-2)所示计数器电路为___6___进制计数器。
10)触发器三种触发方式分别为:电平触发,脉冲触发(主从触发),
边沿触发,
其中
边沿触发
的触发器抗干扰能力最强。
11)在多谐振荡器,单稳态触发器,施密特触发器中,施密特触发器中常用于波形的变
换和整形,单稳态触发器常用于定时及延时,多谐振荡器常用于产生脉冲波形。
图(1-3)中555定时器接成的是
施密特触发器。
√
二.将下列逻辑函数化简为最简与-或形式(方法不限)(每小题5分,共15分,按步骤酌情给分)1)CD
(完整版)数字电路期末复习含答案
数字集成电路
一、 填空题
1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。
3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。
4. A B +AB A AB += A +B ,AB AB += A 。
5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
6. 编码器的功能是将输入信号转化为 二进制代码输出 。
7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。所以时序电路具有 记忆 性。
8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。 9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。 10. 寄存器可分成 数码 寄存器和 移位 寄存器。
11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。
12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。
13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。
14. 施密特触发器具有 回差 现象,又称 滞回 特性。
15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。 16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。
数字电路试题及答案
数字电路试题及答案
数字电路试题及答案
用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。下面就是小编整理的数字电路试题及答案,一起来看一下吧。
数字电子技术基础试题及答案
一、单项选择题(每小题1分,共10分)
1、以下描述一个逻辑函数的方法中,( )只能唯一表示。
A.表达式 nbsp;
B.逻辑图 nbsp;
C.真值表
D.波形图
2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。
A.接高电平
B.接低电平 nbsp;
C.悬空 nbsp;
D.通过电阻接地
3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。
A.11001111
B.11110100
C.11110010
D.11110011
4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。
A.A或B中有一个接“1”
B.A或B中有一个接“0”
C.A和B并联使用 nbsp;
D.不能实现
5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( nbsp;)。
A.16
B.4
C.8
D.2
6、下列几种TTL电路中,输出端可实现线与功能的.门电路是( )。
A.或非门
B.与非门
C.异或门
D.OC门
7、下列几种A/D转换器中,转换速度最快的是( )。
A.并行A/D转换器 nbsp;
B.计数型A/D转换器
C.逐次渐进型A/D转换器
D.双积分A/D转换器
8、存储容量为8K×8位的ROM存储器,其地址线为( )条。
A.8
B.12
C.13
D.14
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术基础试题(一)
一、填空题 : (每空1分,共10分)
1. (30.25) 10 = (11110.01 ) 2 = (1E.4 ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 1 。
3 . 三态门输出的三种状态分别为: 高电平 、 低电平 和 高阻态 。
4 . 主从型JK 触发器的特性方程 = 。
5 . 用4个触发器可以存储 4 位二进制数。
6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )
1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( C )图。
2.下列几种TTL 电路中,输出端可实现线与功能的电路是(B )。 A 、或非门 B 、与非门 C 、异或门 D 、OC 门
3.对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。
A、通过大电阻接地(>1.5KΩ)
B、悬空
C、通过小电阻接地(<1KΩ)
B、 D、通过电阻接V CC
4.图2所示电路为由555定时器构成的(A )。
A、施密特触发器
B、多谐振荡器
C、单稳态触发器
D、T触发器
5.请判断以下哪个电路不是时序逻辑电路(C)。
A、计数器
B、寄存器
C、译码器
D、触发器
6.下列几种A/D转换器中,转换速度最快的是(A )。
A、并行A/D转换器
B、计数型A/D转换器
C、逐次渐进型A/D转换器
B、 D、双积分A/D转换器
7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为(C)。
A、施密特触发器
B、反相器
C、单稳态触发器
D、JK触发器
8.要将方波脉冲的周期扩展10倍,可采用(C)。
A、10级施密特触发器
B、10位二进制计数器
C、十进制计数器
B、D、10位D/A转换器
9、已知逻辑函数与其相等的函数为(D )。
A、 B、 C、 D、
10、一个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出。
A、4
B、6
C、8
D、16
三、逻辑函数化简(每题5分,共10分)
1、用代数法化简为最简与或式
Y= A +
2、用卡诺图法化简为最简或与式
Y= + C +A D,约束条件:A C + A CD+AB=0
四、分析下列电路。(每题6分,共12分)
1、写出如图1所示电路的真值表及最简逻辑表达式。
图 1
2、写出如图2所示电路的最简逻辑表达式。
图 2
五、判断如图3所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据u A 输入波形,画出 u 0 的输出波形(8分)
t
图3
六、用如图 4所示的8选1数据选择器CT74LS151实现下列函数。(8分)
Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)
图 4
七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。(CT74LS161如图5所示,其LD端为同步置数端,CR为异步复位端)。(10分)
图 5
八、电路如图 6所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形。
(设 Q 0 、Q 1 的初态为0。)(12分)
数字电子技术基础试题(一)参考答案
一、填空题 :
1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1。
3 . 高电平、低电平和高阻态。
4 . 。
5 . 四。
6 . 12、 8
二、选择题:
1.C
2.D
3.D
4.A
5.C
6.A
7.C
8.C
9.D 10.C
三、逻辑函数化简
1、Y=A+B
2、用卡诺图圈0的方法可得:Y=(+D)(A+ )(+ )
四、 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。
2、B =1,Y = A ,
B =0 Y 呈高阻态。
五、 u 0 = u A · u B,输出波形 u 0 如图 10所示:
图 10
六、如图 11所示:
D
图11
七、接线如图 12所示:
图12
全状态转换图如图 13 所示:
( a )
( b )
图 13
八、,,波形如图 14所示:
图 14