一种八位并行插值型模数转换器的设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一种八位并行插值型模数转换器的设计
吴春瑜;佟波;王继安;李文昌;李威
【期刊名称】《辽宁大学学报(自然科学版)》
【年(卷),期】2009(036)004
【摘要】数字技术的飞速发展,使得对模数转换器(ADC)的研究变得越来越重要.论文在并行模数转换器的基础上,结合内插结构设计了包括比较电路阵列、编码模块和输出锁存模块三个模块的八位模数转换器.这种新结构的八位并行内插模数转换器能更好地降低功耗和减小芯片面积;由于该模数转换器加入了抗饱和电路,提高了时钟脉冲的开关速度.利用Candence中的Spectre工具对电路进行了仿真,仿真结果表明,这种模数转换器达到了设计要求.
【总页数】3页(P310-312)
【作者】吴春瑜;佟波;王继安;李文昌;李威
【作者单位】辽宁大学,物理学院,辽宁,沈阳,110036;辽宁大学,物理学院,辽宁,沈阳,110036;成都华威电子系统有限公司,四川,成都,610041;成都华威电子系统有限公司,四川,成都,610041;成都华威电子系统有限公司,四川,成都,610041
【正文语种】中文
【中图分类】TN432
【相关文献】
1.神经网络并行算法型CMOS模数转换器设计 [J], 林长贵;高丽娜
2.基于0.18μm CMOS工艺的2 Gsps 6比特全并行模数转换器设计 [J], 刘海涛;
孟桥;王志功
3.一个5-bit 4 GS/s的插值型模数转换器设计 [J], 彭勇;路祥;唐鹤
4.多模数转换器并行接口的FPGA设计与实现 [J], 陆鹏;王晶;臧越
5.1.8V 8 bit 200MS/s折叠插值模数转换器设计 [J], 邹涌;李冬梅
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档