数字电路期末试题

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

考试科目: 数字电子技术基础 B 课程号: 课序号:_____ 考

核时间:

______________

三、根据输入信号波形画出下图所示各电路输出信号波形,设各触发器的初始状态为“0”。(6分)(每个3分) CP

CP A

J k Q Q C1CP

D

A S D

Q Q C1Y 1

Y 21

四.按要求完成下列各题(26分) 1.按下列步骤分析如图所示组合逻辑电路(12分) (1)写出输出Y 1、Y 2逻辑表达式(不化简)(6分);(2)列出真值表(4分);(3)简述电路逻辑功能(2分)。 0

1270126012501240

123012************A A A E Y A A A E Y A A A E Y A A A E Y A A A E Y A A A E Y A A A E Y A A A E Y E E E E ==========1

&&≥1

=1

1

A B C

Y 1Y 2

2.用3线8线译码器74HC138(逻辑符号、各输出端逻辑表示式见上图右)及必要的门电路实现上述组合逻辑电路。(6分) 3.用8选1数据选择器74LS151(逻辑符号及功能表见下图)设计一个四舍五入判定电路,输入为“8421BCD 码”,

当输入量DCBA 大于等于5时,输出Y=1,否则输出Y=0(限定D 、C 、B 分别接S 2、S 1、S 0)(8分)。 74LS151D 0D 7

D 6D 5D 4D 3D 2D 1S 2

E S 1

S 0Y

五.按下列步骤分析图示电路。(14分)

1.写出驱动方程(3分); 2.写出状态方程(3分);

3.列出状态转换表(4分); 4.画出完全状态转换图(3); 5.说明电路能否自启动(1分)。

J C K

Q

Q

J C

K

Q

Q

J C

K

Q

Q

FF0

FF1

FF2

&

CP

六.按要求完成下列各题(14分)

1.由74LS163构成的电路如下图所示,试分别画出M=0和M=1时的状态转换图,并说明分别为多少进制的计数器。(8分)

74LS163

CP

D 0 D 1 D 2 D 3

CET CEP

CR

Q 0 Q 1 Q 2 Q 3

TC

PE 1

1CP

&

M

1

2.某控制系统要求产生的信号Y 与系统时钟CP 的对应关系如图所示,试用集成四位同步二进制计数器74LS163和必要的门电路设计该信号产生电路。(6分)

CP Y

七.由555构成的施密特触发器如图(a )所示,按要求回答下列问题。(8分)

已知:555输出的高电平V OH =V CC ,低电平V OL =0.2V

1.求该施密特触发器的阈值电压V T+和V T-;(2分)

2.在图(b )坐标中画出该施密特触发器的传输特性曲线;(3分) 3.对应图(c )输入波形,画出施密特触发器的输出波形。(3分)

8 4

62

31

0.01u F

V CC =6V

u O

u I

555

7

5

u O

u I 0

u I

4V t

u O

t

2V 0

2V 4V 4V 2V 6V

6V

0.2V

(a ) (b ) (c )

八.按要求完成下列各题。(12分)

由集成计数器74LS160构成一数字系统如图(a )所示,测得其中的组合逻辑电路的真值表如图(b )所示。已知:74LS160为同步十进制加法计数器,其功能表如图(c ),正常计数时其状态转换如图(d )所示。 74LS160CP D 0 D 1 D 2 D 3

CET CEP CR Q 0 Q 1 Q 2 Q 3TC PE 11

CP Z C B A

组合逻辑电路

1

(a ) (b ) Q 3Q 2Q 1Q 00000000100100011010010011000011101100101

(c ) (d )

1.设74LS160的初始状态为Q 3Q 2Q 1Q 0=0000,对应CP 时钟画出输出端Z 的波形。(4分)

CP Z

2. 如用同步四位二进制加法计数器74LS163实现虚线框中74LS160实现的功能,试画出对应的电路图。(4分) 3.用一片集成3线-8线译码器辅助与非门实现电路中组合逻辑电路,画出该部分电路。(4分)

相关文档
最新文档