数字电路复习题一 简答题
数字电路复习试题
模拟一一、填空题(共20分,每空1分)1.(1011101)2=()8=()16=()10=()8421BCD。
2.逻辑函数L= A B C D+A+B+C+D = 。
3.在逻辑代数中,基本逻辑运算有三种:________、_______、________。
写出逻辑函数的四种表示方法:________、_______、________和________。
4.三态门输出的三种状态分别为:、和。
5.RS触发器的约束条件RS=0表示不允许出现R=且S=的输入。
6.对于T触发器,若原态Q n=0,欲使新态Q n+1=0,应使输入T= 。
7.存储容量为1K×4的RAM存储器,其地址线为条,数据线为条。
二、选择题(共30分,每题3分)1.若原函数式为Y=A(B+C),则其对偶式为()。
(A)ABC (B)A+BC (C)A B+C (D)A +B C2.在四变量卡诺图中,逻辑上不相邻的一组最小项是()A.m1和m3B.m4和m6C.m5和m13D.m2和m83.半加器的和输出端与输入端的逻辑关系是()A.与非B.或非C.与或非D.异或4.TTL集成电路74LS138是3-8线译码器,输出低电平有效。
若输入A2A1A0=101时,其输出Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0为()。
A.00100000 B.11011111 C.11110111 D.000001005.存储8位二进制信息要个触发器。
A.2B.3C.4D.86.一个八选一的数据选择器,其地址输入(选择控制输入)端有个。
A.2B.3C.4D.87.4位移位寄存器,串行输入时经个脉冲后,4位数码全部移入寄存器中。
A.1B.2C.4D.88.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。
A.5B.6C.10D.509.N个触发器可以构成最大计数长度(进制数)为的计数器。
A.NB.2NC.N2D.2N10.下列逻辑电路中为时序逻辑电路的是。
数字电路基础考试题6(附答案)
数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c) 八进制数 (d) 十六进制数 2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门 3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( )(a) 1=++B A B A (b) B A B A A +=+ (c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ).(a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定 10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC 11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275( ( )D, 。
(a )275 (b) 629 (c) 2750 (d) 2200 13.三态门的第三态是 。
(a )低电平 (b )高电平 (c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
10套数字电路复习题带完整答案
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电子技术复习题
一、填空题:1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
15、逻辑代数又称为布尔代数,数字逻辑中的有与, 或, 非基本逻辑运算。
16、逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式和卡诺图。
18、数字信号的特点是在时间上和幅度上都是断续变化的,其高电平和低电平常用1 和0 来表示。
19、在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。
20、(10110010.1011)2=( 262. 54 )8=( B2. B )16。
21、( 35.4)8 =(011101.100) 2 =(29. 5)10 =( 2D.8 )16=( 00101001.0101 )8421BCD。
数字电子技术考研题库
数字电子技术考研题库一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与(AND)、或(OR)、非(NOT)B. 异或(XOR)、同或(NOR)、与非(NAND)C. 与(AND)、或(OR)、异或(XOR)D. 与非(NAND)、或非(NOR)、非(NOT)2. 下列哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性二、简答题1. 解释什么是布尔代数,并给出几个基本的布尔代数定律。
2. 描述D触发器的功能,并说明其在数字电路中的应用。
三、计算题1. 给定逻辑电路图,求输出Y的逻辑表达式,并画出真值表。
(电路图略)2. 设计一个简单的数字电路,实现2位二进制数的加法运算,并给出电路图和逻辑表达式。
四、分析题1. 分析一个简单的组合逻辑电路,并确定其功能。
(电路图略)2. 讨论时序逻辑电路与组合逻辑电路的主要区别,并给出一个时序逻辑电路的实例。
五、设计题1. 设计一个数字电路,实现一个简单的交通信号灯控制系统。
2. 给定一个特定的应用场景,设计一个数字滤波器,并说明其工作原理。
六、论述题1. 论述数字电子技术在现代通信系统中的应用和重要性。
2. 分析数字信号处理技术与传统模拟信号处理技术的区别,并讨论其优缺点。
结束语本题库涵盖了数字电子技术的多个方面,包括基础概念、电路设计、逻辑分析等,旨在帮助学生全面复习和准备考研。
希望同学们能够通过这些练习题加深对数字电子技术的理解,并在考试中取得优异的成绩。
请注意,以上内容仅为示例,实际的考研题库会根据具体的课程大纲和考试要求进行设计。
《数字电子技术基础》复习题
10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属
于计数器。
答:同步
11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:异步
12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
答:100
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
A.110 B.001 C.100 D.000
答:B
11.8—3线优先编码器(74LS148)中,8条输入线 ~ 同时有效时,优先级最高为I7线,则 输出线的状态是()
A.000 B.010 C.101 D.111
答:A
12.引起组合逻辑电路中竟争与冒险的原因是()
A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
答:D
5.指出下列各式中哪个是四变量A、B、C、D的最小项
A.ABC;B. A+B+C+D;C.ABCD;D. A+B+D
答:C
6.测得某逻辑门输入A、B和输出F的波形如图所示,则F(A,B)的表达式为()
A.F=AB B. F=
C.F= D. F=A⊕B
答:B
7.函数F(A,B,C)=AB+AC的最小项表达式为( )。
答:C
13.一个16选一的数据选择器,其地址输入(选择控制输入)端的个数是()
A.1 B.2 C.4 D.16
答:C
14.半加器和的输出端与输入端的逻辑关系是()
A、与非B、或非C、与或非D、异或
答:D
15.逻辑数F=A +B ,当变量的取值为()时,将出现冒险现象。
A.B=C=1 B.B=C=0 C.A=1,C=0 D.A=0,B=0
电子技术基础与技能——数字电路复习考试题
电子技术基础与技能——数字电路一、单项选择题1、脉冲信号是(B )信号A. 非正弦波B. 持续时间极短的C. 正弦波D. 随时间连续变化的2、在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为(D )A. 1逻辑B. 0逻辑C. 负逻辑D. 正逻辑3、将二进制数(11011)2转换为十进制数为(B )A. 17B. 27C. 21D. 544、将十进制数(34)转换为二进制数为(A )A. 100010B. 101010C. 10010D. 1111105、用于表示1位十进制数的4位二进制代码称为(A )A. 二进制码B. 十进制码C. BCD码D. 8421BCD码6、哪个门的逻辑表达式为Y=A+B(A )A. 或B. 非C. 与D. 其余都不是7、与门的逻辑功能为(A )A. 有0出0,全1出1B. 有1出0,全0出1C. 有0出1,全1出0D. 有1出1,全0出08、基本逻辑门电路包括(B )A. 非门B. 其余都是C. 或门D. 与门9、在数字电路中,只有两种逻辑取值,它们是(C )A. 0V和5VB. 正电位和负电位C. 0和1D. 正电位和地电位10、在下列逻辑电路中,不是组合逻辑电路的是(A )A. 寄存器B. 编码器C. 加法器D. 译码器11、组合逻辑电路的分析就是(D )A. 根据真值表写出逻辑函数式B. 根据逻辑函数式画出逻辑电路图C. 根据实际问题的逻辑关系画出逻辑电路图D. 根据逻辑电路图确定其完成的逻辑功能12、设计组合逻辑电路时,根据真值表写出的逻辑表达式(B )A. 必须化简为最简与非表达式B. 根据实际需要化简和转换C. 无需化简和转换D. 必须化简为最简与或表达式13、根据三人表决器的逻辑功能,输出为高电平1的条件是(C )A. 2个输入变量为高电平1B. 1个输入变量为高电平1C. 2个或3个输入变量为高电平1D. 3个输入变量为高电平114、用与非门制作三人表决器时,除了3个二输入与非门外,还需要(C )A. 2个三输入与非门B. 2个四输入与非门C. 1个四输入与非门D. 1个三输入与非门15、下列电路中,输出为二进制代码的是(D )A. 加法器B. 显示器C. 译码器D. 编码器16、可以将十进制数0~9编成二进制代码的电路,称为(B )A. 二进制编码器B. 二-十进制编码器C. 优先编码器D. 十进制编码器17、集成电路74LS138是什么译码器(B )A. 二-十进制B. 3线-8线C. 8线-3线D. 8421BCD码18、二-十进制译码器有(B )A. 3个输入端,8个输出端B. 4个输入端,10个输出端C. 4个输入端,16个输出端D. 3个输入端,10个输出端19、七段共阴极半导体数码管要显示数码“2”,则与之相连接的显示译码器a~g引脚输出的电平应为(B )A. 110000B. 1101101C. 1111011D. 101101120、与模拟电路相比,数字电路主要的优点有(C )A. 容易设计B. 通用性强C. 抗干扰能力强D. 不需要电源21、一个班级中有五个班委委员,如果要开班委会,必须这五个班委委员全部同意才能召开,其逻辑关系属于什么逻辑(B )A. 或B. 与C. 与或非D. 非22、具有“置0”、“置1”、“保持原态”和“状态翻转”的全能触发器是(D )A. 同步RS触发器B. 基本RS触发器C. D触发器D. JK触发器23、方波的占空比是(A )A. 0.5B. 0.75C. 0.85D. 124、十进制数32的二进制代码为(A )A. 100000B. 011111C. 101010D. 10000125、清零后的5位移位寄存器,如果要将5位数码全部串行输入,需要配合的CP脉冲( A )A. 5B. 10C. 15D. 20二、判断题(√)1、加法器是计算机中央处理器中算术逻辑运算单元的最基本组成部分。
数字电路复习题(含答案)
、一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。
2.13=(1101)2;(5A)16=(1011010)2;()2=(8C)16。
完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。
.4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。
TTL、CMOS电路中,工作电压为5V的是 TTL ;要特别注意防静电的是 CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是 8 条。
6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、高阻态三种状态。
7.施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路。
试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当RD =1时,QQ1Q2Q3= 0000 ,当RD =0,DI=1,当第二个CP脉冲到来后,QQ1Q2Q3= 0100 。
?1D'FF01DC1FF01DC1FF0&C1FF0R D R D R D R DQ3%Q1Q0D IR DCP(图一)1.和二进制数等值的十六进制数是( B )A .16B . 16C . 16D . 162.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BC C .BD .BC A +—3.32位输入的二进制编码器,其输出端有( D )位。
A. 256B. 128C. 4D. 5 4.n 位触发器构成的扭环形计数器,其无关状态数为个( B )A .2n -nB .2n -2nC .2nD .2n -15.4个边沿JK 触发器,可以存储( A )位二进制数A . 4B .8C .166.三极管作为开关时工作区域是( D )A .饱和区+放大区B .击穿区+截止区*C .放大区+击穿区D .饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A .基本RS 触发器B .同步RS 触发器C .主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A .定时B .计数C .整形1.八进制数 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为 。
数字电路复习题及答案
《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。
(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。
(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。
(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。
(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。
(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。
(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。
2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。
3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。
4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。
5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。
《数字电子技术》复习题
《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
《数字逻辑与电路》复习题及答案
《数字逻辑与电路》复习题及答案《数字逻辑与电路》复习题第⼀章数字逻辑基础(数制与编码)⼀、选择题1.以下代码中为⽆权码的为CD。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为AB 。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
A. 1B. 2C. 4D. 164.⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101015.在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是CD 。
A.(256)10B.(127)10C.(FF)16D.(255)106.与⼗进制数(53.5)10等值的数或代码为ABCD 。
A. (0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与⼋进制数(47.3)8等值的数为:A B。
A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常⽤的B C D码有C D。
A.奇偶校验码B.格雷码C.8421码D.余三码⼆、判断题(正确打√,错误的打×)1. ⽅波的占空⽐为0.5。
(√)2. 8421码1001⽐0001⼤。
(×)3. 数字电路中⽤“1”和“0”分别表⽰两种状态,⼆者⽆⼤⼩之分。
(√)4.格雷码具有任何相邻码只有⼀位码元不同的特性。
(√)5.⼋进制数(17)8⽐⼗进制数(17)10⼩。
(√)6.当传送⼗进制数5时,在8421奇校验码的校验位上值应为1。
(√)7.⼗进制数(9)10⽐⼗六进制数(9)16⼩。
(×)8.当8421奇校验码在传送⼗进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。
(√)三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1和0来表⽰。
《数字电子技术》复习题
《数字电子技术》复习题一、填空题1、(110111)2=( )16=( )10=( )8421BCD2、(39.45)10=( )2=( )163、如图1所示各门电路均为TTL电路,分别指出电路Y1、Y2、Y3的输出状态(高电平、低电平或高组态)。
Y1为,Y2为,Y3为,图14、对于共阳极接法的发光二极管数码显示器,应采用七段显示译码器。
5、一个或非门组成的基本RS触发器在正常工作时,它的约束条件是R+S=0,则它不允许输入S= 且R= 的信号。
6、D/A是把量转换成量(电压或电流)并使转换后两种量成正比的一种集成电路器件,而A/D是把量转换成量的器件。
7、在数字逻辑电路中,三极管主要工作在和两种稳定状态。
8、有一个容量为256字×4位的RAM,该RAM有个基本存储单元,该RAM每次访问个基本存储单元,该RAM有根地址线。
9、()2=()1610、(A5)16=()16=()211、(0110 1001)8421BCD码=()余3BCD码12、写出下列逻辑函数电路的输出逻辑函数表达式:L1= ;L2=13、若各门电路的输入均为A和B,且A=0,B=1;则与门的输出为(),与非门的输出为(),或门的输出为(),异或门的输出为(),同或门的输出为()。
14、触发器组成的电路如图,Q1=();Q2=();Q3=();Q4=();15、由或非门组成的基本RS触发器的输入信号R和S不得同时为(),而由与非门组成的基本RS触发器的输入信号R和S不得同时为();否则他们的状态将()。
16、二极管具有()特性,它的两个重要参数IS 称为(),tre称为反向恢复时间。
17、施密特触发器是一种电平触发的双稳态电路,电路两个稳态之间的翻转都取决于触发电平值。
从第一个稳态翻转到第二个稳态和从第二个稳态翻转到第一个稳态的触发电平不同,其差值称为 。
施密特触发器的电压传输特性具有滞回特性的曲线,利用滞回特性可以实现 、 和幅值鉴别等。
(完整版)数字电路期末复习题及答案
(完整版)数字电路期末复习题及答案数字电路期末复习题及答案⼀、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1 和0 来表⽰。
2、分析数字电路的主要⼯具是逻辑代数,数字电路⼜称作逻辑电路。
3、逻辑代数⼜称为布尔代数。
最基本的逻辑关系有与、或、⾮三种。
常⽤的⼏种导出的逻辑运算为与⾮或⾮与或⾮同或异或。
4、逻辑函数的常⽤表⽰⽅法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到⼀起可实现线与功能。
8、T T L与⾮门电压传输特性曲线分为饱和区、转折区、线性区、截⽌区。
9、触发器有2个稳态,存储8位⼆进制信息要8个触发器。
10、⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S=0且R=0的信号。
11、⼀个基本R S触发器在正常⼯作时,不允许输⼊R=S=1的信号,因此它的约束条件是R S=0。
12、在⼀个C P脉冲作⽤下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发⽅式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,⼜称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显⽰器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光⼆极管数码显⽰器,应采⽤低电平驱动的七段显⽰译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统⼀的时钟控制分为同步时序电路和异步时序电路。
⼆、选择题1、⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
B.2C.4D. 162、⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
数字电路复习题答案
数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1 •逻辑函数 -•的两种标准形式分别为}\A=B=C)=迟酬(12357) = 口时(046)十2.将2004个“T异或起来得到的结果是(0)。
3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。
4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。
5.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)V。
6.就逐次逼近型和双积分型两种A/D转换器而言,(逐次逼近型)的抗干扰能力强,(双积分型)的转换精度高。
7.(61.5)10 == (3D.8)16 = (10010001.1000»5421BCD;8.已知某74ls00 为2 输入4 与非门,l oL=22mA, l oH=2mA,I iL=2mA,1旧=40讥,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9•函数■的最小项表达式为F=( 4,5,7),最大项表达式为(0,1,2,3,6 )10.根据对偶规则和反演规则,直接写出_--的对偶式和反函数,对偶式:’,反函数:(A+B)C^|]£)厦01 = )』;11. —12 .已知X= (-17),则X的8位二进制原码为(10010001),其8位二进制补码为(11101111);13.T'触发器的次态方程是14.D触发器的次态方程是15.根据毛刺的不同极性, 可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=('丄)的情形,则存在1型险象;5 .补码1. 1000的真值是(D )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006.组合电路和时序电路比较,其差异在于前者( BA. 任意时刻的输出不仅与输入有关,而且与以前的状态有关B. 任意时刻的输出信号只取决于当时的输入信号C. 有统一的时钟脉冲控制D. 输出只与内部状态有关7.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。
第9章数字电路复习练习题
23.※电路如图所示:⑴判断电路的逻辑功能;⑵试画出Q0、Q1的波形图(设初始状态为00)。
解:由电路可知,J0=Q1,J1= ,可画出Q0、Q1的波形如图所示。此电路为同步三进制数器。
24.※触发器电路及输入信号波形如图所示,画出Q0、Q1的波形图。(设各触发器的初始状态为0)
解:此电路为:二进制异步加法计数器,其波形如下。
15.△如图所示电路是由D触发器构成的计数器,试说明其功能;并画出与CP脉冲对应的各输出端波形。(设初始状态为000)
解:此电路为:二进制异步减法计数器,其波形如下。
16.△如图所示电路是由D触发器构成的计数器,试说明其功能;并画出与CP脉冲对应的各输出端波形。(设初始状态为000)
A. 0 B. 1 C. 不定
5.下图中,A、B为某逻辑电路的输入波形,Y为输出波形,则该逻辑电路为______。A
A.或非门B. 与非门 C.与门
6.已知逻辑函数 的输入端A、B的波形如下图所示,则输出函数的波形为_____。B
7. 已知D触发器的初始状态为0态,当D=0时,CP脉冲作用后,Q端状态应为。A
解:
13.△已知一计数电路及其各级的输出波形如下图所示,请指出:
1、计数器是前沿触发还是后沿触发?
2、是同步还是异步计数电路。
3、是几进制计数电路?
解:
1、计数器是前沿触发;2、是个异步计数器;3、是一位四进制或二位二进制计数器。
14.△如图所示电路是由D触发器构成的计数器,试说明其功能;并画出与CP脉冲对应的各输出端波形。(设初始状态为000)
(A)7个(B)5个(C)8个
数字电路期末考试复习题
八、(14分)利用四位二进制同步加计数器74161、与非 门和3/8译码器74138设计一个序列信号产生器,循环产生 序列脉冲1101001。逻辑符号见图题6。
八、(14分)利用四位二进制同步加计数器74161、与非 门和3/8译码器74138设计一个序列信号产生器,循环产生 序列脉冲1101001。逻辑符号见图题6。
六、(10分)列出全加器的真值表,写出其逻辑表达 式;使用图题4的双4选1数据选择器74LS153和一个 反相器设计一位全加器。
七、(13分)电路如题图5所示,设初态Q2 Q1 Q0=000, 1、试分析该电路是同步还是异步? 2、列出电路的激励(驱动)方程; 3、列出电路的状态方程; 4、画出状态转换图; 5、说明该时序电路功能;能否自启动?
2、在
输入情况下,正逻辑“与非”运算的结果是逻辑0。 、 、 、 。 。
3、逻辑函数的常用表示方法有
4、数字系统中可以实现“线与”功能的门电路有 全“1” 真值表 、 逻辑表达式 、 逻辑图 、 卡诺图 。 OC 。
5、逻辑表达式Y=AB+B C中, (可能or 不)
存在竞争冒险。
6、N个触发器可以构成能寄存 位二进制数码的寄存器。
5.图示电路的名称是什么?对触发脉冲的宽度有何要求?
单稳态触发器,触发脉冲的宽度应小于暂稳态时间
6.图示电路的名称是什么?对触发信号的逻辑电平有 何要求? 输出波形是什么形状?uo1和uo2的占空比是否相等? 施密特触发器,触发信 号的高电平应大于 Vቤተ መጻሕፍቲ ባይዱc2/3,低电平应小于 Vcc/3
方波,相同
九、(7分)用555定时器组成单稳态触发器,已知 R=1kΩ,C=2μF。试求: 1、画出工作波形; 2、计算输出脉冲宽度; 3、电容0.01μF的作用。
数字电路复习考试题及答案
数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。
) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。
2、数字电路的基本单元电路是 门电路 和 触发器 。
3、数字电路的分析工具是 逻辑代数(布尔代数) 。
4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。
7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。
8、正逻辑的与门等效于负逻辑的 或门 。
9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。
其中形式惟一的是 真值表 。
10、对于变量的一组取值,全体最小项之和为 1 。
11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。
12、对于变量的任一组取值,任意两个最小项之积为 0。
13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。
14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。
15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。
16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。
17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。
18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。
20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。
21、RAM 可分为动态RAM 和静态RAM 。
数字电子技术复习题及参考答案
数字电子技术复习题一、单选题1、以下式子中不正确的是( )A. 1A A •=B. A A A +=C. B A B A +=+D. 11A +=2、在数字电路中,稳态时三极管一般工作在( )状态。
在图示电路中,若0i u <,则三极管T( ),此时uo =( )A .放大,截止,5VB .开关,截止,C .开关,饱和,D .开关,截止,5V3、N 个变量可以构成( )个最小项。
A. NB. 2N C 、 2ND 、 2N-1 TTL 门电路,为了使输出等于,4、图中电路为选择正确答案( )。
A .正确,错误,错误B .正确,错误,正确C .正确,正确,正确D .正确,正确,错误5、TTL 门电路输入端悬空时,应视为( );(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为( )(,0V ,)。
A .不定B .高电平,C .低电平,0VD .高电平, 6、一个64选1的数据选择器有( )个选择控制信号输入端。
A .6B .16C .32D .64 7、设计计数器时应选用( )。
A .锁存器B .边沿触发器C .同步触发器D .施密特触发器8、欲将频率为f 的正弦波转换成为同频率的矩形脉冲,应选用( )。
A .多谐振荡器B .施密特触发器C .单稳态触发器D .'T 触发器 9、一片64k ×8存储容量的只读存储器(ROM ),有( )。
条地址线和8条数据线 条地址线和16条数据线 条地址线和8条数据线 条地址线和16条数据线10、ROM 必须在工作( )存入数据,断电( )数据;RAM 可以在工作中( )读写数据,断电( )数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失 11、若逻辑表达式F A B =+,则下列表达式中与F 相同的是( ) A.F AB = B.F AB = C. F A B =+ D.不确定 12、下列电路中,不属于组合电路的是:( ) A.数字比较器; B.寄存器; C.译码器; D.全加器;13、不能用来描述组合逻辑电路的是:( )A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有( ) A.复位法 B.预置数法 C.级联复位法 D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是( )个。
数字电子技术基础-复习题(带答案)
7 / 41
考研专业课研发中心
A B C D CO 0 0 0 00 0 0 1 11 0 1 0 11 0 1 1 01 1 0 0 10 1 0 1 00 1 1 0 00 1 1 1 11
编程图为:(4 分)
卡诺图为:(3 分)
A BC 00 01 11 10
0010 1 1101 0
D
A B C
和 1111,并且利用 CO 端作 13 进制计数器的进位输出。74161 的功能表如下,可以附加必要的门电路 (10 分)
74161 功能表
输
入
输出
RD LD ET EP CP D0 D1 D2 D3 Q0 Q1
Q2 Q3
4 / 41
考研专业课研发中心
D0 D1 D2 D3
EP
CO
ET
74161
① AB
② AB
③ AB
④ AB
3. 一片 2k×16 存储容量的只读存储器(ROM),有[ ]个字节
①2000
②4000
③2048
④4096
4. 下列关于 TTL 与非门的输出电阻描述中,正确的是
[]
①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻
③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻
A BC 00 01 11 10
0011 1 1001 0
CO
或 阵 列
D
或阵列
CO
图 5.1 PLA 逻辑阵列图
2.(10 分) 解: (1)电路连接图如下:
(4 分)
8 / 41
考研专业课研发中心
VCC
8
4
R1
7
VCC
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、简答题
1、什么是触发器的空翻现象?简述造成空翻现象的原因。
2、简述时序逻辑电路分析的步骤。
3、最小项的性质。
4、组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。
5、简述时序逻辑电路与组合逻辑电路的异同。
6、简述触发器的基本性质。
7、逻辑函数的表示方法有哪几种?
8、反演定律和对偶定律(答案见课本27页)
9、计数器的分类
简答题参考答案
1、答:如果在一个时钟脉冲的高电平作用下,触发器的状态发生了两次或两次以上的翻转,
这叫做“空翻”。
由于是电平触发,在CP=1期间,数据输入端如果连续发生变化,触发器也连续随着变化,直到CP由1变0才停止,造成空翻现象的原因是触发器电平触发。
2、答:(1)观察电路,确定电路类型;是同步时序电路还是异步时序电路;是Mealy型时序电路还是Moore型时序电路。
(2)根据电路写出各触发器驱动方程及时钟方程(即各触发器的CP信号表达式,如果是同步时序电路,则可不写时钟方程(因为每个触发器均接同一个脉冲源,来一个时钟脉冲,每个触发器同时变化)。
Q的逻辑(3)将各触发器的驱动方程带入触发器的特性方程,写出各个触发器次态1 n
表达式(即状态方程)。
(4)根据电路写出输出逻辑表达式(输出方程)。
(5)推出时序逻辑电路的状态转换真值表、状态转换图及时序图(又称波形图)。
(6)总结和概括这个时序电路的逻辑功能。
3、答:(1)任何一组变量取值下,只有一个最小项的对应值为1;
(2)任何两个不同的最小项的乘积为0;
(3)任何一组变量取值下,全体最小项之和为1。
4.答:在组合电路中,当逻辑门有两个互补输入信号同时向相反状态变化时,输出端
可能产生过渡干扰脉冲的现象。
常用的消除竞争冒险的方法有:输入端加滤波
电容、加封锁或选通脉冲、修改逻辑设计等。
5、答:时序逻辑电路是一种任意时刻的输出不仅取决于该时刻电路的输入,而且还与电路
过去的输入有关的逻辑电路。
因此,时序逻辑电路必须具备输入信号的存储电路,以便此信号在下一时刻其作用。
组合逻辑电路在某一时刻的输出只取决于该时刻逻辑电路的输出,与过去的历史情况无关。
因此,不需用存储电路记忆过去的输入,只有门电路就可构成。
6、答:每个触发器有两个互非的输出端Q和Q,且有以下两个基本性质:
(1)触发器有两个稳定的工作状态
一个是“1”态,即输出端Q=1,Q=0;另一个是“0”态,即输出端Q=0,Q=1。
在没有外界信号作用时,触发器维持原有的稳定状态不变。
(2)两个稳定的工作状态相互转变
在外界信号作用下,触发器可以从一个稳定状态翻转为另一个稳定状态。
所谓“稳定”
的状态,是指没有外界信号作用时,触发器电路中电流和电压均维持恒定数值。
7、(1)真值表;(2)函数表达式;(3)逻辑电路图;(4)卡诺图。