数字电路模拟题

合集下载

数字电子技术模拟试题及答案

数字电子技术模拟试题及答案

数字电子技术模拟试题一、填空题 每题2分,共20分1、十六进制数97,对应的十进制数为 1 。

2、“至少有一个输入为0时,输出为 2 ”描述的是与运算的规则。

3、 3 变量逻辑函数有16个最小项。

4、基本逻辑运算有: 4 、 5 和 6 运算。

5、两二进制数相加时,不考虑低位的进位信号是 7 加器。

6、TTL 器件输入脚悬空相当于输入 8 电平。

7、RAM 的三组信号线包括: 9 线、地址线和控制线。

8、采用四位比较器对两个四位数比较时,先比较 10 位。

二、单项选择题 每个3分,共15分1、图1的国标逻辑符号中 11 是异或门。

图12、下列逻辑函数表达式中可能存在竞争冒险的是 12 。

A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++=3、下面逻辑式中,不正确的是_ 13 ____。

A.C B A ABC ⋅⋅=B. A AB A +=C. ()A A B A +=D. AB BA =4、时序逻辑电路中必须有___ 14 ___。

A. 输入逻辑变量 B. 时钟信号C. 计数器D. 编码器5、有S1,S2两个状态,条件 15 可以确定S1和S2不等价。

A. 输出相同B. 输出不同C. 次态相同D. 次态不同三、简答题 共10分1、证明:B A B A A +=+ 4分2、某逻辑函数的真值表如表1所示,画出卡诺图。

6分 表1 某逻辑函数的真值表A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 111X四、分析题 20分图2分析图2所示电路的逻辑功能。

1 列出其时钟方程: 2分 CP1= ;CP0= 。

2 列出其驱动方程: 4分J1= ;K1= ;J0= ;K0= 。

3 列出其输出方程: 1分 Z =4 求次态方程: 4分 =+11n Q ;=+10n Q5 作状态表及状态图 9分 五、波形题 10分已知输入信号X,Y,Z 的波形如图3所示,试画出Z Y X YZ X Z Y X XYZ F ⋅++⋅+=的波形。

大学课程《数字电子技术》模拟试卷及答案

大学课程《数字电子技术》模拟试卷及答案

大学课程《数字电子技术》模拟试卷及答案一、填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。

2.在逻辑电路中,三极管通常工作在和状态。

3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。

5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。

6.单稳态触发器有两个工作状态和,其中是暂时的。

7.一般ADC的转换过程由、、和4个步骤来完成。

8.存储器的存储容量是指。

某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。

一、判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。

()2.寄存器属于组合逻辑电路。

()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。

()5.PLA的与阵列和或阵列均可编程。

()6.八路数据分配器的地址输入(选择控制)端有8个。

( )7.关门电平U OFF 是允许的最大输入高电平。

( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。

( )二、 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。

A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。

A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。

A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。

数字电路与逻辑设计-模拟题

数字电路与逻辑设计-模拟题

《数字电路与逻辑设计》模拟题一.单选题1.8421BCD码01010001.0101对应的二进制数为()A.100100.01B.110011.1C.101110.01D.110110.1[答案]:B2.A+BC=()A.A+BB.A+CC.(A+B)(A+C)D.B+C[答案]:C3.JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:()A.1B.0C.不变D.与现态相反[答案]:D4.T触发器在时钟作用下其次态与现态相反时,则T端为()A.0B.1C.任意D.高阻态[答案]:B5.T型触发器当时钟脉冲输入时,其输出状态()A.保持不变B.在T=1时会发生改变C.等于输入端T的值D.随时间改变[答案]:B6.表示任意两位无符号十进制数需要()二进制数.A.6B.7C.8D.9[答案]:B7.补码1.1000的真值是().A.1.0111B.-1.0111C.-0.1001D.-0.1[答案]:D8.采用奇偶校验进行检错时()A.只能发现偶数位出错的情况,不能发现奇数位出错的情况B.只能发现奇数位出错的情况,不能发现偶数位出错的情况C.既能发现偶数位出错的情况,又能发现奇数位出错的情况D.有时能发现出错的情况,有时不能[答案]:B9.常用的BCD码有()A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D10.带符号位的二进制数的原码为11101,则对应的十进制为()A.29B.-29C.-13D.13[答案]:C11.当JK触发器的次态Qn+1=,则输入J,K为()A.0,0B..0,1C.1,0D.1,1[答案]:D12.当逻辑函数有n个变量时,共有()个变量取值组合?A.nB.2nC.n2D.n3[答案]:D13.典型的TTL与非门电路使用的电源电压为()A.5VB.3.6VC.0.35VD.3—18V[答案]:A14.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时出现[答案]:C15.多少个二进制数字可以组成一位十六进制数字?()A.2B.3C.4D.5[答案]:C16.二进制的1100.l10相当于十进制的()A.12.75B.16.65C.6.6D.6.3[答案]:A17.二进制数(1111101.0101)2转换为八进制为:()A.37.25B.175.24C.125.3125D.761.2[答案]:B18.二进制数-0.0110的补码是()A.1.101B.1.0101C.1.011D.1.1011[答案]:A19.二进制数-0110的反码是(最高位是符号位)()A.10110C.11010D.110[答案]:B20.构造一个100脉冲序列检测器需要多少个触发器?()A.1个B.2个C.3个D.4个[答案]:B21.函数F=AB+BC,如果要使F=1,则输入ABC的取值应该为()A.ABC=000B.ABC=010C.ABC=101D.ABC=110[答案]:D22.函数描述的电路存在哪些竞争变量?()A.不纯在B.变量AC.变量BD.变量C[答案]:B23.卡诺图上每个小方格代表一个()A.最大项B.最小项C.逻辑函数的取值D.变量的取值[答案]:B24.可编程阵列逻辑简称为什么?()A.GALB.PALC.PLAD.PLD[答案]:B25.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑门是().A.与门B.非门C.异或门[答案]:B26.逻辑函数F(A,B,C)=AB+BC+AC的标准表达式是()A.∑m(3,5,6,7)B.∑m(0,1,2,4)∏m(1,3,5,7)C.∏m(1,3,5,7)D.∑M(0,2,4,6)[答案]:A27.逻辑函数的标准与-或表达式是由()构成的逻辑表达式.A.与项相或B.或项相与C.最小项相与D.最小项相或[答案]:C28.逻辑函数的表示方法中具有唯一性的是:()A.真值表B.表达式C.逻辑图D.状态图[答案]:A29.哪种逻辑门在“当所有输入均为0时,输出才是1”?()A.或门B.与门C.或非门D.与非门[答案]:C30.请问下列哪一项是最适合表示门延迟的时间单位?()A.nsC.msD.s[答案]:A31.如果两输入端与非门的输出z=0时,则其输入x和y的值一定是()A.至少有一个为1B.同时为1C.同时为0D.至少有一个为0[答案]:B32.如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()A.ABB.ABCC.BCDD.ABCD[答案]:A33.若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为()A.0B.1C.不变D.与前一状态Q反相[答案]:C34.设计—个1位十进制计数器至少需要多少个触发器?()A.3个B.4个C.16个D.10个[答案]:B35.十进制19.375转换成二进制时,应为()A.10011.011B.101010.011C.10101.001D.10101.101[答案]:A36.十进制数12.75用二进制表示应为:()A.1010.1B.1100.11C.1010.011D.1100.01[答案]:B37.十进制数15用2421BCD码可以表示为().A.1111B.1001000C.11011D.10101[答案]:C38.十进制数25用8421BCD码表示为().B.100101C.100101D.10101[答案]:B39.十进制数53的余3码为().A.10110011B.1010011C.10000110D.53[答案]:C40.十进制数7的2421码为()A.111B.1010C.1011D.1101[答案]:D41.十进制数9的8421码为()A.1000B.1011C.1001D.1010[答案]:C42.四个变量可以构成多少个最小项?()A.4个B.8个C.15个D.16个[答案]:D43.四路数据选择器的输出端有:()A.1B.2C.3D.4个[答案]:A44.随机存取存储器具有()功能.A.读/写B.无读/写D.只写[答案]:A45.同步时序电路设计中,状态化简的主要目的是()A.减少电路中的触发器B.提高电路速度C.减少电路中的连线D.减少电路中的逻辑门[答案]:A46.无符号位的十六进制数减法(A9)l6-(8A)16=()A.(19)16B.(1F)l6C.(25)16D.(29)16[答案]:B47.下列几种TTL电路中,输出端可实现线与功能的电路是()A.或非门B.与非门C.异或门D.OC门[答案]:D48.下列哪一种逻辑门的输出不能并联使用?().A.TTL集电级开路门(OC门)B.TTL三态输出门C.具有推拉式输出的TTLD.CMOS三态输出门[答案]:C49.下列哪一种相或可以构成标准的与-或逻辑表达式?()A.最大项B.最小项C.或项D.与项[答案]:B50.下列哪种类型的集成电路的集成度更高?()A.CMOSB.TTLC.ECLD.都一样51.下列说法不正确的是()A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(高阻态,高电平,低电平)C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输[答案]:C52.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态.B.暂稳状态维持一段时间后,将自动返回稳定状态.C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数.D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态.[答案]:A53.下列选项中,叙述不正确的是()A.接入滤波电容引入是消除竞争冒险的方法之一.B.引入选通脉冲不能消除竞争冒险.C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法.D.化简电路,减少逻辑器件数目,不能消除竞争冒险.[答案]:B54.下列中规模通用集成电路中,哪一种适合用来设计一个多数表决器?()A.4位计数器74193B.4位并行加法器74153C.4位寄存器74194D.4路数据选择器74152[答案]:D55.要求RS触发器(R,S均为高电平有效)状态由0→1,其输入信号为().A.RS=01B.RS=d1C.RS=d0D.RS=10[答案]:A56.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为().A.JK=00B.JK=01C.JK=10D.JK=11[答案]:D57.一个数据选择器有3个地址输入端,最多可以有几个数据信号输出()A.3B.6C.8D.16[答案]:C58.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.15B.8C.7D.1[答案]:D59.移位寄存器74194工作在左移串行输入方式时,S1S0的取值为()A.0B.1C.10D.11[答案]:C60.以下参数不是矩形脉冲信号的参数?()A.周期B.占空比C.脉宽D.扫描期[答案]:D二.判断题1.输出与输入没有直接的关系,输出方程中不含输入变量的是Mealy型时序电路.() [答案]:F2.“0”的补码只有一种形式.()[答案]:T3.D/A转换器是将模拟量转换成数字量.[答案]:F4.Mealy型时序电路:电路输出是输入变量与触发器状态的函数.()[答案]:T5.Moore型时序电路:电路输出仅仅是触发器状态的函数.()[答案]:T6.八路数据分配器的地址输入(选择控制)端有8个.[答案]:F7.并行加法器采用先行进位(并行进位)的目的是提高运算速度()[答案]:F8.采用奇偶校验电路可以发现代码传送过程中的所有错误.()[答案]:F9.单稳态触发器它有一个稳态和一个暂稳态.[答案]:T10.反码和补码均可实现将减法运算转化为加法运算()[答案]:F11.方波的占空比为0.5.()[答案]:T12.格雷码具有任何相邻码只有一位码元不同的特性.()[答案]:T13.化简完全确定状态表时,最大等效类的数目就是最简状态表中的状态数目[答案]:F14.卡诺图中,两个相邻的最小项至少有一个变量互反.()[答案]:T15.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身.()[答案]:T16.任意两个不同的最小项之积,值恒为0.()[答案]:T17.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等.()[答案]:F18.若两个函数具有相同的真值表,则两个逻辑函数必然相等.().[答案]:T19.时序逻辑电路由组合逻辑电路和存储电路组成.()[答案]:T20.时序图,状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换.()[答案]:T21.时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响.()[答案]:T22.输出与输入有直接的关系,输出方程中含输入变量的是Moore型时序电路.()[答案]:F23.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分.()[答案]:T24.所有的触发器都存在空翻现象.[答案]:F25.一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理.()[答案]:T26.异或函数与同或函数在逻辑上互为反函数.().[答案]:T27.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立.()[答案]:F28.用4位二进制补码计算2+6,不产生溢出()[答案]:F29.用或非门可以实现3种基本的逻辑运算.()[答案]:T30.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0.[答案]:T三.简答题1.PAL和GAL有相同的阵列结构,它们是否可以互相代换使用?为什么?[答案]:不可以,工艺不同GAL可多次编程PAL只能一次编程;GAL的输出电路结构不同.2.TTL与非门如有多余的输入端能不能将它接地,为什么?TTL或非门如有多余的输入端能不能将它接Ucc或悬空,为什么?[答案]:TTL与非门如有多余的输入端能不能将它接地,为什么?TTL或非门如有多余的输入端能不能将它接Ucc或悬空,为什么?3.TTL与非门闲置的输入端能否悬空处理?CMOS与非门呢?[答案]:TTL与非门闲置的输入端一般也不要悬空处理,但当外界干扰较小时,就可以把闲置的输入端悬空处理;而CMOS与非门闲置的输入端是不允许悬空处理的.4.对偶规则有什么用处?[答案]:可使公式的推导和记忆减少一半,有时可利于将或与表达式化简.5.格雷码的特点是什么?为什么说它是可靠性代码?[答案]:格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码.这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码.6.公式化简逻辑函数:Y(A,B,C)=∑m(0,1,2,3,4,5,6,7)[答案]:Y=17.何谓“空翻”现象?抑制“空翻”可采取什么措施?[答案]:在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象称为空翻.抑制空翻的最好措施就是让触发器采取边沿触发方式.8.化简函数:F(A,B,C,D)=∑m(0,2,3,7,8,9,10,11,13,15)[答案]:F(A,B,C,D)=AD+B'D'+CD9.化简函数:F(A,B,C,D)=∑m(1,6,8,10,12,13)+∑d(0,3,5,14)[答案]:F(A,B,C,D)=AD'+ABC'+A'C'D+BCD'10.将下列的十进制数转换成二进制数:(1),8,(2),27,(3),31,(4),100[答案]:(1)(8)10=(1000)2(2)(27)10=(11011)2(3)(31)10=(11111)2(4)(100)10=(1100100)211.逻辑代数与普通代数有何异同?[答案]:都有输入,输出变量,都有运算符号,且有形式上相似的某些定理,但逻辑代数的取值只能有0和1两种,而普通代数不限,且运算符号所代表的意义不同.12.逻辑函数的三种表示方法如何相互转换?[答案]:通常从真值表容易写出标准最小项表达式,从逻辑图易于逐级推导得逻辑表达式,从与或表达式或最小项表达式易于列出真值表.。

《数字电子电路》(本)模拟试卷1.docx

《数字电子电路》(本)模拟试卷1.docx

《数字电子电路》(本)模拟试卷1总分:100分时间:90分钟一、选择题(每小题3分,共36分)1.下列四个数屮与十进制数(163) 不相等的是__________ o(1)(A3) io (2) (10100011) 2(3) (000101100011 ) 8421BCD (4) (100100011) 82.将TTL与非门作非门使用,则多余输入端应做_____ 处理。

(1)全部接高电平(2)部分接高电平,部分接地(3)全部接地(4)部分接地,部分悬空3.由或非门构成的基本RS触发器,输入S、R的约束条件是______ c(1) SR二0 (2) SR二1 (3) S+R二0 (4) S+R二14.T触发器,在T二1时,加上时钟脉冲,则触发器_____ 。

(1)保持原态(2)置0 (3)置1 (4)翻转5.要使边沿触发型JK触发器具有Qn+】=页的功能,其输入信号必须满足( ) (1) J=K=0 (2) J=K=1 (3) J=l,K=0 ⑷ J=0,K=l6.用三个触发器构成一个五进制计数器,无效状态的个数为( )(1) 1 个(2) 2 个(3) 3 个(4) 4 个7.工作中既可以读出信息,又可写入信息的存储器称为____ o(1) ROM (2) RAM (3) PLA (4) EPROM8.一个ROM共有10根地址线,8根位线(数据输出线),则其存储容量为_。

(1) 10X8 (2) 102X8 (3) 10X82(4) 2l0X89.rtl 555定时器构成的单稳态触发器,其输出脉冲宽度取决于_____ 。

(1)电源电压(2)触发信号幅度(3)触发信号宽度(4)外接R、C的数值10.逻辑函数F (ABC) =A+AC+BC的最简与或表达式为( )(1) F=A+C (2) F=A+B (3) F=A+B (4) F=A + C11.逻辑函数F=AC + BC的最小项表达式为( )(1) F(ABC)=》m(l,3, 6, 7) (2). F(ABC)=Xm(2, 3, 6, 7)(3) F(ABC)=》m(l,2, 6, 7) (4) F(ABC)=£m(h 4, 5, 6)12.触发器电路如图所示,当输入A=1时,次态等于( )二、(12分)下列逻辑电路能否实现所规定的逻辑功能?能实现者在括号内写“Y”,错的写 “N”。

(完整版)《数字电路》期末模拟试题及答案

(完整版)《数字电路》期末模拟试题及答案

- 1 -一、填空题1. PN 结具有单向导电性。

正向偏置时,多子以扩散运动为主,形成正向电流;反向偏置时,少子漂移运动,形成反向饱电流。

2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。

3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,输出为高阻态。

4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。

5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。

6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。

7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。

8. 下图所示电路中,Y 1 =B A Y 1=2Y 3 =AB Y 3=二、选择题1. 下列函数中,是最小项表达式形式的是____c _____。

A. Y=A+BCB. Y=ABC+ACDC. C B A C B A Y +⋅=D. BC A C B A Y +⋅=2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。

A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。

A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重新B2BV CC Y1- 2 -回到初态。

A . M-1 B. M+1 C. M6.为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,我们应选用_b __电路。

模拟数字电路试题及答案

模拟数字电路试题及答案

模拟数字电路试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或答案:A2. 下列哪个不是数字电路的特点?A. 逻辑功能B. 可编程性C. 模拟信号处理D. 逻辑门电路答案:C二、填空题1. 一个基本的数字逻辑门至少需要_____个输入端。

答案:22. 在模拟数字转换过程中,模拟信号被转换为_____。

答案:数字信号三、简答题1. 请简述数字电路与模拟电路的区别。

答案:数字电路主要处理数字信号,使用二进制逻辑,具有离散的电压水平,而模拟电路处理模拟信号,信号是连续变化的,电压水平在一定范围内连续变化。

2. 什么是逻辑门,它在数字电路中的作用是什么?答案:逻辑门是一种电子电路,它根据输入信号的逻辑关系产生一个输出信号。

在数字电路中,逻辑门用于实现基本的逻辑运算,如与、或、非等,是构成更复杂数字电路的基础。

四、计算题1. 给定一个数字电路,其输入为A和B,逻辑关系为A AND B,求当A=1,B=0时的输出。

答案:输出为02. 若有一个数字电路,其输入为A、B和C,逻辑关系为A OR (B ANDC),请计算当A=0,B=1,C=0时的输出。

答案:输出为0五、论述题1. 论述数字电路设计中的主要考虑因素。

答案:在数字电路设计中,主要考虑的因素包括逻辑功能的正确性、电路的稳定性、功耗、速度、成本、可扩展性以及电磁兼容性等。

设计者需要根据应用场景和需求,权衡这些因素,以达到最优的设计效果。

2. 描述数字电路中的时钟信号及其作用。

答案:时钟信号在数字电路中起到同步作用,它为电路中的各个部分提供统一的时序基准。

时钟信号确保了数据在电路中的传输和处理能够按照预定的时序进行,从而保证电路的逻辑功能正确执行。

4月全国模拟电路与数字电路自考试题及答案解析

4月全国模拟电路与数字电路自考试题及答案解析

1全国2019年4月高等教育自学考试模拟电路与数字电路试题课程代码:02314一、单项选择题(本大题共19小题,每小题1分,共19分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1.两只白炽灯如图联至电源,产生的后果为( )A .A 、B 两灯均能正常工作B .A 灯过暗、B 灯过亮C .A 灯烧坏,B 灯不亮D .A 灯过亮、B 灯过暗2.图示电路中,电容器C 两端的电压U AB 为( )A .E 3+IR 3B .E 3-IR 3C .IR 3-E 3D .-(E 3+IR 3)3.图中的R ab 为( )A .5ΩB .314ΩC .6ΩD .1170Ω4.图示电路中的A 点电位V A 为( )A .0VB .-15VC .15VD .4V5.图示电路,用叠加原理求支路电流I ,Us 单独作用时的电流用I ′表示,Is 单独作用时用I″表示,则下列回答正确的是()A.I′=2A I″=1A I=3AB.I′=2A I″=1A I=1AC.I′=1.5A I″=2A I=3.5AD.I′=1.5A I″=2A I=-0.5A6.交流电流表或电压表的读数通常是指正弦交流电的()A.最大值B.有效值C.平均值D.瞬时值7.图示电路中,I1=6A,I2=8A,则总电流I为()A.14AB.10AC.2AD.210 A8.图示电路中,D1、D2为理想二极管,则ao两端的电压为()A.-3VB.0VC.1VD.4V9.对于基本共射放大电路的特点,其错误的结论是()A.输出电压与输入电压相位相同B.输入电阻,输出电阻适中C.电压放大倍数大于1 D.电流放大倍数大于110.要提高放大器的输入电阻及减小输出电阻,应采用()负反馈放大电路。

A.电流并联B.电压并联C.电流串联D.电压串联11.图示的负反馈放大电路中,级间反馈的反馈类型是()负反馈。

西安电子科技大学网教数字逻辑电路模拟题

西安电子科技大学网教数字逻辑电路模拟题

模拟试题一一、单项选择题(每题2分,共30分)1 、下列数中最大的数是[ ] 。

A ()HB ()DC OD B2 、() D 的余 3BCD 是 [ ] 。

A BC D3 、与非门的输出完成 F= , 则多余输入端 [ ] 。

A 全部接高电平B 只需一个接高电平即可C 全部接地电平D 只需一个接地即可4 、逻辑函数 F= + B 的最小项标准式为 [ ] 。

A F=B F=C F=D F=5 、与 AB + AC +相等的表达式为 [ ] 。

A CBC + CD A +6 、函数 F=(A + C)(B + ) 的反函数是 [ ] 。

A G=( +B) · +·B G=A +C + B ·C G=(A +) · C + B ·D G=(A ) · + (B+ )7 、逻辑函数的逻辑相邻项是 [ ] 。

A A CB AC BD D ABC8 、已知输入 A 、 B 和输出 F 的波形如图所示,其 F 与 AB 的逻辑关系为 [ ] 。

A 与非B 或非C 异或D 同或9 、下列逻辑部件属于时序电路的是 [ ] 。

A 译码器B 触发器C 全加器D 移位寄存器10 、数据选择器的功能是 [ ] 。

A 将一路输入送至多路输出B 将输入二进制代码转换为特定信息输出C 从多路输入选择一路输出D 考虑低位进位的加法11 、逻辑函数用卡诺图化简时,八个逻辑相邻项合并可消去 [ ] 。

A 一个变量B 二个变量C 三个变量D 四个变量12 、 JK 触发器从 0 1, 则激励端 J 、 K 的取值为 [ ] 。

A JK=1XB JK=X0C JK=X1D JK=0X13 、移位寄存器的现态为 0110 ,经过左移一位后,其次态为 [ ] 。

A 0110 或 1011B 1011 或 1010C 0110 或 1110D 1101 或 110014 、 4 级触发器组成计数器,组成 13 进制计数器,其无效的状态数为 [ ] 。

国开《数字电子电路》形考1-4满分

国开《数字电子电路》形考1-4满分

形考任务一A.与或非试题 8.在门电路的电气特性中, 将输出电压急剧上升或下降所对应的()称为阈值电压。

A.开启电压B.输出电压C.输入电压试题 9.对于TTL电路, 当本级门电路输出高电平时, 输出端电流()。

A.向内流入, 电路带灌电流负载B.向外流出, 电路带拉电流负载C.不确定试题 10.OC门“线与”连接并正常工作的前提是()。

A.电路输出端需要外接电源B.电路输出端只需一个外接负载电阻C.每个OC门分别接一个负载电阻试题 11.CMOS电路多余输入端()。

A.不确定B.不能悬空C.能悬空试题 12.题图所示逻辑电路逻辑关系是()。

A./B./二、判断题(每小题4分, 共32分)试题 13.将十进制小数转换成其他进制数时,应把小数部分乘以新进制的基数(如二进制的基数为2),把得到的整数部分作为新进制小数部分的最低位。

()对错试题 14.逻辑函数可以用真值表、逻辑表达式和逻辑电路图来表示, 也可以用卡诺图表示, 但卡诺图与其他形式不能相互转换。

()对错试题 15.波形图用于反映逻辑变量之间随时间变化的规律, 能够方便直观地表现输入变量的逻辑关系。

()对错试题 16.门电路的带负载能力用扇出系数表示, 它通常由门电路输出低电平时的带负载能力决定。

()对错试题 17.三态门是能够实现“线与”的逻辑门, 当它处于高阻态时, 输出端与电路连接断开。

()对错试题 18.CMOS门电路在输入端和输出端的反相器, 起到缓冲隔离和规范逻辑电平的作用。

()对试题 23.(3)正确是最简逻辑表达式为()。

A./B./C./某同学设计了一个数字电路系统, 在电路实现时需要根据实际需要确定采用哪种电路方案。

试题 24.(1)该电路为一个门电路连接较多门电路作为负载的结构形式, 该电路应该优先选用();A.TTL门电路B.两者均可C.CMOS门电路试题 25.(2)该电路以静态工作状态为主, 若考虑功耗因素应选用()。

《数字电路与逻辑设计》-模拟题

《数字电路与逻辑设计》-模拟题

《数字电路与逻辑设计》-模拟题数字电路与逻辑设计模拟题一、单选题1.由n 个变量构成的最大项,有()种取值组合使其值为1.A.nB.2nC.n 2D.12 n[答案]:D2.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().A.不应考虑B.令函数值为1C.令函数值为0D.根据化简的需要令函数值为0或者1[答案]:D3.组合电路中的冒险现象是由于()所引起的.A.电路未达到最简B.电路有多个输出C.电路中存在时间延迟D.电路中逻辑门的类型不同[答案]:C4.设计一个模10计数器需要()个触发器.A.3B.4C.6D.10[答案]:B5.4线-16线译码器有()输出信号.A.1C.8D.16[答案]:D6.EEPROM 是指()A.随机读写存储器B.一次编程的只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器[答案]:D7.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时作用[答案]:C8.下列逻辑门中,()可以实现三种基本运算.A.与门B.或门C.非门D.与非门[答案]:D9.标准与-或表达式是由()构成的逻辑表达式.A.与项相或B.最小项相或C.最大项相与D.或项相与[答案]:B10.表示任意两位无符号十进制数至少需要()二进制数.A.6C.8D.9[答案]:B11.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态B.暂稳状态维持一段时间后,将自动返回稳定状态C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数[答案]:A12.十进制数25用8421BCD码表示为().A.10101B.00100101C.100101D.10101[答案]:B13.在下列逻辑电路中,不是组合逻辑电路的有().A.锁存器B.编码器C.全加器D.选择器[答案]:A14.随机存取存储器具有()功能.A.读/写B.无读/写C.只读D.只写[答案]:A15.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑门是().A.与门B.非门C.异或门D.同或门[答案]:B16.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为().A.8.125VB.4VC.6.25VD.9.375V[答案]:A17.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.15B.8C.7D.1[答案]:D18.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是().A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111[答案]:A19.在下列逻辑电路中,是时序逻辑电路的有()A.加法器B.读/写存储器C..编码器D.数值比较器[答案]:B20.函数F=AB+BC,使F=1的输入ABC组合为()A.ABC=000B.ABC=010C.ABC=101D.ABC=110[答案]:D21.下列选项中,叙述不正确的是()A.任意两个不同的最小项之积,值恒为0.B.RAM的特点是一旦停电,所存储的内容不会丢失C.在逻辑代数中,常用的逻辑运算是与非,或非,与或非,异或等D.单向导电特性是半导体二极管最显著的特点[答案]:B22.下列选项中,叙述不正确的是()A.接入滤波电容引入是消除竞争冒险的方法之一B.引入选通脉冲不能消除竞争冒险C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法D.化简电路,减少逻辑器件数目,不能消除竞争冒险[答案]:B23.常用的BCD码有()A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D24.以下参数不是矩形脉冲信号的参数?()A.周期B.占空比C.脉宽D.扫描期[答案]:D25.在何种输入情况下,“与非”运算的结果是逻辑0.()A.全部输入是0B.任一输入是0C.仅一输入时0D.全部输入是1[答案]:D二、多选题1.下列信号中,()是数字信号.A.交流电压B.开关状态C.交通灯状态D.无线电载波[答案]:B,C2.小数"0"的反码形式有().A.0.0 0B.1.0 0C.0.1 (1)D.1.1 (1)[答案]:A,D3.设两输入或非门的输入为x 和y,输出为z,当z 为低电平时,有().A.x 和y 同为高电平B.x 为高电平,y 为低电平C.x 为低电平,y 为高电平D.x 和y 同为低电平[答案]:A,B,C4.在下列触发器中,输入没有约束条件的是().A.时钟R-S 触发器B.基本R-S 触发器C.主从J-K 触发器D.维持阻塞D 触发器[答案]:C,D5.四位双向移位寄存器74194控制输入端S 1S 0的取值可以是().A.00B.01C.10D.11[答案]:A,B,C,D三、判断题1.原码和补码均可实现将减法运算转化为加法运算.()[答案]:错误2.逻辑函数(0,2,5) m C)B,F(A,∑=,则7)m(1,3,4,6,C)B,(A,F ∑=.()[答案]:正确3.由与非门构成的基本RS触发器不允许两个输入端同时为0.()[答案]:正确4.由逻辑门构成的电路一定是组合逻辑电路.()[答案]:错误5.同步时序电路中作为存储元件的触发器必须是带时钟控制端的触发器.() [答案]:正确6.脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲.() [答案]:正确7.最大等效类是指包含状态数目最多的等效类.()[答案]:错误8.Mealy型电路的输出是输入和状态的函数.()[答案]:正确9.用三个触发器作为存储元件可构建一个同步模10计数器.()[答案]:错误10.并行加法器采用先行进位(并行进位)的目的是简化电路结构.()[答案]:错误。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

数电期末模拟题及答案

数电期末模拟题及答案

《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)的RAM。

、、C、D、.函数F=A C+AB+,无冒险的组合为()。

B=C=1B、C=0D、B=C=OA、多谐振荡器B、施密特触发器C、双稳态触发器D、单稳态触发器二、判断题(1×10分)()1、在二进制与十六进制的转换中,有下列关系:()B=(9DF1)H()2、8421码和8421BCD码都是四位二进制代码。

()3、二进制数1001和二进制代码1001都表示十进制数9。

()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。

()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。

()7、数字电路中最基本的运算电路是加法器。

()8、要改变触发器的状态,必须有CP脉冲的配合。

()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。

()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。

是否、C,CP,试四→4,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为(左位在先),画出电路连线图。

附74LS161四位同步二进制加法计数器芯片功能表。

《数字电子技术》模拟题二一、单项选择题(2×10分)1.在下列数据中,数值最小的是()A 、59HB 、130OC 、1010111B8421BCD2.函数的标准与或表达式是()4D 触发器7,计9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需()片16K ×8位存储芯片,需()根地址线,( )根数据线。

脉冲与数字电路——模拟试题五及答案

脉冲与数字电路——模拟试题五及答案

脉冲与数字电路试题 第五套一、单选题(每题1分)1. TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,输入高电平为3.5V 时,其输入高电平噪声容限为( )。

A 1.1 VB 1.3VC 1.2VD 1.5V2. 串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递。

A 超前,逐位B 逐位,超前C 逐位,逐位D 超前,超前3. 如果晶体三极管工作于饱和区则该管( )。

A 发射结正向偏置,集电结反向偏置B 发射结正向偏置,集电结正向偏置C 发射结反向偏置,集电结正向偏置D 发射结反向偏置,集电结反向偏置4. 下列逻辑函数中不相等的是( )。

A .CB B AC B B A ⋅=+ B .))((C B B A C B B A ++=+ C .C B B A C B B A +++=+D .BC B A C B B A +=+5. 石英晶体多谐振荡器的主要优点是( )。

A 电路简单B 频率稳定度高C 振荡频率高D 振荡频率低6. 减少三极管的饱和深度可提高工作速度,为此在下列条件中正确的措施是( )。

A 增大IB B 减小IcC 减少U BCD 增大β7. 与八进制数 (47.3)8 等值的数为:( )A. (100111.11)2B. (27.6)16C. (27.3 )16D. (100111.110)28. 硅二极管导通和截止的条件是( )。

A U F > 0.7V , U F < 0.5VB U F > 0.5V ,U F < 0.7VC U F > 0.7V , U F < 0.7VD U F > 0.5V ,U F < 0.5V9. 半导体中有两种载流子,分别是( )。

A 原子和中子B 电子和空穴C 电子和质子D 电子和离子10. 若已知AC AB C A B A =+=+,,则( )A . B=C = 0B . B=C =1 C . B=CD . B ≠C 11. 下列数中,最大的数是 ( )。

数字电路模拟试题

数字电路模拟试题

《数字逻辑分析与设计》模拟试题一、 单项选择题1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。

A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器B. 译码器C. 数值比较器D. 计数器3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。

A. 32B. 16C. 8D. 45. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步B. Qn+1与S 同步C. Qn+1与R 同步D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCDB. A B CDC. A B C DD. AB C D7. 与A B C ++相等的为( )A. A B C ∙∙B. A B C ∙∙C. A B C ++8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F =图19. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。

A. AC AB F +=B. C B AB F +=C. AC B A F +=D. AC B A F +=10. 要实现n n Q Q =+1,JK 触发器的J 、K 取值应为( )。

A J=K=0B J=K=1C J=0 K=111. 可以用来实现并/串转换和串/并转换的器件是( ) A. 计数器B. 全加器C. 移位寄存器D. 存储器12. 下列触发器中没有计数功能的是( )A. RS 触发器B. T 触发器C. JK 触发器D. T ˊ触发器13. 某逻辑电路输入A 、B 和输出Y 的波形如图2所示,则此电路实现的逻辑功能是( )A. 与非B. 或非C. 异或D.异或非图214. 若两个逻辑函数相等,则它们必然相同的是( ) A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为( )A. 译码器B. 编码器C. 数据选择器D. 数据分配器二、 填空题1. 完成下列数制之间的转换(25.25)10=( )2=( )82. 十进制数7对应的8421码为 ,对应的余3码为 。

7月全国自考模拟电路与数字电路试题及答案解析

7月全国自考模拟电路与数字电路试题及答案解析

全国2018年7月高等教育自学考试模拟电路与数字电路试题课程代码:02314一、单项选择题(本大题共14小题,每小题1分,共14分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

1.图示电路中,节点共有()A.2个B.3个C.4个D.5个2.图示电路中,已知I1=1A,则I和I2分别为()A.3A,2AB.-1A,2AC.3A,-2AD.-1A,-2A3.图示电路中,已知条件标在图中,则电流源的端电压U应该是()A.-40VB.0VC.+30VD.+40V4.有一R、L、C串联单相正弦交流电路,R上压降为40V,X L=2X C,电容两端电压为30V,则该交流电路两端的电压为()A.10V B.50VC.70V D.130V5.稳压管电路如图示,已知U i=30V,D Z1、D Z2的稳压值分别为9V和6V,正向压降均为0.7V,则输出电压U0为()A.6.7V12B .9.7VC .15VD .30V6.设计一个输入电阻高、输出电阻低、放大倍数大于1的三级放大器,满足上述要求的连接框图应选( )7.已知信号源为高内阻的电流源,为了充分发挥放大器的负反馈作用,且要求提高放大器输出电压的稳定性,宜采用的负反馈措施为( ) A .电压串联负反馈 B .电流串联负反馈 C .电流并联负反馈D .电压并联负反馈8.在桥式全波整流电路中,变压器副边电压为U 2,负载电阻R L ,则输出的直流电压U 0和每个二极管的平均电流I D分别为( ) A .U 0=0.45U 2,I D =0.45L2R U B .U 0=0.45U 2,I D =0.9L 2R U C .U 0=0.9U 2,I D =0.45L2R U D .U 0=0.9U 2,I D =0.9L2R U 9.将十六进制数(4E.C )16转换成十进制数是( ) A .(54.12)10 B .(54.75)10 C .(78.12)10D .(78.75)1010.正逻辑的或非门电路,也等效于负逻辑的( ) A .或门电路 B .与门电路 C .或非门电路D .与非门电路11.图示TTL 门电路中,能完成F=A 的是图( )312.对于RS 触发器,希望每来一个CP 脉冲翻转一次,即特征方程为Q n+1=n Q ,正确的接法是( ) A .S=Q n R= Q n B .S=n Q R= Q n C .S=Q n R=n QD .S=n Q R=n Q13.容量为8K ×8位的RAM 芯片,其地址线和数据线各为( ) A .8和8根 B .10和8根 C .13和8根D .8和13根14.单稳态触发器有( ) A .两个稳定状态 B .一个稳定状态,一个暂稳态 C .两个暂稳态D .记忆二进制数的功能二、填空题(本大题共14小题,每小题1分,共14分)请在每小题的空格中填上正确答案。

脉冲与数字电路模拟试题第1套及答案

脉冲与数字电路模拟试题第1套及答案

数字电子技术(第2版) 第一套 A 卷一、单选题(每题1分)1. 回差是( B )电路的特性参数。

A 时序逻辑B 施密特触发器C 单稳态触发器D 多谐振荡器2. 石英晶体多谐振荡器的主要优点是( B )。

A 电路简单B 频率稳定度高C 振荡频率高D 振荡频率低3. 对TTL 与非门多余输入端的处理,不能将它们( B )。

A 与有用输入端并联 B 接地 C 接高电平 D 悬空4. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为3.2V 时,其低电平噪声容限为( C )A 1.2VB 1.2VC 0.4VD 1.5V5. 逻辑函数ACDEF C AB A Y +++=的最简与或式为( B )A .C A Y += B.B A Y += C. AD Y = D. AB Y =6. 在什么情况下,“与非”运算的结果是逻辑0。

( D )A .全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是17. 组合逻辑电路( D )。

A 一定是用逻辑门构成的B 一定不是用逻辑门构成的C 一定是用集成逻辑门构成的D A 与B 均可8. 已知逻辑函数的真值表如下,其表达式是( C )A .C Y =B .ABC Y = C .C AB Y +=D .C AB Y +=图22029. 要把不规则的矩形波变换为幅度与宽度都相同的矩形波,应选择( C )电路。

A 多谐振荡器B 基本RS 触发器C 单稳态触发器D 施密特触发器10. 所谓三极管工作在倒置状态,是指三极管( C )。

A 发射结正偏置,集电结反偏置 B 发射结正偏置,集电结正偏置 C 发射结反偏置,集电结正偏置 D 发射结反偏置,集电结反偏置11. TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,输入高电平为3.5V 时,其输入高电平噪声容限为( D )。

数字电路模拟题

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40一、填空题1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、计数器按增减趋势分有、和计数器。

7、一个触发器可以存放位二进制数。

8、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。

9、逻辑函数的四种表示方法是、、、。

10、移位寄存器的移位方式有,和。

11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为电平有效。

12、常见的脉冲产生电路有13、触发器有个稳态,存储8位二进制信息要个触发器。

14、常见的脉冲产生电路有,常见的脉冲整形电路有、。

15、数字电路按照是否有记忆功能通常可分为两类:、。

16、寄存器按照功能不同可分为两类:寄存器和寄存器。

17、逻辑函数F=ABA++=+BBAAB18、触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。

19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。

20、主从JK触发器的特性方程。

21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。

22、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态。

23、触发器有个稳态,存储8位二进制信息要个触发器。

24、逻辑函数的化简有,两种方法。

25、组合逻辑电路没有功能。

26、主从JK触发器的特性方程,D触发器的特性方程。

27、数字电路中,常用的计数进制,,,。

28、逻辑函数的最简与或式的标准,。

29、触发器具有功能,常用来保存信息。

30、触发器的逻辑功能可以用、、、、来描述。

31、施密特触发器主要是将变化缓慢的信号变换成脉冲。

《模拟电子技术》及《数字电路》试题及答案

《模拟电子技术》及《数字电路》试题及答案

模拟电子技术基础试卷一附答案一.(10分)设二极管采用恒压降模型且正向压降为0.7V,试判断下图中各二极管是否导通,并求出图(a)电路在v i=5sinωt V时的输出v o波形以及图(b)电路的输出电压V o1。

(a)(b)二.(10分)放大电路如图所示。

已知:R b1=62K,R b2=15K,R s=10K,R c=3K,R e=1K,R L=3K,C1=C2=10μ,C e=220μ,V CC=+15V,β=80,V BE=0.7V。

1.说明电路属于何种组态,画出该电路的直流通路;(5分)2.计算该电路的静态工作点。

(5分)3.画小信号等效电路,求电压放大倍数,输入电阻,输出电阻。

4.说明电路属于何种组态,三.(18分)放大电路如图所示。

已知C足够大,场效应管的参数g m=0.8ms,R2=6.8KΩ,三极管的参数β=50,r be=0.5K,R3=90KΩ,R4=10KΩ,R5=4KΩ,R6=1.5KΩ,R L=4KΩ。

1.画出其小信号模型等效电路。

(4分)2.计算电路的电压放大倍数A v、输入电阻R i和输出电阻R o。

(10分)3.若R s=10K时,计算源电压放大倍数A vs,说明R6对电路频率响应的影响。

(4分)四.(12分)反馈放大电路如图示。

1.判断各电路中级间交流反馈的极性(要求在图上标出反馈极性)。

(4分)2.对于级间交流反馈为负反馈的电路,进一步判断反馈的类型,同时按深度负反馈的条件估算电路的闭环电压增益(写出表达式)。

并简单说明电路对输入电阻,输出电阻的影响,对信号源内阻有什么要求?(8分)(a)(b)五.(10分)集成运算放大器构成的运算电路如图示,求电路的输出电压。

1.求出电路(a)的输出电压。

(4分)2.在电路(b)中,设t=0时v c=0,此时加入v i=1V,求t=40ms时v o=?(6分)(a)(b)六.(10分)电路如图所示,试用相位平衡条件判断哪个能振荡,哪个不能振荡(要求在电路中应标出i V ,o V ,fV 以及它们的瞬时极性)?对能振荡的电路写出振荡频率的表达式。

数电期末模拟题与答案

数电期末模拟题与答案

《数字电子技术》模拟题一一、单项选择题 (2×10 分)1. 下列等式成立的是()A 、 A ⊕1=AB、 A ⊙0=A C、A+AB=AD 、 A+AB=B2. 函数 F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( )A 、F=∑ m(1,3,4,7,12)B 、 F=∑m(0,4,7,12)C 、F=∑ m(0,4,7,5,6,8,9,10,12,13,14,15)D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是()。

A 、寄存器B 、ROMC 、加法器D 、编码器4.同步时序电路和异步时序电路比较,其差异在于后者()A 、没有触发器B 、没有统一的时钟脉冲控制C 、没有稳定状态D 、输出只与内部状态有关,与输入无关5.将容量为 256× 4 的 RAM 扩展成 1K × 8 的 RAM ,需( )片 256× 4 的 RAM 。

A 、 16B 、 2C 、 4D 、 86.在下图所示电路中,能完成Q n 1逻辑功能的电路有()。

A 、B 、C 、D 、7.函数 F= A C+AB+B C,无冒险的组合为( )。

A 、 B=C=1B 、 A=0 , B=0C 、 A=1 ,C=0D 、 B=C=O 8.存储器 RAM 在运行时具有(A 、读功能B 、写功能 A=11A=0A=0A=1)。

C 、读 /写功能D 、 无读 /写功能9 .触发器的状态转换图如下,则它是:( )A 、T 触发器B 、RS 触发器C 、 JK 触发器D 、D 触发器10.将三角波变换为矩形波,需选用( )A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器二、判断题 ( 1×10 分)( ) 1、在二进制与十六进制的转换中,有下列关系:( 1001110111110001 ) B =( 9DF1 ) H( ) 2、 8421 码和 8421BCD 码都是四位二进制代码。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40一、填空题1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、计数器按增减趋势分有、和计数器。

7、一个触发器可以存放位二进制数。

8、优先编码器的编码输出为码,如编码输出A2A1A=011,可知对输入的进行编码。

9、逻辑函数的四种表示方法是、、、。

10、移位寄存器的移位方式有,和。

11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为电平有效。

12、常见的脉冲产生电路有13、触发器有个稳态,存储8位二进制信息要个触发器。

14、常见的脉冲产生电路有,常见的脉冲整形电路有、。

15、数字电路按照是否有记忆功能通常可分为两类:、。

16、寄存器按照功能不同可分为两类:寄存器和寄存器。

17、逻辑函数F==18、触发器有两个互补的输出端Q、,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。

19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。

20、主从JK触发器的特性方程。

21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。

22、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态。

23、触发器有个稳态,存储8位二进制信息要个触发器。

24、逻辑函数的化简有,两种方法。

25、组合逻辑电路没有功能。

26、主从JK触发器的特性方程,D触发器的特性方程 。

27、 数字电路中,常用的计数进制 , , , 。

28、 逻辑函数的最简与或式的标准 , 。

29、 触发器具有 功能,常用来保存 信息。

30、 触发器的逻辑功能可以用 、 、 、 、来描述。

31、 施密特触发器主要是将变化缓慢的信号变换成 脉冲。

32、三态输出门能输出_______、_________、_________。

33、把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_________逻辑赋值。

一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为_________。

34、 555定时器的最基本应用有_________、__________、__________。

35、 计数器按进制不同分为________、_________、___________。

36、 数制转换 (1)2=( )16=( )8421BCD ,(3B)16=( )10=( )8421BCD37、 Z=AB+AC 的对偶式为( )。

38、 JK 触发器特征方程为 。

39、 逻辑函数 F=AB+B(C+0) 的对偶式 F*= 。

40、 数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(3FF )16=( )2=( )10=( )8421BCD41、在译码器、寄存器、全加器三者中,不是组合逻辑电路的是 。

42、对16个输入信号进行编码,至少需要 位二进制数码。

43、3位二进制计数器,最多能构成模值为 的计数器。

44、十进制计数器最高位输出的频率是输入CP 脉冲频率的 倍。

45、数字信号只有 和 两种取值。

46、十进制123的二进制数是 ;八进制数是 ;十六进制数是 。

47、设JK 触发器的起始状态Q=1若令J=1,K=0,则=+1n Q 。

若令J=1,K=1,则=-1n Q 。

48、BCD 七段翻译码器输入的是 位 码,输出有 个。

49、一个N 进制计数器也可以称为 分频器。

50、(406)10=( )8421BCD 51、一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。

52、TTL 集成JK 触发器正常工作时,其d R 和d S 端应接 电平。

53、 单稳态触发器有两个工作状态 和 ,其中 是暂时的。

54、根据逻辑功能的不同特点,数字电路可分为和两大类。

它们的主要区别是:。

55、一个8选1的数据选择器有个数据输入端,个地址输入端。

二、选择题1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下式中与非门表达式为(),或门表达式为()。

A、Y=A+B;B、Y=AB;C、Y=;D、Y=3、十二进制加法计数器需要()个触发器构成。

A、8;B、16;C、4;D、34、逻辑电路如右图,函数式为()。

A、F=+;B、F=+C;C、F=;D、F=A+5、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m76、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。

7、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态8、卡诺图③、④表示的逻辑函数最简式分别为()和()A、F=+B、F=B+DC、F=BD+D、F=BD+9、逻辑电路如图⑤,函数式为()A、F=+B、F=+C、F=+CD、F=A+B C10、一位8421BC D码计数器至少需要个触发器。

11、下列逻辑函数表达式中与F=A+B功能相同的是()A、 B、 C、 D、12、施密特触发器常用于()A、脉冲整形与变换B、定时、延时C、计数D、寄存13、施密特触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态14、一个8选1多路选择器,输入地址有,16选1多路选择器输入地址有。

A、2位B、3位C、4位D、8位15、同步计数器和异步计数器比较,同步计数器的显著优点是。

AA.工作速度高B.触发器利用率高C.电路简单D.不受时钟C P控制。

16、把一个五进制计数器与一个四进制计数器串联可得到进制计数器。

D17、下列逻辑电路中为时序逻辑电路的是。

A.变量译码器B.加法器C.数码寄存器D.数据选择器18、在何种输入情况下,“与非”运算的结果是逻辑0。

A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是119、逻辑函数F== 。

C. D.20、为实现将J K触发器转换为D触发器,应使。

=D,K= B. K=D,J= =K=D =K=21、多谐振荡器可产生。

A.正弦波B.矩形脉冲C.三角波D.锯齿波22、八路数据分配器,其地址输入端有个。

23、8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

24、一个16选1多路选择器输入地址有A、2位B、3位C、4位D、8位25、当逻辑函数有n个变量时,共有个变量取值组合A. nB. 2nC. n2D. 2n26、一位八进制数可以用()位二进制数来表示。

A. 2B. 3C.4D. 1627、对于D触发器,欲使Q n+1=Q n,应使输入D=。

D.28、N个触发器可以构成能寄存位二进制数码的寄存器。

+129、石英晶体多谐振荡器的突出优点是。

A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭30、若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

31、在下列逻辑电路中,不是组合逻辑电路的有。

A.译码器B.编码器C.全加器D.寄存器32、在555定时器组成的三种电路中,能自动产生周期为T=(R1+2R2)C的脉冲信号的电路是()。

A、多谐振荡器;B、单稳态触发器;C、施密特触发器;D、双稳态触发器33、在数字电路中,晶体管的工作状态为:()A、饱和;B、放大;C、饱和或放大;D、饱和或截止34、下列逻辑代数运算错误的是:()A、A+A=A;B、A=1;C、AA= A ;D、A+=135、以下各电路中,属于组合逻辑电路的是:()A、定时器;B、译码器;C、寄存器;D、计数器36、下列函数中等于A的是:()A、A+1;B、A(A+B);C、A+B;D、A+37、逻辑函数Y=AB+C+BC+BCDE 化简结果为:()A、Y=AB+C+BC;B、Y=AB+C;C、Y=AB+BC;D、Y=A+B+C38、一位十六进制数可以用()位二进制数来表示。

A.1B.2C.4D. 1639、十进制数25用8421BCD码表示为()。

101 010140、相同为“0”不同为“1”它的逻辑关系是()A、或逻辑B、与逻辑C、异或逻辑41、Y (A,B,C,)=∑m(0,1,2,3)逻辑函数的化简式()A、Y=AB+BC+ABCB、Y=A+BC、Y=42、下列说法是正确的是()A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制43、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态44、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端45、相同为“1”不同为“0”它的逻辑关系是()A、或逻辑B、与逻辑C、同或逻辑46、Y (A,B,C,)=∑m(0,1,4,5)逻辑函数的化简式()A、Y=AB+BC+ABCB、Y=A+BC、Y=47、A、Y=B、Y处于悬浮状态C、 Y=48、用n位二进制代码对2n个信号进行编码的电路是()A、二—十进制编码器B、二进制译码器C、二进制编码器49、同步时序逻辑电路中,所有触发器的时钟脉冲是()A、在同一个时钟脉冲的控制下B、后一个触发器时钟脉冲是前一个触发器输出提供的。

C、时钟脉冲只加到部分触发器上。

50、利用异步置数法获得N进制计数器时()A、应在输入第N个计数脉冲后,使计数器返回到初始的预置数状态B、应在输入第N+1个计数脉冲后,使计数器返回到初始的预置数状态C、应在输入第N-1个计数脉冲后,使计数器返回到初始的预置数状态51、有6个触发器的二进制计数器,它们最多有()种计数状态。

A、8B、16C、6452、施密特触发器主要是将变化缓慢的信号变换成()A、尖脉冲B、正弦波C、矩形波53、同或运算的逻辑式是()1)Y=AB 2)Y= 3)Y=AB54、用卡诺图化简逻辑函数时,8个相邻最小项合并,可以消去()个变量。

1)1 2)2 3)355、D触发器的逻辑功能有()1)置0、置1 2)置0、置1 、保持 3)置0、置1 、保持、计数56、重叠律的基本公式是( )1)A+A=2A 2)A+A=A 3)A ·A=A 257、由四个触发器构成十进制计数器,其无效状态有( )1) 四个 2)五个 3)六个58、下列各式中的四变量A 、B 、C 、D 的最小项是: 。

相关文档
最新文档