以太网测试仪中基于FPGA的FCS实现

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

以太网测试仪中基于FPGA的FCS实现
摘要
以太网测试仪在流量发生以及数据接收检测过程中,都需要计算fcs,还要能支持线速。

本文简要介绍了以太网帧fcs的计算方法,分析了基于fpga的实时fcs计算面临的问题,提出了一种兼容10/100/1000mbps三种速率的fcs计算实现。

【关键词】以太网 fpga fcs vhdl
作为高性能以太网测试仪,全线速的流量发生与接收检测已成为必备功能。

以10/100/1000m以太网为例,速率越高,所用时钟频率越高,时钟周期越小,对发送和接收的设计要求也越高。

由于普通网卡缓存受限,加之发送时需要主机cpu参与,无法达到全线速,因此大多数测试仪都采用fpga+phy的方案,利用fpga在时序控制、并行处理等方面的优势,辅之以存储芯片,很好地解决了线速处理的问题。

在以太网测试中,涉及fcs(帧校验和)实时计算,特别是在线速下。

本文通过一款测试仪中流量发生设计实践为例,对实际中所遇到的问题进行分析,给出10/100/1000m三种速率下fcs的vhdl实现方法和仿真结果。

1 fcs计算方法
在ieee std 802.3 csma/cd接入方法和物理层规范中,规定了fcs 的算法为32比特循环冗余校验(crc32),生成多项式:
g(x)=x32+x26+x23+x22+x16+x12+x11+x10+x8+x7+x5+x4+x2+x+ 1
2 vhdl实现
在硬件设计上,fpga与phy芯片之间采用mii和gmii接口。

10/100m采用mii接口,发送时钟分别为2.5mhz、25mhz,数据宽度4bit;1000m采用gmii接口,发送时钟125mhz,数据宽度8bit。

在利用fpga实现fcs时,就需要考虑三种不同时钟频率以及两种不同的数据宽度的处理。

2.1 10/100m
10/100m宜采用4bit宽度的并行crc32算法,硬件实现电路如下:
next_crc(0)<=(d(0) xor c(28));
next_crc(1)<=(d(1)xor d(0)xor c(28)xor c (29));
……
next_crc(31)<=c(27);
其中,d[3:0]为输入的4bit宽度数据,c[31:0]为前一次crc32计算结果,next_crc[31:0]为输入4bit数据后计算出的新的结果。

详细电路可参考[1]中的代码。

2.2 1000m
1000m下对应的发送数据宽度为8bit,宜采用8bit宽度的并行crc32算法,其硬件实现电路如下:
next_crc(0)<=d(6) xor d(0) xor c(24) xor c(30);
next_crc(1)<=d(7) xor d(6) xor d(1) xor d(0) xor c(24) xor c (25) xor c(30) xor c(31);
……
next_crc(31)<=d(5) xor c(23) xor c(29);
其中,d[7:0]为输入的8bit宽度数据,c[31:0]为前一次crc32计算结果,next_crc[31:0]为输入8bit数据后计算出的新的结果。

详细电路可参考[1]中的代码。

3 问题分析
基于fpga的10/100/1000m三种接口速率的以太网fcs设计中,有两种方案,一种是仅用8bit宽度的crc32算法,另一种针对10/100m采用4bit宽度算法,1000m采用8bit宽度
算法。

第一种方案在10/100m情况下,需要将4bit宽度数据先转换成8bit,并利用发送时钟的二分频驱动crc32计算,时序控制麻烦,计算结果的使用也不便。

实际仿真发现,10/100m 下采用8bit宽度的crc32算法,计算结果正确性难以保证,并且由于crc32计算时
钟和发送时钟存在倍数关系,流量发生时fcs字段的实时插入变得难以处理。

因此,最终选择了第二种方案。

前面仅给出了用于硬件实现的两种并行crc32算法,并未对算法中的输入输出数据做出更具体的说明,这一点往往被忽视,却又很关键。

实现时,在计算之前根据输入数据的可能需要进行bit倒序处理;计算结果,则需要进行字节内bit倒序及反相处理。

4 实例
以8bit宽度的crc32计算为例。

--输入数据处理,i_data为输入数据。

d(0)<=i_data(7);
……
d(7)<=i_data(0);
--crc32电路,见2.2。

--时序控制,i_clk为发送时钟,i_init为初始化脉冲信号,i_data_valid为i_data 有效指示信号。

process(i_clk)
begin
if(i_clk'event and i_clk='1') then
if(i_init='1')then
c<=x"ffffffff";
elsif(i_data_valid='1') then
c<=next_crc;
end if;
end if;
end process;
--输出处理
o_crc32(31)<=not c(24);o_crc32(30)<=not c (25);o_crc32(29)<=not c(26);o_crc32(28)<=not c (27); o_crc32(27)<=not c(28);o_crc32(26)<=not c (29);o_crc32(25)<=not c(30);o_crc32(24)<=not c
(31);
……
o_crc32(7)<=not c(0);o_crc32(6)<=not c (1);o_crc32(5)<=not c (2);o_crc32(4)<=not c(3);
o_crc32(3)<=not c(4);o_crc32(2)<=not c (5);o_crc32(1)<=not c (6);o_crc32(0)<=not c(7);
5 仿真测试
以8bit宽度的crc32仿真测试为例,用于测试的以太网帧为:
da: 11 22 33 44 55 66
sa: 40 49 00 00 00 01
l/t: 00 00
data: 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00
00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00
fcs: 50 0b 03 94
如图1所示。

6 结论
实践表明,10/100/1000m速率下的fcs计算采用8bit宽度的crc32算法虽然比采用两种不同宽度的算法看似简洁,但却给实现带来了难题。

而分别采用4bit和8bit宽度的算法,使各自的处理均同步在其发送或者接收时钟上,却变得更加方便。

参考文献
[2]ieee std 802.3,2002.
[3]汤琦,蒋军敏编著.xilinx fpga高级设计及应用[m].电子工业出版社,2012.
作者简介
袁海军(1982-),男,四川省仪陇县人。

大学本科学历。

现为中国电子科技集团公司第四十一研究所工程师,主要从事电子测量仪器软件开发工作。

相关文档
最新文档