数字电路B卷
2套 《数字电子技术》期末考卷+答案
第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。
2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。
3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。
4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。
5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。
6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。
7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。
8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。
9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。
二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。
( )2、一个逻辑函数的所有最小项之积为1。
( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。
( )4、TTL 门电路能带同类门的个数称为噪声容限。
( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。
( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。
( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。
数字电路-练习B
数字电子技术练习一、填空题1.=⊕⊕⊕4434421K A偶数个A A A ① 。
2.逻辑函数F=A +B+C D 的反函数F = ① ,对偶式为 ②。
触发器的特征方程为 ① ,JK 触发器的特征方程为 ② 。
4.构造一个模10计数器需要 ① 个状态, ② 个触发器。
5.将JK 触发器的J 端和K 端连在一起,就得到了 ① 触发器。
6. ① 型触发器克服了空翻现象。
的清零端是异步清零,则下图构成 ① 进制计数器。
1. ① 02. ①)(D C B A +⋅⋅ ②)(D C B A +⋅⋅3. ①D Q n =+1 ②n nn Q K Q J +=+1 4.① 10 ② 4 5. ① T 6. ① 边沿 7. ① 641.进制转换(31)10 = ① 2 = ② 16。
2.逻辑函数的表示方法有 ① 、卡诺图、函数式、 ② 和波形图。
触发器的特性方程是: ① ,T 触发器的特性方程=+1n Q② 。
4.下图(a)、(b)所示的组合逻辑电路,已知(a)中为TTL 门电路,(b )中为OC 门,它们的输出表达式Y 1 = ① ,Y = ② 。
(a)(b)5.译码集成电路74LS138的地址码有 ① 个,译码输出端的个数有 ② 个。
6.某加计数器是由74LS161构成的十进制计数器,设初始状态Q 3Q 2Q 1Q 0 = 0000,当采用同步归零方式时其最后一个状态是 ① ,当采用异步归零方式时其最后一个状态是 ② 。
1. ① 11111 ② 1F2. ① 真值表 ② 逻辑图 (可对调)3. ①0,1=+=+RS Q R S Qn n ② n n Q T Q T + 4. ① A ② CD AB CD AB +⋅或5. ① 3 ② 86. ① 1001② 10101.进制转换:()10 = ① 2 ,(1F )16 = ② 2。
2.公式定理:=+B A A ① ,=++BC C A AB ② 。
03年通信数字电路试题B
03年数字电子技术1试卷B一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.下列四个数中,与十进制数(163)10不相等的是()A、(A3)16B、(10100011)2C、(000101100011)8421BCDD、(203)82.N个变量可以构成多少个最大项()A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是()A、检波B、开关C、放大D、整流4.关于器件74LS02中,LS是指( )A、低电压,肖特基B、低速度,肖特基C、低功耗,肖特基D、低电压,低速度5.译码器的输入地址线为4根,那么输出线为多少根()A、8B、12C、16D、206.用或非门构成钟控R-S触发器发生竞争现象时,输入端的变化是()A、00→11B、01→10C、11→00D、10→017.一个4K赫兹的方波信号经4分频后,下列说法错误的是()A、频率变为1K赫兹B、周期为2π×10-3秒C、信号频带宽度变小D、模4同步计数器有4个有效状态8.用PROM来实现组合逻辑电路,他的可编程阵列是()A、与阵列B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为( )转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.MAXPLUS-II是哪个PLD厂家的PLD开发软件()A、LatticeB、AlteraC、XilinxD、Actel二、填空题(把正确的内容填在题后的括号内。
每小题3分,共15分。
)1.存储器按存取方式可分为三类,即:[ ,,]2.设4位逐次逼近型A/D转换器的电压转换范围为0-15V,采用四舍五入法量化,模拟输入电压为8.59V,转换的逼近过程是(其中括号中用 表示保留,×表示不保留)[ ( )→( )→( )→( )→]3.时序电路中的时序图的主要作用是:[ ,]4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有什么特性?[ ]5.既能传送模拟信号,又能传送数字信号的门电路是[ ]三、简答题(每小题5分,共10分)1.请写出RS、JK、D、T触发器的状态转移方程,并解释为什么有的触发器有约束方程。
安徽大学数字电路试卷与答案
安徽大学2017—2018学年第 2学期《 脉冲与数字电路 》考试试卷(B 卷)(闭卷 时间120分钟)一、单项选择题(每小题2分,共20分)1. 十进制数53转换成八进制数应为( B )。
A. 64B.65C. 66D. 110101 2. 逻辑函数()F A A B =⊕⊕ =( D )。
A. AB B. A C. A B ⊕ D. B3. 函数F ABC ABCD =+的反函数为( C )。
A. ()()F A B C A B C D =+++++B. ()()F ABC ABCD =C. ()()F A B C A B C D =+++++D. F A B C A B C D =++++++ 4.在图1所示的T T L 电路中,输出应为( )。
A . F =0 B. F =1 C. F =A D. F =A图15. 将F ABC A CD CD =++展开成最小项表达式应为( A )。
A.(0,3,4,7,8,12,14,15)m ∑ B. (0,3,4,7,8,12,13,15)m ∑ C. (0,2,4,7,8,12,14,15)m ∑ D. (0,3,4,7,8,11,14,15)m ∑6. 用异或门实现反相功能,多余输入端应接( B )。
A. 地B. 高电平C. 低电平D. 以上都不正确题 号 一 二 三 四 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分第 2 页 共 6 页7. 同C B A +相等的逻辑函数表达式是( D )。
计算机科学与技术专业《数字逻辑电路》考试题及答案(B)试卷
院系: 专业班级: 学号: 姓名: 座位号:XXX 学年第一学期期末考试试卷《数字逻辑电路》考试题及答案(B )试卷一、选择题(每小题2分,共20分)。
1. 在数字系统中,下列可以将减法运算转换为加法运算的是 【 】 A. 原码 B. 反码C. 补码D. BCD 码2. 使逻辑函数0C A C B AB F =++=的输入组合是 【 】 A. ABC=000 B. ABC=101C. ABC=100D. ABC=0103. 两输入端的或门一个输入端接低电平,另一个输入端接脉冲信号时,则输出与 输入信号的关系是 【 】 A. 同相B. 反相C. 高电平D. 低电平4. 和4位串行进位加法器相比,使用4位超前进位加法器的目的是 【 】 A. 完成4位加法运算B. 提高加法运算速度C. 完成串并行加法运算D. 完成加法运算自动进位 5. 下列触发器有空翻现象的是 【 】A. 上升沿JK 触发器B. 同步D 触发器C. 下降沿JK 触发器D. 边沿D 触发器6. 模为9的8421BCD 码计数器,至少需要的触发器个数是 【 】A. 3B. 4C. 5D. 67. 下列关于时序逻辑电路的描述,不正确的是 【 】 A. 时序逻辑电路可以分为同步时序逻辑电路和异步时序逻辑电路 B. 寄存器、数据分配器都是时序逻辑电路C. 触发器是时序逻辑电路必不可少的组成部分D. 分析同步时序逻辑电路时,可以不考虑时钟条件8. 多余输入端可以悬空使用的门是 【 】 A. 与门 B. TTL 与非门 C. 或门D. 或非门9. 多谐振荡器的作用是 【 】A. 将矩形波转变为正弦波B. 将正弦波转变为矩形波C. 可产生定时脉冲D. 可用于矩形脉冲产生电路 10. 可编程逻辑器件中的EEPROM 是指【 】A. 随机读写存储器B. 一次编程的只读存储器C. 快闪存储器D. 电可擦可编程只读存储器1. 8位A/D 转换器输入满量程模拟电压5V ,则其分辨率为__________________V 。
数字电路期末试卷(含答案哦)
《数字电路》试卷一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11.);Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
《数字电子技术实验》试卷及答案 (B卷)
数字电子技术实验试题(B卷)班级:学号:姓名:台号:成绩:说明:1 .本卷请在90分钟内完成,包括整理仪器、设备。
2 .实验数据、波形、结论和问题解答等请直接写在试卷上,否则无效。
一、判断题:请在你认为陈述正确的题目前圆括号内打“√”认为错误的打“×”(每题 1 分,共 10 分)1.() CMOS 电路比 TTL 电路功耗大。
2.()数字示波器TDS-2002垂直灵敏度设置过高时,峰峰值测量结果带“?”。
3.()寄存器、计数器都属于组合电路;编码器、译码器属于时序电路。
4.()单稳态触发器无需外加触发脉冲就能产生周期性脉冲信号。
5.() EPROM 存储器属于只读存储器,当掉电后其存储的信息不会消失。
6.()模拟示波器具有平均值采样功能7.()二进制计数器既可实现计数也可用于分频。
8. ()同步计数器的计数速度比异步计数器快。
9. ()数码管有共阳和共阴两种,选用要根据译码器的类型而定。
10. ()将几个 D 触发器进行串接,前一级触发器的输出与后一级触发器的输入连接起来,就构成了移位寄存器。
二、解答下列问题(共 20 分)1.简述扫描测试法测量TTL与非门V TH的步骤(7分)2.右下图电路具备什么功能?用于何处?S为单刀双掷开关,Q为电路输出端。
(6分)3.四位二进制同步计数器74LS161 “同步”的含义是指什么?计数器的连接如下图,当工作稳定后,请画出输出端QA 、QB 、QC 、QD 的波形。
三、实验设计(70分)用JK 触发器设计一个计数器输出4位2进制数Q4 Q3 Q2 Q1按以下规律变化:设计一控制电路,将计数器的输出作为输入,当Q4Q3Q1Q1为1001、1010时 输出Y 为0;其余六个状态输出Y 为1,要求器件数量最少。
1.计数器、控制电路完整地理论推导,画出实验电路原理图。
(25分)可用器材包括:四位二进制计数器74LS161一片,双 J-K 触发器74LS73两片、四2输入与非门74LS00两片;四2输入与非门CD4011一片、四2输入或非门74LS02一片、四2输入与门74LS08一片、四2输入或门74LS32一片、异或门74LS86一片。
数字电路试题五套(含答案)
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
电子科技大学《数字电路》真题2010年
电子科技大学《数字电路》真题2010年(总分:140.00,做题时间:90分钟)一、{{B}}选择题{{/B}}(总题数:10,分数:20.00)1.两个二进制数进行算术运算,下面______说法是不正确的。
• A.两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出• B.两个最高位不同的补码进行相加运算,肯定不会产生溢出• C.两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出• D.两个补码的减法运算可以用加法器来实现(分数:2.00)A.B.C. √D.解析:2.以下描述一个逻辑函数的方法中______只能唯一表示。
• A.表达式• B.逻辑图• C.真值表• D.波形图(分数:2.00)A.B.C. √D.解析:3.在不影响逻辑功能的情况下,CMOS与非门的多余输入端可______。
• A.接高电平• B.接低电平• C.悬空• D.通过电阻接地(分数:2.00)A. √B.C.D.解析:4.欲产生序列信号11010111,则至少需要______级触发器。
• A.2• B.3• C.4• D.5(分数:2.00)A.B. √C.D.解析:5.一个8位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为______。
• A.11001111• B.11110100• C.11110010• D.11110011(分数:2.00)A.B. √C.D.解析:6.为构成4096×16的RAM区,共需1024×4位的RAM芯片______片。
• A.64• B.8• C.16• D.32(分数:2.00)A.B.C. √D.解析:7.逻辑函数F1=∑A,B,C,D(2,3,5,8,11,13)和F2=∏A,B,C,D(2,4,7,10,12,13)之间满足______关系。
• A.对偶• B.相等• C.香农展开• D.反演(分数:2.00)A. √B.C.D.解析:8.移位寄存器由8级触发器组成,用它构成的扭环形计数器具有______种有效状态;用它构成的环形计数器具有______种有效状态,构成线性反馈移位寄存器具有______种有效状态。
数字电路试卷及答案
数字电路试卷及答案(一)一、填空题(每空1分,共5分)1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。
2、DAC的功能是将( 数字)输入成正比地转换成模拟输出。
4 EPROM可存储一个( 9 )输入4输出的真值表。
⨯3、5124、74X163的RCO输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是15。
5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、二、单项选择题:从以下题目中选择唯一正确的答案。
(每题2分,共10分)1、八路数据分配器的地址输入端有( B )个。
A、 2B、3C、 4D、 52、以下描述一个逻辑函数的方法中( C )只能唯一表示。
A、表达式B、逻辑图C、真值表D、波形图3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。
A、状态数目更多B、状态数目更少C、触发器更多D、触发器更少4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。
A、 2B、3C、 4D、55、下列各逻辑函数式相等,其中无静态冒险现象的是( D )。
A、F=B’C’+AC+A’BB、F=A’C’+BC+AB’C、F=A’C’+BC+AB’+A’BD、F=B’C’+AC+A’B+BC+AB’+A’C’三、组合电路分析:(共10分)B=BC 最简和之积表达式。
(4分) 解:F+A'BC'+AB=1、求逻辑函数F(2)、已知逻辑函数F=W+XZ+XY,请写出与该函数对应的最小项列表表达式:F=ΣWXYZ( ) (3分)F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 )数字电路试卷及答案(二)一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
数字电路课程复习考试试题及答案B
《数字电路》复习纲要B一、单项选择题1、一个16选1的数据选择器,其地址输入(选择控制输入)端有( )个。
A. 1 B. 2C. 4D. 162、N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A. N-1 B. NC. N+1D. 2N 3、存储8位二进制信息要( )个触发器。
A. 2B. 3C. 4D. 8 4、下列逻辑电路中为时序逻辑电路的是( )。
A. 变量译码器B. 加法器C. 数码寄存器D. 数据选择器 5、同步时序电路和异步时序电路比较,其差异在于后者( )。
A. 没有触发器B. 没有统一的时钟脉冲控制C. 没有稳定状态D. 输出只与内部状态有关6、只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内容( )。
A. 全部改变B. 全部为0C. 不可预料D. 保持不变 7、对于同步时序电路而言,( )。
A. 电路由同一种类型触发器构成B. 电路中触发器必须具有复位功能C. 电路中各触发器由同一时钟触发D. 以上说法都不对 8、下列无符号数中,最大的数是( )。
A. 16)6A (B. 2)1101001(C. 8)511(D. 10)105(9、对于一个逻辑函数,下列说法正确的是( )。
A. 最小和逻辑表达式肯定唯一 B .最小积逻辑表达式肯定唯一 C .最小和肯定和最小积一样简单 D .完全和逻辑表达式肯定唯一 10、一位BCD 码计数器,至少需要( )个触发器才能构成。
A. 10B. 5C. 4D. 3二、多项选择题1、与模拟电路相比,数字电路主要的优点有( )。
A. 容易设计B. 通用性强C. 保密性好D. 抗干扰能力强 2、三极管作为开关使用时,要提高开关速度,可( )。
A. 降低饱和深度B. 增加饱和深度C. 采用有源泄放回路D. 采用抗饱和三极管3、下列选项属于TTL 集成门电路交流噪声容限大的原因的是( )。
A. 三极管的开关时间B. 分布电容的充放电过程C. 传输延迟时间D. 输入电流的大小 4、555定时器能方便的组成如下哪些器件?( )A. 施密特触发器B. 单稳态触发器C. 多谐振荡器D. 以上都可以 5、描述矩形脉冲的主要参数有( )。
数字电路复习题(含答案)
一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。
2.13=(1101)2;(5A )16=(1011010)2;(10001100)2=(8C)16. 完成二进制加法(1011)2+1=(1100)2 3.写出下列公式:= 1 ;= B ;= A+B ;=B A +。
4.含用触发器的数字电路属于 时序逻辑电路 (组合逻辑电路、时序逻辑电路)。
TTL 、CMOS 电路中,工作电压为5V 的是 TTL ;要特别注意防静电的是 CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是 8 条。
6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、 高阻态三种状态。
7.施密特触发器有 2 个稳定状态。
,多谐振荡器有 0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路.试问此电路的功能是 移位寄存器 ,是 同步 时序电路(填同步还是异步),当R D =1时,Q 0Q 1Q 2Q 3= 0000 ,当R D =0,D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3= 0100 。
(图一)1.和二进制数(111100111。
001)等值的十六进制数是( B )A .(747.2)16B .(1E7。
2) 16C .(3D7。
1) 16D .(F31.2) 162.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BCC .BD .BC A +1D C1FF 01D C1 FF 01D C1 FF 01D C1 FF 0R D R D R D R D Q 3Q 2Q 1Q 0D IR D CP3.32位输入的二进制编码器,其输出端有( D )位。
A. 256B. 128 C。
4 D。
54.n位触发器构成的扭环形计数器,其无关状态数为个( B )A.2n—n B.2n-2n C.2n D.2n—15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数(34。
数字电路试题五套(含答案)
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)rC Q A 、Q B 、Q C 、QD :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电子技术试B
重庆工学院考试试卷~学年第学期班级学号姓名考试科目数字电子技术B卷/闭卷共页一. 选择题(每题1分,30分)1.十进制数315转换为二进制数为()。
A:0001 1001 1001 B:0001 0011 1011 C:0100 1001 1101 D:0100 1001 01102.二进制数1000.001转换为十进制数为( )。
A: 8.125 B: 10.5 C: 10.125 D: 8.53.十进制数18.25转换为二进制数为( )。
A:0001 0010.01 B:0010 0010.1 C:0100 0001.001 D:00104.二进制数0.1011转换为十进制数为( )A: 0.625 B: 0.75 C: 0.8125 D: 0.68755.十六进制数A05CH转换为二进制数为( )A: 1011 0000 0101 1011 B: 1010 0010 0101 1000C: 1010 0000 0101 1100 D: 1000 0010 0110 10106.BCD码(01010010)转换为十进制数为( )A: 38 B: 82 C: 52 D: 287.十进制数86转换为BCD码应为( )A:01010110 B:10000110 C:00111001 D:011010008:下列说法正确的是( )A:双极型数字集成门电路是以场效应管为基本器件构成的集成电路B:TTL逻辑门电路是以晶体管为基本器件构成的集成电路C:COMS集成门电路集成度高,但功耗较高D:TTL逻辑门电路和COMS集成门电路不能混合使用9.下列说法正确的是( )A:一般TTL逻辑门电路的输出端彼此可以并接B:TTL与非门的输入伏安特性是指输入电压与输入电流之间的关系曲线C:输入负载特性是指输入端对地接入电阻R时,输入电流随R变化的关系曲线D:电压传输特性是指TTL与非门的输入电压与输入电流之间的关系10.已知Y=A+BC,则下列说法正确的是()A:当A=0、B=1、C=0 时,Y=1 B:当A=0、B=0、C=1 时,Y=1C:当A=1、B=0、C=0 时,Y=1 D:当A=1、B=0、C=0 时,Y=011.下列说法错误的是()A:逻辑函数的表达方法有真值表、逻辑表达逻辑图和卡诺图B:真值表是将逻辑函数的最小项按一定规律排列成正方形或矩形C:有了某函数的一种表示方法,就可以转换成其他表示方法D:有电路的分析设计中,一般先列写真值表,在根据真值表列写出函数关系式12.下列说法正确的是()A:组合逻辑电路是指电路在任意时刻的稳定输出状态,和同一时刻电路的输入信号以及输入信号作用前的电路状态均有关。
数字电路试题及答案 (2)
枣庄学院2011——2012学年度第一学期《数字电路》考试试卷(B卷)(考试时间:150分钟考试方式:开卷)考试内容1.判断题正确的在括号内记“√”,错误的记“X”(共10分,每题1分)1)“0”的补码只有一种形式。
()2)卡诺图中,两个相邻的最小项至少有一个变量互反。
()3)用或非门可以实现3种基本的逻辑运算。
()4)三极管饱和越深,关断时间越短。
()5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。
()6)多个三态门电路的输出可以直接并接,实现逻辑与。
()7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。
()8)采用奇偶校验电路可以发现代码传送过程中的所有错误。
()9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。
()10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。
()二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。
共10分)1.不能将减法运算转换为加法运算。
()A.原码B.反码C.补码2.小数“0”的反码可以写为。
()A.0.0...0 B.1.0...0 C.0.1...1 D.1.1 (1)3.逻辑函数F=A⊕B和G=A⊙B满足关系。
()A.F=G B.F’=G C.F’=G D.F=G⊕14.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为。
( )A .J =K =0B .J =K =1C .J =1,K =0D .J =0,K =15.设计一个同步10进制计数器,需要触发器。
( ) A .3个 B .4个 C .5个 D .10个三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。
(10分)四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。
(整理)数字集成电路-试卷B
C、EEPROM D、Register
5、触发器和锁存器的区别是:(C)
(A)触发器比锁存器快;(B)触发器比锁存器面积小;(C)触发器是边沿有效,而锁存器是电平有效;(D)两者没有区别。
第二部分:填空(每空2分,共10分)
1、N-沟道MOSFET,器件的W=10um, L=2um, VTHN=0.83V则:
a)当VGS=0.7V , VDS=1.1V, VSB=0V时NMOS管工作在截止区。
b)当VGS=1.2V , VDS=1.1V, VSB=0V时NMOS管工作在区。
c)当VGS=2.5V , VDS=1.1V, VSB=0V时NMOS管工作在区。
2、集成电路的生产流程中,其中氧化工艺是生成。
3、a)如图3(a)所示的晶体管电路的逻辑表达式是。
杭州电子科技大学考试卷(B)卷
考试课程
集成电路原理
考试日期
成绩
课程号
教师号
任课教师姓名
考生姓名
学号(8位)
年级
专业
注:KPn=50uA/V2,KPp=17uA/V2,Vthn=0.83V, Vthp=-0.91V,λ=0.06
第一部分:选择题(每空2分,共10分)
1、TSMC的中文名称是:(B)
(A)台联电;(B)台积电;(C)中芯国际;(D)华宏半导体。
一、环境影响评价的基础
C.环境影响报告书
定量安全评价方法有:危险度评价法,道化学火灾、爆炸指数评价法,泄漏、火灾、爆炸、中毒评价模型等。
D.可能造成轻度环境影响、不需要进行环境影响评价的建设项目,应当填报环境影响登记表
5、设计实现四位串行加法器,并分析该加法器的关键路径延时。
306数字电路结业B答案
四川邮电职业技术学院2005-2006学年第二学期期末考试305级通信类专业各班《数字电子技术》试卷(C套)(闭卷)(参考答案及评分标准)一、选择题(20分,每题2分;只有一个正确答案)1.B2. C3. A.4. A5. B.6.A7.B8. A9.C 10. B二、反函数Y=(A+B)(B+C)(2分)'(2分)对偶函数Y=(B+A)(B+C)三、证明:左边=A B⊕+ AB= AB+AB+ AB=A+AB=A + B=右边(3分)四、(12分)1. Y = A B+ B +A B= A B+B=A+B(4分)2.用卡诺图化简(1)、解:Y的卡诺图为所以Y (A 、B 、C 、D )=D (4分)评分标准:填卡诺图、画圈2分;写表达式2分(2)解:Y(A 、B 、C 、D )=AC+ABC评分标准:画圈2分;写表达式2分 五、(5分)状态转换图为:(3分)所以该计数器为六进制计数器。
(2分)六、由图有Q n+1 =n Q (2分)所以Q的波形为(设初态为0):(4分)CP Q评分说明:可以不写表达式,直接画波形,只要波形正确,给满分。
七、设计题(28分)状态转换图为: (3分)解:F(A B C (2357m =∑、、)、、、)= m 2 +m 3+ m 5 + m 7 =5723m m m m所以只要令74LS138的输入A 2、A 1、A 0分别代表输入变量A 、B 、C ,那么 F=2357Y Y Y Y (3分)所以可以画出用74LS138和门电路实现函数F(A B C (2357m =∑、、)、、、)的逻辑电路图为:(3分)3、解:令输入变量A 、B 、C 分别对应74LS151的数据选择端A 2、A 1、A 0,则74LS151的输出Y =0011223344556677D D D D D D D D m m m m m m m m +++++++而函数F(A B C (246m =∑、、)、、)=m 0 +m 2 + m 4 + m 6所以只要令74LS151的数据输入端分别为D 2= D 4= D 6= 1,D 0 =D 1= D 3= D 5= D 7= 0,那么就可以用74LS151实现函数Y=F 。
数字电子技术试题(含答案)
系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________期 末 考 试 试 题 (卷)密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线考试试题(卷A )专业: 考试科目: 数字电子技术 适用班级: 题 号一 二 三 四 五 总分分 数 评卷人 复查人一、单项选择题:(请在答题纸答题)(每小题2分,共20分) 1、十进制数35转换为二进制数为( )A. 11001B.100011C. 10101D.110110 2、十六进制数A05CH 转换为二进制数为( )A.1011 0000 0101 1011B.1010 0010 0101 1000C.1010 0000 0101 1100D.1000 0010 0110 1010 3、十进制数86转换为BCD 码应为( )A.01010110B.10000110C.00111001D.01101000 4、已知Y=A+BC ,则下列说法正确的是( )A.当A=0、B=1、C=0时,Y=1B.当A=0、B=0、C=1时,Y=1C.当A=1、B=0、C=0时,Y=1D.当A=1、B=0、C=0时,Y=0 5、下列逻辑代数基本运算关系式中不正确的是( )A.A+A=AB.A ·A=AC.A+0=0D.A+1=16、二输入端的或非门,其输入端为A 、B ,输出端为Y,则其表达式Y= ( )A.ABB. A BC.ABD.A+B 7、基本RS 触发器如图所示,欲使该触发器保持原态,则输入信号为( )A.S=R=0B.S=R=1C.S=1 R=0D.S=0 R=18、要使JK 触发器处于计数状态,则必须使( )A.J=K=1B.J=K=0C.J=0,K=1D.J=1,K=0 9、下列触发器中没有计数功能的是( )A.RS 触发器B.T 触发器C.JK 触发器D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( )A. AAB.A A +C.A+0D.A+1二、填空题:(请在答题纸答题)(每空2分,共30分)1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路B卷
一.填空。
(每空1分,共20分)
1.电子电路中的信号可分为两类,一类是的信号,称为,一类是的信号,称为。
2.研究数字电路逻辑关系的主要工具是。
3.逻辑代数的基本运算由三种:、、。
4.一个逻辑函数有5种表示形式:、、、
、。
5.逻辑函数的表达式是由逻辑变量和、、三种运算符号构成。
6.触发器的逻辑功能一般用、、
、和波形图来描述。
二.选择题。
(每题2分,共10分)
1.将二进制数(10111001.01111)2转换为八进制数是()
A.(227.36)8 B.(233.32) 8 C. (271.36) 8 D. (312.36)8
2.将十进制数75转换为8421BCD码下面正确的是()
A.10001010 B. 11110101 C. 01111101 D. 01110101
3. 下图中是同或门的是( )
A. B. C. D.
4. 下面选项中摩根定理是( )
A. (A·B)·C=A·(B·C) (A+B)+C=A+(B+C)
B. A·(B+C)=A·B+A·C A+B·C=(A+B)·(A+C)
C. A+B+C=A·B·C
D. A·B=B·A A+B=B+A
5. 同步D触发器的特性方程是()
A.Q n+1=D B. Q n+1=S+RQ n C. Q n+1=S+R D. Q n+1=S+R
三.简答题(每题5分,共20分)
1.矩形脉冲波形的主要参数是什么?
2.简述PAL和GAL器件的异同点。
3. 简述组合逻辑电路的设计方法。
4.简述时序逻辑电路的一般分析方法。
四.作图题。
(每题5分,共10分)
1.画出8421BCD编码器的电路图,并写出其真值表。
2.画出用7490集成电路构成的6进制计数器电路图。
五.综合设计。
(每题20分,共40分)
1.某工厂有A、B、C三个车间,各需电力1000 kW,由两台发电机X=100Kw和2000kW供电。
但三个车间经常不同时工作,为了节省能源,需设计一个自动控制电路,去自动的启停电机。
试设计此控制电路。
2.某工厂生产由A(加料)、B(加热)、C(加压)、D(清洗)、E。