《数字电路与数字逻辑》期末考试及答案
《数字电路与数字逻辑》期末考试及答案
《数字电路与数字逻辑》期末考试试卷考生注意:1.本试卷共有五道大题,满分100分。
2.考试时间90分钟。
3.卷面整洁,字迹工整。
1. 将下列二进制数转为十进制数(1010001)B = ( )D (11.101)B = ( )D 2. 将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+254.25)=( )真值 = ( )原码=( )反码 = ( )补码3. 把下列4个不同数制的数(76.125)D 、(27A)H 、(10110)B 、(67)O 按从大到小的次序排列()>( )>( )>( ) 。
4. 对于D 触发器,欲使Q n+1=Q n,输入D=( ),对于T 触发器,欲使Q n+1=Q n,输入T=( )5. 一个512*8位的ROM 芯片,地址线为( )条,数据线为()条。
6. 对32个地址进行译码,需要( )片74138译码器。
7. 存储器起始地址为全0,256K*32的存储系统的最高地址为( )。
8. 将下列各式变换成最简与或式的形式=+B A ( )=+B A A ()=++C B C A AB ())进制。
二、组合电路设计题(每空10分,共20分)1. 用八选一数据选择器74LS151实现逻辑函数AC BC AB C B A L ++=),,( (10分) 2、用74LS138设计一个电路实现函数F = AB+ B C (提示:在74LS138的示意图上直接连线即可)(10分)三、组合电路分析题(共10分) 已知逻辑电路如下图所示,分析该电路的功能。
四、分析题(共24分) 1、分析如下的时序逻辑电路图,画出其状态表和状态图,并画出Q1,Q2的波形图,Q1Q2初态为00。
(14分)2、电路如图所示,要求写出它们的输出函数表达式,化简,并说出它们的逻辑功能。
(10分)五、设计题(共26分)1.用JK 触发器设计一个“111”序列检测器,允许重复,要求用一个输出信号来表示检测结果。
数字电路期末考试题及答案
数字电路期末考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)答案:C2. 下列哪个不是数字电路的特点?A. 精确度高B. 稳定性好C. 功耗大D. 抗干扰能力强答案:C3. 一个简单的触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A4. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B5. 在数字电路中,同步计数器与异步计数器的主要区别是:A. 同步计数器速度更快B. 同步计数器结构更复杂C. 同步计数器计数更准确D. 异步计数器计数更准确答案:A6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 8D. 4答案:B7. 以下哪个是数字电路中常用的存储元件?A. 电阻B. 电容C. 电感D. 晶体管答案:D8. 以下哪个不是数字电路中的逻辑门?A. NANDB. NORC. XORD. TRIAC答案:D9. 一个完整的数字电路设计流程包括以下哪些步骤?A. 需求分析B. 电路设计C. 仿真测试D. 所有选项答案:D10. 以下哪个是数字电路中的时序逻辑电路?A. 门电路B. 触发器C. 运算放大器D. 模数转换器答案:B二、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,具有逻辑功能,而模拟电路处理连续的模拟信号,主要用于信号放大、滤波等。
2. 解释什么是触发器,并说明其在数字电路中的作用。
答案:触发器是一种具有记忆功能的逻辑电路,能够存储一位二进制信息。
在数字电路中,触发器用于存储数据,实现计数、定时等功能。
3. 什么是组合逻辑电路?请举例说明。
答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不具有记忆功能。
《数字逻辑》期末考试A卷参考答案
《数字逻辑》期末考试A卷参考答案《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√]2、BCD码能表示0至15之间的任意整数[×]3、余3码是有权码[×]4、2421码是无权码[×]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[×]6、计算机主机与鼠标是并行通信[×]7、计算机主机与键盘是串行通信[√]8、占空比等于脉冲宽度除于周期[√]9、上升时间和下降时间越长,器件速度越慢[√]10、卡诺图可用来化简任意个变量的逻辑表达式[×]二、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A B四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。
2、欲表示十进制的十个数码,需要__4__个触发器。
3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。
4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。
5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。
6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。
7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。
8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。
9、由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=__1__,反向输出端Q=__1__,当_R、S同时由0变1_时,输出不定状态。
10、T触发器是由_JK_触发器的数据输入端短接而成。
数字逻辑电路期末考试试卷及答案
请浏览后下载,资料供参考,期待您的好评与关注!期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。
DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。
8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。
A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器装请浏览后下载,资料供参考,期待您的好评与关注!请浏览后下载,资料供参考,期待您的好评与关注!10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
数字逻辑期末考试题及答案
数字逻辑期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是答案:D2. 一个三输入的与门,当输入全为1时,输出为:A. 0B. 1C. 随机D. 无法确定答案:B3. 一个异或门的真值表中,当输入相同时,输出为:A. 1B. 0C. 随机D. 无法确定答案:B4. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. AND触发器答案:D5. 在数字电路中,同步计数器和异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 计数精度D. 计数方式答案:B6. 一个4位二进制计数器,其最大计数值为:A. 15B. 16C. 32D. 64答案:A7. 以下哪个不是数字逻辑设计中常用的简化方法?A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 逻辑表简化答案:C8. 在数字电路中,一个信号的上升沿指的是:A. 信号从0变为1的瞬间B. 信号从1变为0的瞬间C. 信号保持不变D. 信号在变化答案:A9. 一个D触发器的Q输出端在时钟信号上升沿时:A. 保持不变B. 翻转状态C. 跟随D输入端D. 随机变化答案:C10. 以下哪个不是数字逻辑中的状态机?A. Moore机B. Mealy机C. 有限状态机D. 无限状态机答案:D二、填空题(每空2分,共20分)11. 在布尔代数中,逻辑与操作用符号______表示。
答案:∧12. 一个布尔函数F(A,B,C)=A∨B∧C的最小项为______。
答案:(1,1,1)13. 在数字电路设计中,卡诺图是一种用于______的工具。
答案:布尔函数简化14. 一个4位二进制加法器的输出端最多有______位。
答案:515. 一个同步计数器在计数时,所有的触发器都______时钟信号。
答案:接收16. 一个JK触发器在J=K=1时,其状态会发生______。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
数字逻辑期末考试卷以及答案
2.分析下面的时序电路,请写出控制函数和输出函数的表达式,列出状态表和状态图,描述起 功能。 (10 分)
班级:
学号:
第 二 页
.
…………………密……………封……………线……………密……………封……………
学号:
姓名
六、设计题(25 分) 1. 试设计一个检测电路,功能:检测四位二进制码中 1 的个数是否为奇数,若为偶数个 1,则输 出为 1,否则输出为 0。 (10 分) 2. 用 D 触发器设计一个六进制的计数器(10 分) 3. 用 74LS90 芯片实现上题的计数器。 (5 分) 。.
C.状 态 转 换 图
姓名
四、判断题(每题 1 分,共 10 分。对的打“√” ,错的打“×” ) (T )1. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 ( T)2. ROM 的每个与项(地址译码器的输出)都一定是最小项。 ( F )3. D 触发器的特性方程为 Q n + 1 = D , 与 Q n 无 关 , 所 以 它 没 有 记 忆 功 能 。 ( F ) 4 . 计数器的模是指对输入的计数脉冲的个数。 ( F )5. 因为逻辑表达式 A+B+AB=A+B 成立,所以 AB=0 成立。 ( F )6. 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。 ( T )7. 异或函数与同或函数在逻辑上互为反函数,所以 A B C ABC 。 ( F )8.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。 ( T )9. 一个二进制数的低 2 位为 0 ,则该数可被 4 整除。 ( T )10.同步时序电路中触发器的时钟是统一的。 五、分析题(25 分) 1.下图所示组合电路,写出函数表达式,列出真值表,描述功能,并用三-八译码器 74138 芯片和 适当的门电路实现。 (15 分)
数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx
试题一一、填空题。
(每空1分,共30分)。
1、(11001.01)2 =( )8=( )|6=( )102、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二进制时采用 _______ 法。
3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。
6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________________ 等四种类型。
7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。
8、J K触发器特征方程为____________ o9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。
10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。
11、_____________________________ D/A转换器的主要参数有、和o12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗干扰能力强, _______ 的转换速度快。
二、选择题。
(每题1分,共15分)1、以下说法正确的是():(A)数字信号在大小上不连续,时间上连续,模拟信号则反之;(B)数字信号在大小上连续,时间上不连续,模拟信号则反之;(C)数字信号在大小和时间上均连续,模拟信号则反之;(D)数字信号在大小和吋间上均不连续,模拟信号则反之;2、A+BC=()。
(A)A+B (B) A+C (C) (A+B) (A+C) (D) B+C3、具有“有1出0、全0出1”功能的逻辑门是()。
数字逻辑期末考试试题题库及参考答案数电试数字逻辑期末考试试题题库及参考答案 (1)
200 /200 学年第一学期《数字电路》试卷班级________________学号________________姓名_______________成绩______________一、选择题(每题2分,共20分) 1、下面属于有权码的是( B )A 、格雷码B 、8421BCD 码C 、奇偶校验码D 、余三码2、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( C )A 、与非门B 、或门C 、或非门D 、异或门 3、和逻辑式AB 逻辑关系不同的逻辑式是( B )A 、B A + B 、B A ∙C 、B B A +∙D 、A B A + 4、数字电路中机器识别和常用的数制是( A )A 、二进制B 、八进制C 、十进制D 、十六进制 5、十进制数100对应的二进制数为( C )A 、1011110B 、1100010C 、1100100D 、110001006、七段译码器74LS47(共阳)的输出低电平有效,当输入的4位数为0101显示 5时,输出七段LED 数码管的abcdefg 为( A )A 、1011011B 、0100100C 、1101101D 、00100107、在函数D ABC F +=的真值表中,0=F 的状态共有多少个( D )A 、2B 、4C 、9D 、78、下列各型号中属于优先编码器的是( C )A 、74LS85B 、74LS138C 、74LS148D 、74LS48 9、逻辑函数中的逻辑“或”和它对应的逻辑代数运算关系为( A )A 、逻辑加B 、逻辑乘C 、逻辑非10、余三码与8421BCD 码相差0011,因此,用下列哪个器件实现将8421BCD 码转换到余三码的设计最简单。
( A )A 、4位二进制加法器B 、比较器C 、数据选择器D 、译码器abcd e fg二、填空题(每空1.5分,共30分)1、具有“相异出1,相同出0”功能的逻辑门是 异或 门,它的反是 同或 门。
数电期末考试题及答案解析
数电期末考试题及答案解析一、选择题1. 在数字电路中,最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:C解析:在数字电路中,最基本的逻辑关系是反相器(非逻辑),它是所有其他逻辑门的基础。
2. 下列哪个不是组合逻辑电路的特点?()A. 无记忆功能B. 输出只依赖于当前输入C. 输出可以延迟输入D. 结构简单答案:C解析:组合逻辑电路的特点是无记忆功能,输出只依赖于当前输入,结构简单,而输出不能延迟输入。
3. 触发器的主要用途是()。
A. 实现组合逻辑B. 实现时序逻辑C. 作为放大器使用D. 作为电源答案:B解析:触发器是一种具有记忆功能的电路元件,主要用于实现时序逻辑。
二、填空题1. 一个4位二进制计数器可以计数到 _________ 。
答案:15解析:4位二进制计数器的计数范围是从0到2^4-1,即从0到15。
2. 一个D触发器的Q端在时钟信号的上升沿触发时,Q端输出的是_________ 。
答案:D输入端的当前状态解析:D触发器在时钟信号的上升沿触发时,Q端输出的是D输入端的当前状态。
三、简答题1. 解释什么是同步时序逻辑电路和异步时序逻辑电路的区别。
答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,触发器在时钟信号的上升沿或下降沿同时触发。
而异步时序逻辑电路中的触发器没有统一的时钟信号,触发器的触发时间取决于输入信号的变化。
解析:同步时序逻辑电路的优点是设计简单,易于实现同步操作,但可能存在时钟偏斜和传播延迟问题。
异步时序逻辑电路的优点是不受时钟信号限制,可以灵活设计,但设计复杂,难以实现大规模集成。
四、计算题1. 假设有一个4位二进制计数器,初始状态为0000,求在经过10个时钟周期后计数器的状态。
答案:1010解析:4位二进制计数器从0000开始计数,每经过一个时钟周期,计数器的状态依次为0001、0010、0011、0100、0101、0110、0111、1000、1001、1010。
《数字电路与数字逻辑》期末考试试卷A卷(1)
广西科技大学2015—2016学年第 1 学期课程考核试题 考核课程 数字电路与数字逻辑 ( A 卷)考核班级 软件141、142 学生数 80 印数 85 考核方式 闭卷 考核时间 120 分钟一、 选择题(每题2分,共20分)1. 数字9的BCD 码是1001,那么它的余三码是( A )A 1100B 1001C 0110D 11112. 若输入变量A 、B 全为1时,输出F 为1,其余情况下,F 为0,那么F 与AB 的关系是( B )A B A F ⊕= B B A F ⋅= C B A F += D B A F +=3. 二进制数1100转换成十六进制数是( C )A 12HB 0AHC 0BHD 0CH4. 逻辑表达式=⋅+B A A ( C )A B A ⋅ B B C A D A5. 组合逻辑电路通常由( A )组合而成。
A 门电路B 计数器C 触发器D 寄存器6. 时序逻辑电路中一定包含( C )A 门电路B 计数器C 触发器D 寄存器7. 有2个与非门构成的基本RS 触发器,如果要触发器输出保持不变,则()QA 00=S RB 01=S RC 10=S RD 11=S R8. T 触发器,如果T 端为高电平,那么CP 脉冲来的时候,输出Q 应( )A 为0B 为1C 保持不变D 翻转9. 时序逻辑电路输出状态的改变( )A 仅与该时刻输入信号的状态有关B 仅与时序电路的原状态有关C 与时序电路的原状态无关D 与A 、B 两项皆有关10.以下( B )不是解决组合逻辑电路中竞争冒险现象的方法。
A 增加冗余项B 使用卡诺图化简C 增加选通脉冲D 改变设计方法二、 使用卡诺图法化简以下逻辑函数(每题5分,共20分)1. ∑=)15,14,13,11,9,8,5,4,0(),,,(m D C B A F2. ∑=)13,10,8,5,2,1,0(),,,(m D C B A F3. ∑=)14,13,12,7,6,5,4(),,,(m D C B A F4. ∑∑+=)11,10,9,8()15,13,5,4,3,2(),,,(d m D C B A F三、 问答题(每题10分,共40分)1.分析下图所示的组合逻辑电路。
数字逻辑期末考试试卷含答案
数字逻辑期末考试试卷含答案一、选择题(共10题,每题2分,共20分)在下列选项中选择正确答案,并在答题卡上填写对应答案的字母。
1. 逻辑门是数字电路中最基本的组成单元,它由多个电子器件组合而成,能够实现逻辑运算。
下列不属于逻辑门的是:A. 与门B. 或门C. 非门D. 电容门2. 在数字电路中,最简单的存储单元是:A. 寄存器B. 计数器C. 缓存器D. 锁存器3. 二进制数是由二个字符0和1组成的数,它在计算机中占有重要地位。
下面哪个是5的十进制表示?A. 101B. 0101C. 110D. 00001014. 半加器是指具有两个输入端和两个输出端的二进制加法器。
下列选项中,不属于半加器的是:A. 异或门B. 与门C. 或门D. 非门5. 在数字电路中,集成电路是指将多个电子器件集成到一个芯片上,以实现特定功能。
下列选项中不属于集成电路的是:A. 与门B. 或门C. 霍尔开关D. 计数器6. 在计算机中,ALU指的是运算器,负责进行各种算术和逻辑运算。
下面哪个选项不属于ALU的功能?A. 加法运算B. 乘法运算C. 与门逻辑运算D. 异或门逻辑运算7. 时钟信号是数字电路中常见的同步信号,用于控制电路的工作时间。
下列选项中,不属于时钟信号的是:A. 脉冲信号B. 方波信号C. 高电平信号D. 低电平信号8. 译码器是指将输入的数字代码转换为特定信号输出,用于对输入数字进行解码。
下面哪个选项不属于译码器?A. 74LS138B. 74LS74C. 74LS47D. 74LS869. 在数字电路中,多路选择器是一种常用的逻辑电路,具有多个输入和一个输出。
下列选项中不属于多路选择器的是:A. 2:1选择器B. 4:1选择器C. 8:1选择器D. 16:1选择器10. D触发器是一种常用的时序元件,能够存储一个比特的数据。
下列选项中,不属于D触发器的是:A. RS触发器B. JK触发器C. T触发器D. D触发器与门二、填空题(共5题,每题4分,共20分)根据题目所给条件,在答题卡上填写正确的答案。
(完整版)数字电路期末复习题及答案
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
《数字集成电路》期末试卷A(含答案)
浙江工业大学 / 学年第一学期 《数字电路和数字逻辑》期终考试试卷 A姓名 学号 班级 任课教师一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。
错填、不填均无分。
1.十进制数(68)10对应的二进制数等于 ;2.描述组合逻辑电路逻辑功能的方法有真值表、逻辑函数、卡诺图、逻辑电路图、波形图和硬件描述语言(HDL )法等,其中 描述法是基础且最直接。
3.1A⊕可以简化为 。
4.图1所示逻辑电路对应的逻辑函数L 等于 。
A B L≥1&CYC图1 图25.如图2所示,当输入C 是(高电平,低电平) 时,AB Y =。
6.两输入端TTL 与非门的输出逻辑函数AB Z =,当A =B =1时,输出低电平且V Z =0.3V ,当该与非门加上负载后,输出电压将(增大,减小) 。
7.Moore 型时序电路和Mealy 型时序电路相比, 型电路的抗干扰能力更强。
8.与同步时序电路相比,异步时序电路的最大缺陷是会产生 状态。
9.JK 触发器的功能有置0、置1、保持和 。
10.现有容量为210×4位的SRAM2114,若要将其容量扩展成211×8位,则需要 片这样的RAM 。
二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
11.十进制数(172)10对应的8421BCD 编码是 。
【 】A .(1111010)8421BCDB .(10111010)8421BCDC .(000101110010)8421BCD D .(101110010)8421BCD12.逻辑函数AC B A C B A Z +=),,(包含 个最小项。
【 】A .2B .3C .4D .513.设标准TTL 与非门AB Z =的电源电压是+5V ,不带负载时输出高电平电压值等于+3.6V ,输出低电平电压值等于0.3V 。
数字逻辑电路期末试卷及答案 (3)
第1页,共8页第2页,共8页院系: 专业班级: 学号: 姓名: 座位号:20 -20 学年第 学期期末考试试卷《数字逻辑电路》(A )卷一、选择题(每小题2分,共20分)1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8C 、(70)10D 、(1110010)22、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个C 、4个D 、8个3、逻辑电路中的晶体管一般工作在【B 】A 、放大区B 、饱和区或截至区C 、截至区D 、饱和区4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关;5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2nD 、2n -16、555定时器的结构如图1.1所示,如果芯片的5脚悬空;RD =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】U CC U CO U 6(TH)(TR)U oR D U 2放电端图1.1(题1.6图)A 、U O 输出低电平,放电开关V 1导通;B 、U O 输出高电平,放电开关V 1截止;C 、U O 输出低电平,放电开关V 1截止;D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】A 、同步置数法组成的9进制计数器;B 、异步置数法组成的8进制计数器;C 、同步置数法组成的10进制计数器;D 、异步复位法组成的9进制计数器; 图1.2( 题1.7图) 8、要使由与非门组成的基本RS 触发器保持原状态不变,D S 、D R 端输入的信号应取 【A 】 A 、1==D D S RB 、10==D D S R 、C 、01==D DS R 、 D 、0==D D S R9、为获得输出频率非常稳定的脉冲信号,应采用 【C 】A 、对称多谐振荡器B 、555定时器组成的对称多谐振荡器第3页,共8页第4页,共8页装订线内不许答题 C 、石英晶体振荡器 D 、单稳态触发器 10、下列关于TTL 与非门闲置输入端的处理不正确的是 【D 】 A 、直接接电源电压VccB 、与有用输入端并联使用C 、外界干扰小时,可以剪断或悬空D 、直接接地1、二进制数-110011的补码是 1001101 。
数字逻辑试卷及答案
计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷学号 班级 姓名 成绩一、填空(每空1分,共14分)1、(21.5)10=( )2=( )8=( )162、若0.1101x =-,则[]x 补=( )3、十进制数809对应的8421BCD 码是( )4、若采用奇校验,当信息位为10011时,校验位应是( )5、数字逻辑电路分为( )和( )两大类6、电平异步时序逻辑电路的描述工具有( )、( )、( )7、函数()()F A B C D =+⋅+的反函数是( )8、与非门扇出系数N O 的含义是( )9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( )二、选择题(每空2分,共16分)从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内1、数字系统采用( )可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态A .2B .4C .5D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( )A .两个稳态B .两个暂稳态C .一个稳态,一个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是( )A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最大项和最小项的关系是( )A .i i m M =B .i i m M =C .1i i m M ⋅=D .无关系 三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式 四、分析题(每小题12分,共24分)1、分析图1所示组合逻辑电路① 写出输出函数表达式 ② 列出真值表 ③ 说明电路功能2、分析图2所示脉冲异步时序逻辑电路① 写出输出函数和激励函数表达式 ② 列出次态真值表,作出状态表和状态图 ③ 说明电路功能④ 设初态2100y y =,作出x 输入4个异步脉冲后的状态y 2y 1和输出z 的波形图。
(完整版)数字逻辑电路期末考试试卷及答案
t h数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟XXXX 学院 ______________系级班姓名学号 题号一二三四总分得分一、选择题(每小题2分,共20分)1. 八进制(273 2 的位权为___B___。
A .(128)10 C .(256)10 D .(8)102. C B +,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误得分评卷人装 订 线 内 请 勿答 题数字逻辑电路 3卷答案 第 2 页 共 8 页6. 功能相等的表达式为___C_____。
B .D C B A F +++=D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的逻AB 辑功能的是____A______。
8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz 9.下列器件中,属于时序部件的是_____A_____。
A . 计数器B . 译码器C . 加法器D .多路选择器装a n t数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
(完整版)数字逻辑电路期末考试试卷及答案
数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号 毛题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。
DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。
8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。
A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器装数字逻辑电路3卷答案第2 页共8 页数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
东北师范大学22春“公共课”《数字电路与数字逻辑》期末考试高频考点版(带答案)试卷号:5
东北师范大学22春“公共课”《数字电路与数字逻辑》期末考试高频考点版(带答案)一.综合考核(共50题)1.如逻辑变量A、B、C及其推理关系f,用逻辑代数表示出来为:逻辑函数F关于逻辑变量A、B、C的推理关系f的表达式记为()。
A.F=f(A,B,C)B.f=F(A,B,C)C.f=f(A,B,C)参考答案:A2.寄存器按照功能不同,可分为以下哪两类?()A.计数器B.基本寄存器C.移位寄存器D.数码寄存器参考答案:BC3.当温度升高时,二极管的反向饱和电流将()。
A.增大B.不变C.减小D.改变参考答案:AD4.一位8421BCD码计数器至少需要()个触发器。
A.3B.4C.5D.105.PLD编程连接点有哪几种形式?()A.固定连接B.不固定连接C.编程连接D.不连接参考答案:ACD6.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
()A.错误B.正确参考答案:B7.RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。
()A.错误B.正确参考答案:A8.逻辑函数的表示方法中具有唯一性的是真值表,表达式。
()A.错误B.正确参考答案:B9.ADC0801~0805芯片具有三态输出锁存器,可以直接驱动数据总线,因此可与微处理器进行接口并且非常简单。
()A.错误参考答案:B10.将十进制数的整数化为N进制整数的方法是乘N取余法。
()A.错误B.正确参考答案:A11.环形计数器如果不作自启动修改,则总有孤立状态存在。
()A.错误B.正确参考答案:B12.编码与译码是互逆的过程。
()A.错误B.正确参考答案:B13.单稳态触发器具有()功能。
A.定时B.延时C.整形D.译码参考答案:ABC14.一般门电路的为1-5,最多不超过()。
A.6D.9参考答案:C15.555定时器电路是一种()。
A.单极型中规模集成电路B.双极型中规模集成电路C.单极型大规模集成电路D.双极型大规模集成电路参考答案:B16.PLSI器件的实现功能的核心部分是()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字电路与数字逻辑》
期末考试试卷
考生注意:1.本试卷共有五道大题,满分100分。
2.考试时间90分钟。
3.卷面整洁,字迹工整。
4.填写内容不得超出密封线。
一、填空题(每小题1分,共20分)
1.将下列二进制数转为十进制数
(1010001)
B = ()
D
(11.101)
B
= ()
D
2.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码
(+254.25)=()
真值= ()
原码
=()
反码= ()
补码
3.把下列4个不同数制的数(76.125)D、(27A)H、(10110)B、(67)O 按从大到小的次序排列()>()>( )>( ) 。
4.对于D触发器,欲使Q n+1=Q n,输入D=(),对于T触发器,欲使Q n+1=Q n,输入T=()
5.一个512*8位的ROM芯片,地址线为()条,数据线为()条。
6.对32个地址进行译码,需要()片74138译码器。
7.存储器起始地址为全0,256K*32的存储系统的最高地址为()。
8.将下列各式变换成最简与或式的形式
=
+B
A()
=
+B
A
A()
=
+
+C
B
C
A
AB()9.五级触发器的进位模数最大为(
)进制。
二、组合电路设计题(每空10分,共20分)
1.用八选一数据选择器74LS151实现逻辑函数AC
BC
AB
C
B
A
L+
+
=)
,
,
((10分)
2、用74LS138设计一个电路实现函数F = AB+ B C (提示:在74LS138的示意图上直接连线即可)(10分)
已知逻辑电路如下图所示,分析该电路的功能。
四、分析题(共24分)
1、分析如下的时序逻辑电路图,画出其状态表和状态图,并画出Q1,Q2的波形图,
Q1Q2初态为00。
(14分)
2、电路如图所示,要求写出它们的输出函数表达式,化简,并说出它们的逻辑功能。
(10分)
五、设计题(共26分)
1.用JK 触发器设计一个“111”序列检测器,允许重复,要求用一个输出信号来表示检测结果。
(16分)
2、试用74161设计一个同步十进制计数器,要求采用两种不同的方法。
(10分)
《数字电路与数字逻辑》期末考试答案
一、填空
1、81,
3.625
2、11111110.01, 11111110.01, 11111110.01, 11111110.01
3、(27A )H >(76.125)D >(67)O >(10110)B
4、Q n , 1
5、9, 8
6、4
7、(3FFF)H
8、B A A+B AB+C 9、32进制
二、组合逻辑设计题
1、(5分)F=C B A BC A C AB ABC +++=m 3d 3+m 5d 5+m 6d 6+m 7d 7
(5分)则d 3 d 5 d 6 d 7为1,其他为0,画图略。
2、F = Y 3 Y 4Y 5 Y 7
三、组合逻辑分析题。
(5分)F=C B A ⊕⊕
(5分)异或功能
四、时序电路
1、状态方程:(4分)
Q
Q
Q Q Q
Q
D Q n n
n n n n
n K J 2
1
2
2
12
1
11
1=+===++
状态表:(4分)
状态转换图(4分)
画波形图(2分) 2、L=
=
(4分);
C 1=AB+(A+B )C (4分); 全加器 (2分) 五、 1、设计题
1.(3分)画出状态迁移图.如图(1)所示:
2.(2分)列出状态表.如表(2)所示(化简前); 如表
(3)所示(
化简后)
3.
化简状态.通过状态表可以看出
,所列状态为最简状态.
4.(2分)状态分配. S 0->Q 1Q 0=00;S 1
->Q 1Q 0=01;S 2->Q 1Q 0=10;S 3->Q 1Q 0=11.
5.(6分)求激励方程.如用JK 触发器则激励方程为(由卡诺图(4、5)得): Q 1n+1=XQ 1n Q 0n +XQ 1n J 1=XQ 0n ,K 1=X ; Q 0n+1=XQ 1n Q 0n +XQ 1n Q 0n J O =XQ 1n K 0=XQ 1n
6.(3分)画出逻辑电路图.如图(6)所示:
2、(5分)第一种方案:设从 Q 3 Q 2 Q 1 Q 0= 0000 状态开始计数,取 D 3 D 2 D 1
D 0 =0000 。
采用置数控制端获得 N 进制计数器一般都从 0 开始计数。
写出 S N-1的二进制代码为S N-1= S 10-1= S 9= 1001写出反馈归零(置数)函数。
由于计数器从 0 开始计数,应写反馈归零函数
(5分)第二种方案:利用后 10 个状态 0110 ~ 1111 ,取 D 3D 2D 1D 0= 0110 ,反馈置数信号从进位输出端 CO 取得。
取状态 S15=1111 ,此时正好 CO=1 ,经非门,
可取代与非门。
(a)用前十个有效状态 (b)用后十个有效状态。