专科《数字电路与逻辑设计》模拟题试卷
数字逻辑与逻辑设计模拟卷及答案
《数字电路与逻辑设计》模拟卷(考试时间 120分钟)姓名 学号 班级一.填空题(每空2分,共20分)1.(A2.C)16=( )102.(110001000001)2421码=( )103.已知[X]反=1.1010,那么[X]真值=( )。
4.)13,11,10,5,1()15,14,9,8,6,2,0(),,,(d D C B A F ∑∑+=,其最简与或式=F ( )。
5.分析右图所示电路的逻辑关系, 写出相应的逻辑表达式F为()。
6.设计一个158进制的计数器,最少需要( )个触发器。
7.当用D 触发器实现T ’触发器功能时,则D 端应接( )端。
8.模为2n 的扭环形计数器,其无用状态数为( )。
A B CD E FF9.如下图所示逻辑部件,其中各方框中采用模N 的计数器作N 次分频器,则Z 输出的频率是( )。
10.时序逻辑电路使用时钟脉冲CP 上升沿更新状态的边沿触发器,已知CP 及输入X 的波形如下图所示,则X 的取值(从左向右)是( )。
二.单项选择题(每小题1分,共10分)1.与二进制0101等值的余3码是( )。
(1)1010 (2)1000 (3)0001 (4)0011 2.二进制数011001的典型格雷码是( )。
(1)011011 (2)101101 (3)010111 (4)010101 3.表达式F=AB 可用来表示( )。
(1)A<B (2)A>B (3)A>B (4)A<B4.如将TTL “与非”门仅作为“非”门使用,则多余输入端应做( )处理。
(1)全部挂高 (2)其中一个接地 (3)全部接地 (4)部分接地 5.标准与或式是由( )构成的逻辑表达式。
(1)与项相或 (2)最小项相或 (3)最大项相与 (4)或项相与 6. 如图所示由两个”与非”门构成的基本触发器,欲使该触发器保持现态,则该触发器输入信号应为( )。
(1)S=R=0 (2)S=R=1 (3)S=1 R=0 (4)S=0 R=17.n 位二进制译码器与门阵列中,共有( )个二极管。
专科《数字电路与逻辑设计》作业练习题7 解析与答案
1. 下列逻辑门中,属于复合逻辑门并可取代其他逻辑门的是 ( )
A.与非门 B.非门 C.或门 D.与门
答案:A
解析:与非门是由与门和非门组合而成
2.下列说法不正确的是()
A.集电极开路的门称为OC门
B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
C.OC门输出端直接连接可以实现正逻辑的线或运算
D.利用三态门电路可实现双向传输
答案:C
解析:OC门输出端直接连接可以实现线与运算
3.描述组合逻辑电路的逻辑功能的方式是( )
A.流程表 B.波形图 C.状态表 D.真值表
答案:D
解析:组合逻辑电路的逻辑功能的方式是真值表,前三个都是时序逻辑电路的逻辑功能的表示方式。
4. 下列逻辑电路中,不是组合逻辑电路的是()
A.译码器 B.编码器 C.数据比较器 D.寄存器
答案:D
解析:译码器、编码器、数据比较器都是组合逻辑电路。
5. 如果—半加器的输入为X及Y,产生的和为S,进位为C,则 ( )
A.S=X+Y,C=XY B.S=,C=
C.S=,C=XY D.S=,C=
答案: C
【解析】列出半加器真值表可知。
ACDDC
二、多选题
组合逻辑电路中消除险象的常用方法有哪三种( )
A.触发 B.增加惯性延时环节
C.增加冗余项 D.选通
答案:BCD
解析:BCD都是组合逻辑电路中消除险象的常用方法。
三、简答题
写出下图所示逻辑图输出Y的逻辑表达式,画出其对应的真值表。
答案:{
Y的逻辑表达式
函数F的真值表见表:
}。
专科《数字电路与逻辑设计》考试答案
专科《数字电路与逻辑设计》考试答案————————————————————————————————作者:————————————————————————————————日期:专科《数字电路与逻辑设计》一、(共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5.标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2.标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010.标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101.标准答案:A5.逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0.标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D..标准答案:D7. 与逻辑函数F=相等的函数为()。
(2分)A.ABB.C.D.AB+C.标准答案:D8. 逻辑函数的反函数为()(2分)A.B.C.D..标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D..标准答案:A10. 逻辑函数式F=等于()。
(2分)A.0B.1C.AD..标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门.标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V.标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R 的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1.标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
数字电路与逻辑设计模拟题
画出状态转换图,可以附加必要的门电路。
数字电路与逻辑设计模拟参考答案
一、
1、C 2、A 3、D 4、B
5、C
6、C 7、B 8、B
9、C 10、D
11、A 12、A 13、B 14、C 15、D
16、D 17、D 18、B 19、C 20、A
5、如果1-2所示的波形图,其表示的逻辑关系是()
A、F=A·B B、F=A+B C、F= D、F=
6、下列器件中,属于组合电路的有()
A、计数器和全加器 B、寄存器和比较器
C、全加器和比
较器
D、计数器和寄存器
7、异或门F=AB两输入端A、B中,A=0,则输出端F为()
A、AB B、B
C、
D、0
8、已知4个组合电路的输出F1~F4的函数式非别为:F1=AB+C,
F2=AB+CD+BC,F3=+B,F4=(A+)·(+),则不会产生竞争冒险的
电路是( )
A、电路1 B、电路2 C、电路3
D、电路4
9、边沿触发JK触发器的特征方程是()
A、θ =+k B、θ=+
C、θ=J+ D、θ=J+K
10、用n个出发器件构成计数器,可得到的最大计数长度为(
)
A、n
B、2n
为函数Y的最小项和,为任意项和)(卡诺图化简)
2、电路如图3-1所示,分析电路逻辑功能。
3、分析图3-2所示电路的逻辑功能,写出电路的驱动方程,状态方程和 输出方程,画出电路的状态转换图和时序图。
4、图3-3所示电路由555定时器构成,它是什么电路?已知定时电阻 R=11 KΩ,要求输出脉冲宽度tw=1秒,试计算定时电容C的数值?
数字电路与逻辑设计半期考试卷-模拟卷
《数字电路与逻辑设计》半期考试卷(考试时间 120分钟)班级 学号 姓名 成绩一、(30分)填空1.(3E)16=( )102.已知[X ]补码=1.1010,那么[X ]真值=( )。
3.(00101100)2421码=( )24.(01001000)8421码=( )GRAY 码5. 2007个1连续异或的结果是( ),2007个连续同或的结果是( )。
6.与项ABCD 的逻辑相邻项有( )个。
7.已知∑=)3,2,0(1m F ,∏=)7,6,5,4,1(2M F ,则F1和F2相或的结果为( )。
8. 两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是( )。
9.)(EF D BC A F ++=的反演式是( )。
(无需化简)10.在函数F=AB+CD 的真值表中,F=1的状态共有( )。
11.四位比较器(7485)的三个输出信号A>B 、A=B 、A<B 中,只有一个是有效信号,它呈现( )电平。
12.一位全加器(FA)的输入信号是( ),输出信号是( )。
13.一组合电路,A ,B 是输入端,C 是输出端,波形如下图所示,C 的逻辑表达式是( )。
ABC二、(15分)化简逻辑函数1.用公式化简法把函数CF++A+=化简成最简与+D+CABCBBCBCA或式。
2.用卡诺图把F(A,B,C,D)= ∑m (0,2,5,7,8,10,13,15)化简成最简与或式和最简或与式。
3.用卡诺图把函数F(A,B,C,D)=∑m (2,3,4,5,9)+ ∑d(10,11,12,13)化简成最简与或式。
三、(8分)下图所示电路,当M=0时实现何种功能?当M=1时又实现何种功能?请说明其工作原理?四、(10分)设A ,B ,C 为某保密锁的3个按键,当A 键单独按下时,锁既不打开也不报警;只有当A ,B ,C 或者A ,B 或者A ,C 分别同时按下时,锁才能被打开,当不符合上述组合状态时,将发出报警信息,试用与非门设计此保密锁的逻辑电路。
数字电路与逻辑设计-模拟题
《数字电路与逻辑设计》模拟题一.单选题1.8421BCD码01010001.0101对应的二进制数为()A.100100.01B.110011.1C.101110.01D.110110.1[答案]:B2.A+BC=()A.A+BB.A+CC.(A+B)(A+C)D.B+C[答案]:C3.JK触发器的J=K=1,当触发信号到来时,输出次态Qn+1为:()A.1B.0C.不变D.与现态相反[答案]:D4.T触发器在时钟作用下其次态与现态相反时,则T端为()A.0B.1C.任意D.高阻态[答案]:B5.T型触发器当时钟脉冲输入时,其输出状态()A.保持不变B.在T=1时会发生改变C.等于输入端T的值D.随时间改变[答案]:B6.表示任意两位无符号十进制数需要()二进制数.A.6B.7C.8D.9[答案]:B7.补码1.1000的真值是().A.1.0111B.-1.0111C.-0.1001D.-0.1[答案]:D8.采用奇偶校验进行检错时()A.只能发现偶数位出错的情况,不能发现奇数位出错的情况B.只能发现奇数位出错的情况,不能发现偶数位出错的情况C.既能发现偶数位出错的情况,又能发现奇数位出错的情况D.有时能发现出错的情况,有时不能[答案]:B9.常用的BCD码有()A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D10.带符号位的二进制数的原码为11101,则对应的十进制为()A.29B.-29C.-13D.13[答案]:C11.当JK触发器的次态Qn+1=,则输入J,K为()A.0,0B..0,1C.1,0D.1,1[答案]:D12.当逻辑函数有n个变量时,共有()个变量取值组合?A.nB.2nC.n2D.n3[答案]:D13.典型的TTL与非门电路使用的电源电压为()A.5VB.3.6VC.0.35VD.3—18V[答案]:A14.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时出现[答案]:C15.多少个二进制数字可以组成一位十六进制数字?()A.2B.3C.4D.5[答案]:C16.二进制的1100.l10相当于十进制的()A.12.75B.16.65C.6.6D.6.3[答案]:A17.二进制数(1111101.0101)2转换为八进制为:()A.37.25B.175.24C.125.3125D.761.2[答案]:B18.二进制数-0.0110的补码是()A.1.101B.1.0101C.1.011D.1.1011[答案]:A19.二进制数-0110的反码是(最高位是符号位)()A.10110C.11010D.110[答案]:B20.构造一个100脉冲序列检测器需要多少个触发器?()A.1个B.2个C.3个D.4个[答案]:B21.函数F=AB+BC,如果要使F=1,则输入ABC的取值应该为()A.ABC=000B.ABC=010C.ABC=101D.ABC=110[答案]:D22.函数描述的电路存在哪些竞争变量?()A.不纯在B.变量AC.变量BD.变量C[答案]:B23.卡诺图上每个小方格代表一个()A.最大项B.最小项C.逻辑函数的取值D.变量的取值[答案]:B24.可编程阵列逻辑简称为什么?()A.GALB.PALC.PLAD.PLD[答案]:B25.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑门是().A.与门B.非门C.异或门[答案]:B26.逻辑函数F(A,B,C)=AB+BC+AC的标准表达式是()A.∑m(3,5,6,7)B.∑m(0,1,2,4)∏m(1,3,5,7)C.∏m(1,3,5,7)D.∑M(0,2,4,6)[答案]:A27.逻辑函数的标准与-或表达式是由()构成的逻辑表达式.A.与项相或B.或项相与C.最小项相与D.最小项相或[答案]:C28.逻辑函数的表示方法中具有唯一性的是:()A.真值表B.表达式C.逻辑图D.状态图[答案]:A29.哪种逻辑门在“当所有输入均为0时,输出才是1”?()A.或门B.与门C.或非门D.与非门[答案]:C30.请问下列哪一项是最适合表示门延迟的时间单位?()A.nsC.msD.s[答案]:A31.如果两输入端与非门的输出z=0时,则其输入x和y的值一定是()A.至少有一个为1B.同时为1C.同时为0D.至少有一个为0[答案]:B32.如果状态A与B,C与D分别构成等效对,那么能构成状态等效类的是()A.ABB.ABCC.BCDD.ABCD[答案]:A33.若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为()A.0B.1C.不变D.与前一状态Q反相[答案]:C34.设计—个1位十进制计数器至少需要多少个触发器?()A.3个B.4个C.16个D.10个[答案]:B35.十进制19.375转换成二进制时,应为()A.10011.011B.101010.011C.10101.001D.10101.101[答案]:A36.十进制数12.75用二进制表示应为:()A.1010.1B.1100.11C.1010.011D.1100.01[答案]:B37.十进制数15用2421BCD码可以表示为().A.1111B.1001000C.11011D.10101[答案]:C38.十进制数25用8421BCD码表示为().B.100101C.100101D.10101[答案]:B39.十进制数53的余3码为().A.10110011B.1010011C.10000110D.53[答案]:C40.十进制数7的2421码为()A.111B.1010C.1011D.1101[答案]:D41.十进制数9的8421码为()A.1000B.1011C.1001D.1010[答案]:C42.四个变量可以构成多少个最小项?()A.4个B.8个C.15个D.16个[答案]:D43.四路数据选择器的输出端有:()A.1B.2C.3D.4个[答案]:A44.随机存取存储器具有()功能.A.读/写B.无读/写D.只写[答案]:A45.同步时序电路设计中,状态化简的主要目的是()A.减少电路中的触发器B.提高电路速度C.减少电路中的连线D.减少电路中的逻辑门[答案]:A46.无符号位的十六进制数减法(A9)l6-(8A)16=()A.(19)16B.(1F)l6C.(25)16D.(29)16[答案]:B47.下列几种TTL电路中,输出端可实现线与功能的电路是()A.或非门B.与非门C.异或门D.OC门[答案]:D48.下列哪一种逻辑门的输出不能并联使用?().A.TTL集电级开路门(OC门)B.TTL三态输出门C.具有推拉式输出的TTLD.CMOS三态输出门[答案]:C49.下列哪一种相或可以构成标准的与-或逻辑表达式?()A.最大项B.最小项C.或项D.与项[答案]:B50.下列哪种类型的集成电路的集成度更高?()A.CMOSB.TTLC.ECLD.都一样51.下列说法不正确的是()A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(高阻态,高电平,低电平)C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输[答案]:C52.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态.B.暂稳状态维持一段时间后,将自动返回稳定状态.C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数.D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态.[答案]:A53.下列选项中,叙述不正确的是()A.接入滤波电容引入是消除竞争冒险的方法之一.B.引入选通脉冲不能消除竞争冒险.C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法.D.化简电路,减少逻辑器件数目,不能消除竞争冒险.[答案]:B54.下列中规模通用集成电路中,哪一种适合用来设计一个多数表决器?()A.4位计数器74193B.4位并行加法器74153C.4位寄存器74194D.4路数据选择器74152[答案]:D55.要求RS触发器(R,S均为高电平有效)状态由0→1,其输入信号为().A.RS=01B.RS=d1C.RS=d0D.RS=10[答案]:A56.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为().A.JK=00B.JK=01C.JK=10D.JK=11[答案]:D57.一个数据选择器有3个地址输入端,最多可以有几个数据信号输出()A.3B.6C.8D.16[答案]:C58.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.15B.8C.7D.1[答案]:D59.移位寄存器74194工作在左移串行输入方式时,S1S0的取值为()A.0B.1C.10D.11[答案]:C60.以下参数不是矩形脉冲信号的参数?()A.周期B.占空比C.脉宽D.扫描期[答案]:D二.判断题1.输出与输入没有直接的关系,输出方程中不含输入变量的是Mealy型时序电路.() [答案]:F2.“0”的补码只有一种形式.()[答案]:T3.D/A转换器是将模拟量转换成数字量.[答案]:F4.Mealy型时序电路:电路输出是输入变量与触发器状态的函数.()[答案]:T5.Moore型时序电路:电路输出仅仅是触发器状态的函数.()[答案]:T6.八路数据分配器的地址输入(选择控制)端有8个.[答案]:F7.并行加法器采用先行进位(并行进位)的目的是提高运算速度()[答案]:F8.采用奇偶校验电路可以发现代码传送过程中的所有错误.()[答案]:F9.单稳态触发器它有一个稳态和一个暂稳态.[答案]:T10.反码和补码均可实现将减法运算转化为加法运算()[答案]:F11.方波的占空比为0.5.()[答案]:T12.格雷码具有任何相邻码只有一位码元不同的特性.()[答案]:T13.化简完全确定状态表时,最大等效类的数目就是最简状态表中的状态数目[答案]:F14.卡诺图中,两个相邻的最小项至少有一个变量互反.()[答案]:T15.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身.()[答案]:T16.任意两个不同的最小项之积,值恒为0.()[答案]:T17.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等.()[答案]:F18.若两个函数具有相同的真值表,则两个逻辑函数必然相等.().[答案]:T19.时序逻辑电路由组合逻辑电路和存储电路组成.()[答案]:T20.时序图,状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换.()[答案]:T21.时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响.()[答案]:T22.输出与输入有直接的关系,输出方程中含输入变量的是Moore型时序电路.()[答案]:F23.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分.()[答案]:T24.所有的触发器都存在空翻现象.[答案]:F25.一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理.()[答案]:T26.异或函数与同或函数在逻辑上互为反函数.().[答案]:T27.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立.()[答案]:F28.用4位二进制补码计算2+6,不产生溢出()[答案]:F29.用或非门可以实现3种基本的逻辑运算.()[答案]:T30.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0.[答案]:T三.简答题1.PAL和GAL有相同的阵列结构,它们是否可以互相代换使用?为什么?[答案]:不可以,工艺不同GAL可多次编程PAL只能一次编程;GAL的输出电路结构不同.2.TTL与非门如有多余的输入端能不能将它接地,为什么?TTL或非门如有多余的输入端能不能将它接Ucc或悬空,为什么?[答案]:TTL与非门如有多余的输入端能不能将它接地,为什么?TTL或非门如有多余的输入端能不能将它接Ucc或悬空,为什么?3.TTL与非门闲置的输入端能否悬空处理?CMOS与非门呢?[答案]:TTL与非门闲置的输入端一般也不要悬空处理,但当外界干扰较小时,就可以把闲置的输入端悬空处理;而CMOS与非门闲置的输入端是不允许悬空处理的.4.对偶规则有什么用处?[答案]:可使公式的推导和记忆减少一半,有时可利于将或与表达式化简.5.格雷码的特点是什么?为什么说它是可靠性代码?[答案]:格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码.这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码.6.公式化简逻辑函数:Y(A,B,C)=∑m(0,1,2,3,4,5,6,7)[答案]:Y=17.何谓“空翻”现象?抑制“空翻”可采取什么措施?[答案]:在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象称为空翻.抑制空翻的最好措施就是让触发器采取边沿触发方式.8.化简函数:F(A,B,C,D)=∑m(0,2,3,7,8,9,10,11,13,15)[答案]:F(A,B,C,D)=AD+B'D'+CD9.化简函数:F(A,B,C,D)=∑m(1,6,8,10,12,13)+∑d(0,3,5,14)[答案]:F(A,B,C,D)=AD'+ABC'+A'C'D+BCD'10.将下列的十进制数转换成二进制数:(1),8,(2),27,(3),31,(4),100[答案]:(1)(8)10=(1000)2(2)(27)10=(11011)2(3)(31)10=(11111)2(4)(100)10=(1100100)211.逻辑代数与普通代数有何异同?[答案]:都有输入,输出变量,都有运算符号,且有形式上相似的某些定理,但逻辑代数的取值只能有0和1两种,而普通代数不限,且运算符号所代表的意义不同.12.逻辑函数的三种表示方法如何相互转换?[答案]:通常从真值表容易写出标准最小项表达式,从逻辑图易于逐级推导得逻辑表达式,从与或表达式或最小项表达式易于列出真值表.。
《数字电路与逻辑技术》考卷样卷
《数字电路与逻辑技术》考卷样卷一、选择题(每题2分,共30分)A. 与门B. 或门C. 非门D. 异或门2. 在数字电路中,下列哪个表示逻辑“0”?A. +5VB. 0VC. +3.3VD. 5VA. 102B. 1102C. 110D. 104. TTL电路中的“TTL”指的是?A. 传输门逻辑B. 晶体管晶体管逻辑C. 三极管三极管逻辑D. 晶体管场效应晶体管逻辑A. 与门B. 或门C. 非门D. 加法门A. 触发器B. 门电路C. 运算放大器D. 晶体管A. 有反馈路径B. 输出只与当前输入有关C. 存储信息D. 速度慢A. 输出只与当前输入有关B. 存储信息C. 无反馈路径D. 速度慢A. 逻辑运算B. 数据存储C. 信号放大D. 信号整形A. 信号放大B. 数据存储C. 信号整形D. 计数A. RS触发器B. JK触发器C. D触发器D. T触发器A. 计数器B. 移位寄存器C. 锁存器D. 触发器A. 信号放大B. 数据存储C. 信号整形D. 将输入信号转换为编码输出A. 将编码信号转换为原始信号B. 将原始信号转换为编码信号C. 信号放大D. 数据存储A. 信号放大B. 数据存储C. 比较两个数字的大小D. 信号整形二、填空题(每题2分,共20分)16. 数字电路按照逻辑功能的不同,可以分为________逻辑电路和________逻辑电路。
17. 在数字电路中,逻辑“1”通常对应于________电平,逻辑“0”对应于________电平。
18. TTL电路中的“TTL”指的是________________逻辑。
19. 触发器是数字电路中的基本单元,它具有________和________的功能。
20. 计数器是一种________逻辑电路,它能够实现________功能。
21. 编码器是一种将________信号转换为________信号的电路。
22. 译码器是一种将________信号转换为________信号的电路。
《数字电路与逻辑设计》-模拟题
《数字电路与逻辑设计》-模拟题数字电路与逻辑设计模拟题一、单选题1.由n 个变量构成的最大项,有()种取值组合使其值为1.A.nB.2nC.n 2D.12 n[答案]:D2.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().A.不应考虑B.令函数值为1C.令函数值为0D.根据化简的需要令函数值为0或者1[答案]:D3.组合电路中的冒险现象是由于()所引起的.A.电路未达到最简B.电路有多个输出C.电路中存在时间延迟D.电路中逻辑门的类型不同[答案]:C4.设计一个模10计数器需要()个触发器.A.3B.4C.6D.10[答案]:B5.4线-16线译码器有()输出信号.A.1C.8D.16[答案]:D6.EEPROM 是指()A.随机读写存储器B.一次编程的只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器[答案]:D7.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时作用[答案]:C8.下列逻辑门中,()可以实现三种基本运算.A.与门B.或门C.非门D.与非门[答案]:D9.标准与-或表达式是由()构成的逻辑表达式.A.与项相或B.最小项相或C.最大项相与D.或项相与[答案]:B10.表示任意两位无符号十进制数至少需要()二进制数.A.6C.8D.9[答案]:B11.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态B.暂稳状态维持一段时间后,将自动返回稳定状态C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数[答案]:A12.十进制数25用8421BCD码表示为().A.10101B.00100101C.100101D.10101[答案]:B13.在下列逻辑电路中,不是组合逻辑电路的有().A.锁存器B.编码器C.全加器D.选择器[答案]:A14.随机存取存储器具有()功能.A.读/写B.无读/写C.只读D.只写[答案]:A15.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑门是().A.与门B.非门C.异或门D.同或门[答案]:B16.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为().A.8.125VB.4VC.6.25VD.9.375V[答案]:A17.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.15B.8C.7D.1[答案]:D18.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是().A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111[答案]:A19.在下列逻辑电路中,是时序逻辑电路的有()A.加法器B.读/写存储器C..编码器D.数值比较器[答案]:B20.函数F=AB+BC,使F=1的输入ABC组合为()A.ABC=000B.ABC=010C.ABC=101D.ABC=110[答案]:D21.下列选项中,叙述不正确的是()A.任意两个不同的最小项之积,值恒为0.B.RAM的特点是一旦停电,所存储的内容不会丢失C.在逻辑代数中,常用的逻辑运算是与非,或非,与或非,异或等D.单向导电特性是半导体二极管最显著的特点[答案]:B22.下列选项中,叙述不正确的是()A.接入滤波电容引入是消除竞争冒险的方法之一B.引入选通脉冲不能消除竞争冒险C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法D.化简电路,减少逻辑器件数目,不能消除竞争冒险[答案]:B23.常用的BCD码有()A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D24.以下参数不是矩形脉冲信号的参数?()A.周期B.占空比C.脉宽D.扫描期[答案]:D25.在何种输入情况下,“与非”运算的结果是逻辑0.()A.全部输入是0B.任一输入是0C.仅一输入时0D.全部输入是1[答案]:D二、多选题1.下列信号中,()是数字信号.A.交流电压B.开关状态C.交通灯状态D.无线电载波[答案]:B,C2.小数"0"的反码形式有().A.0.0 0B.1.0 0C.0.1 (1)D.1.1 (1)[答案]:A,D3.设两输入或非门的输入为x 和y,输出为z,当z 为低电平时,有().A.x 和y 同为高电平B.x 为高电平,y 为低电平C.x 为低电平,y 为高电平D.x 和y 同为低电平[答案]:A,B,C4.在下列触发器中,输入没有约束条件的是().A.时钟R-S 触发器B.基本R-S 触发器C.主从J-K 触发器D.维持阻塞D 触发器[答案]:C,D5.四位双向移位寄存器74194控制输入端S 1S 0的取值可以是().A.00B.01C.10D.11[答案]:A,B,C,D三、判断题1.原码和补码均可实现将减法运算转化为加法运算.()[答案]:错误2.逻辑函数(0,2,5) m C)B,F(A,∑=,则7)m(1,3,4,6,C)B,(A,F ∑=.()[答案]:正确3.由与非门构成的基本RS触发器不允许两个输入端同时为0.()[答案]:正确4.由逻辑门构成的电路一定是组合逻辑电路.()[答案]:错误5.同步时序电路中作为存储元件的触发器必须是带时钟控制端的触发器.() [答案]:正确6.脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲.() [答案]:正确7.最大等效类是指包含状态数目最多的等效类.()[答案]:错误8.Mealy型电路的输出是输入和状态的函数.()[答案]:正确9.用三个触发器作为存储元件可构建一个同步模10计数器.()[答案]:错误10.并行加法器采用先行进位(并行进位)的目的是简化电路结构.()[答案]:错误。
(完整版)数字电路与逻辑设计试卷
一. 选择题(在每小题的备选答案中选出一个正确的答案,并将正确答案的号码填在题干的括号内。
1. 在逻辑关系中,决定事物结果的诸条件中,只要有任何一个满足,结果就会发生的逻辑关系是( )A .与关系B .或关系C .非关系D .与或非关系2.如图所示电路,输出Y 为( )A .0B .1C .ABD .高阻态3. 已知AB Y =1,B A Y +=2,则Y 1和Y 2满足逻辑关系( )。
A .21Y Y =B .21Y Y =C . 121=⋅Y YD .021=+Y Y4.某二位时序电路的状态转换图如下所示,从该图中可以判断这是一个( )计数器。
A .二进制加法B .二进制减法C .二位环型D .三进制5.图中所示电路的逻辑功能是( )A .CMOS 反相器B .传输门C .多谐振荡器D .单稳态触发器 6.下列四个存储器中,存储容量最大的是( )A .1024×2B .1024×4C .2048×2D .4096×27. 在逻辑关系中,决定事物结果的诸条件均满足,结果才会发生的逻辑关系是( )A .与关系B .或关系C .非关系D .与或非关系8. 已知AB Y =1, B A Y +=2, 则Y 1和Y 2 满足逻辑关系( )A .21Y Y =B .21Y Y =C .021=+Y YD .B A Y Y +=+21 9.如图所示TTL 电路实现的逻辑关系是( )A .Y=0B . Y=AC . B A Y +=D .B A Y +=10. 在数字系统中,将两个n 位二进制数A 、B 进行比较,以判别其大小的逻辑电路称为( )A .加法器B .译码器C .数据比较器D .数据选择器11. 将D 触发器接成如图所示电路,则 Q n+1 =( )A .Q nB .C .0D .112. 1024×4位的RAM 有( )位数据线。
A .1024B .10C .8D .4二. 填空题1.八进制数52,其对应的二进制数为 。
数字电路与逻辑设计考核试卷
D.触发器
12.以下哪些是数字电路设计中常用的设计原则?( )
A.最小化原则
B.最优化原则
C.模块化原则
D.可测试性原则
13.以下哪些部件可以实现数字信号的放大和驱动?( )
A.逻辑门
B.触发器
C.译码器
D.驱动器
14.以下哪些是常见的数字电路测试方法?( )
A.静态测试
B.动态测试
C.功能测试
A. RS触发器
B.加法器
C. D触发器
D. JK触发器
2.以下哪些逻辑门可以实现“逻辑非”功能?( )
A.非门
B.或非门
C.与非门
D.异或门
3.以下哪些编码方式属于二进制编码?( )
A. BCD码
B.格雷码
C.汉明码
D. 8421码
4.以下哪些是组合逻辑电路的例子?( )
A.译码器
B.计数器
C.多路选择器
4.二进制编码中,8421码是一种______编码方式。
5.在时序逻辑电路中,触发器在______的作用下改变状态。
6.数字电路设计中,为了减少“竞争-冒险”现象,可以采取增加______或使用______等方法。
7.在数字电路中,______用于实现数据的串行到并行转换,而______用于实现数据的并行到串行转换。
A.时钟信号
B.同步复位
C.异步复位
D.双沿触发
(结束)
三、填空题(本题共10小题,每小题2分,共20分,请将正确答案填到题目空白处)
1.在数字电路中,基本逻辑门包括与门、或门、非门和______门。
2.一个触发器能够存储一个二进制位,通常称为一个______。
3.在组合逻辑电路中,输出仅仅取决于输入信号的______和______。
数字电路模拟试题
《数字逻辑分析与设计》模拟试题一、 单项选择题1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。
A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器B. 译码器C. 数值比较器D. 计数器3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。
A. 32B. 16C. 8D. 45. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步B. Qn+1与S 同步C. Qn+1与R 同步D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCDB. A B CDC. A B C DD. AB C D7. 与A B C ++相等的为( )A. A B C ∙∙B. A B C ∙∙C. A B C ++8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F =图19. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。
A. AC AB F +=B. C B AB F +=C. AC B A F +=D. AC B A F +=10. 要实现n n Q Q =+1,JK 触发器的J 、K 取值应为( )。
A J=K=0B J=K=1C J=0 K=111. 可以用来实现并/串转换和串/并转换的器件是( ) A. 计数器B. 全加器C. 移位寄存器D. 存储器12. 下列触发器中没有计数功能的是( )A. RS 触发器B. T 触发器C. JK 触发器D. T ˊ触发器13. 某逻辑电路输入A 、B 和输出Y 的波形如图2所示,则此电路实现的逻辑功能是( )A. 与非B. 或非C. 异或D.异或非图214. 若两个逻辑函数相等,则它们必然相同的是( ) A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为( )A. 译码器B. 编码器C. 数据选择器D. 数据分配器二、 填空题1. 完成下列数制之间的转换(25.25)10=( )2=( )82. 十进制数7对应的8421码为 ,对应的余3码为 。
数字电路与逻辑设计试题4
《数字电路与逻辑设计》试题4参考答案一.填空题<10>1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式不是唯一的,而其标准表达式是唯一的.2.任意两个最小项之积为0,任意两个最大项之和为1.3.对于逻辑函数BCAABF+=,但这可能=,为了化简,利用逻辑代数的基本定理,可表示为CAB+ACF+引起0型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为AA+. 4.当我们在计算机键盘上按一个标为"9〞的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为39.5.在3.3V供电的数字系统里,所谓的高电平并不是一定是3.3V,而是有一个电压范围,我们把这个电压范围称为高电平容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为低电平容限.二.选择题<10>1.在下列程序存储器的种类中,可在线改写的有b d.a. PROM;b. E2PROM;c. EPROM;d. FLASH_M2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普与应用的实现方式是d.a. 机械式;b.电磁式;c.分立元件式;d. 集成电路3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种.下列各项中,为组合逻辑电路的是befgi,为时序逻辑电路的是acdh.a. 触发器;b. 译码器;c.移位寄存器;d.计数器;e. 加法器;f.编码器;g. 数值比较器;h. 寄存器;i. 多路选择器4.卡诺图上变量的取值顺序是采用b的形式,以便能够用几何上的相邻关系表示逻辑上的相邻.a.二进制码;b.循环码;c. ASCII码;d. 十进制码5.在可编程逻辑芯片中,有PROM、PAL、GAL、CPLD等多种结构方式,其中PROM是b,PAL是c,GAL 是a,CPLD是a.a. 与阵列可编程;b.或阵列可编程;c. 与或阵列皆可编程三.简答题<50>1.分别画出JK和D触发器的电路符号图,并分别画出将JK触发器转换成D触发器以与将D触发器转换成JK触发器的电路连接图.答:JK 和D 触发器的电路符号图如下图所示,JK 触发器转换成D 触发器以与将D 触发器转换成JK 触发器的电路连接图也如下图所示.2.三个人在做翻手掌游戏,当有一位出掌信息〔掌心、掌背〕与其他两位不同时,该位出局.请按组合逻辑电路设计的步骤,写出表示所有出局可能的函数表达式,并画出其电路图.答:三人命名为A 、B 、C,掌心为1,掌背为0,F 是输出函数,为1表示有人出局.则有如下真值表.3.请分别说明A/D 与D/A 转换器的作用,说明它们的主要技术指标,并进一步说明在什么情况下必须在A/D转换器前加采样·保持电路.答:A/D 与D/A 转换器是连接模拟电路和数字系统的接口电路,A/D 将模拟信号转换成数字信号,D/A 将数字信号转换为模拟信号.它们的主要技术指标有转换分辨率〔或位数〕和转换时间〔或建立时间〕.对于快速变化的被转换信号,因为A/D 转换需要一定的时间,如果在A/D 转换期间,模拟信号量在变化,就需要加采样·保持电路.4.用ROM 构成能实现函数2x y =的运算表电路〔注:输入x 为3位二进制数B2、B1、B0,输出y 为5位二进制数Y5、Y4、Y3、Y2、Y1、Y0〕. 答:根据题意,实现这种运算的真值表如下:J K由上表可得函数如下:5.请分别写出图5.1和图5.2的表达式.答:图5.1的表达式为DAF+B=,CCDAB图5.2的表达式为)F++++(=,++CBCAA)(BDD四.分析设计题<30>1.请设计一个两位二进制比较电路〔进行比较的两个两位二进制数分别为A1、A0和B1、B0〕.解:由题意,其输出有F1、F2、F3三个函数,F1表示Ai>Bi、F1表示Ai=Bi、F1表示Ai<Bi.则有如下真值表:可得各自的表达式如下:由此可得各自的实现电路图如下:2.用J-K触发器设计一个七进制可逆计数器,要求当X=1时,进行加1计数;当X=0时,进行减1计数,并判定它们能否自启动.解:根据题意,三个JK触发器分别为Q2Q1Q0,可得实现上述功能的状态转换图为:由状态转换图可得总的卡偌图为:由此可得各自的卡偌图.Q0的卡偌图为:Q0的表达式为:Q1的卡偌图为:Q1的表达式为:Q2的卡偌图为:Q2的表达式为:Y1的卡偌图为:12Y2的卡偌图为:012由Q2Q1Q0组成的状态方程,根据JK 触发器的特征方程n n n Q K Q J Q +=,可得J0、K0,J1、K1,J2、K2的驱动方程,由触动方程与输出方程Y1、Y2可画出其电路图,同时非有效状态111可以进入计数器循环体,因此可自启动.。
数字电路与逻辑设计试题
《数字电路与逻辑设计》试题3参考答案一. 填空题(10)1. 一个触发器有Q 和Q 两个互补的输出引脚,通常所说的触发器的输出端是指 Q ,所谓置位就是将输出端置成 1 电平,复位就是将输出端置成 0 电平。
2. 我们可以用逻辑函数来表示逻辑关系,任何一个逻辑关系都可以表示为逻辑函数的 与或 表达式,也可表示为逻辑函数的 或与 表达式。
3.计数器和定时器的内部结构是一样的,当对不规则的事件脉冲计数时,称为 计数 器,当对周期性的规则脉冲计数时,称为 定时 器。
4.当我们在计算机键盘上按一个标为“3”的按键时,键盘向主机送出一个ASCII 码,这个ASCII 码的值为 33H 。
5.在5V 供电的数字系统里,所谓的高电平并不是一定是5V ,而是有一个电压范围,我们把这个电压范围称为 高电平噪声 容限;同样所谓的低电平并不是一定是0V ,而也是有一个电压范围,我们把这个电压范围称为 低电平噪声 容限。
二. 选择题(10)1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有 b结构,否则会产生数据冲突。
a. 集电极开路;b. 三态门;c. 灌电流;d. 拉电流2.TTL 集成电路采用的是 b 控制,其功率损耗比较大;而MOS 集成电路采用的是 a 控制,其功率损耗比较小。
a. 电压;b.电流;c. 灌电流;d. 拉电流3. 欲将二进制代码翻译成输出信号选用 b ,欲将输入信号编成二进制代码选用 a ,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用 c ,欲实现两个相同位二进制数和低位进位数的相加运算选用 e 。
a. 编码器;b. 译码器;c. 多路选择器;d. 数值比较器;e. 加法器;f. 触发器; g. 计数器; h. 寄存器4. 卡诺图上变量的取值顺序是采用 b 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
a. 二进制码; b. 循环码; c. ASCII 码; d. 十进制码5. 根据最小项与最大项的性质,任意两个不同的最小项之积为 0 ,任意两个不同的最大项之和为1 。
专科《数字电路与逻辑设计》模拟题试卷
专科《数字电路与逻辑设计》模拟题试卷一. (共75题,共150分)1. 多少个二进制数字可以组成一位十六进制数字?()(2分)A.2B.3C.4D.5★检查答案标准答案:C2. 二进制数(1111101.0101)2转换为八进制为:()(2分)A.037.25B.175.24C.125.3l25D.761.2★检查答案标准答案:B3. 十进制数9的8421码为()。
(2分)A.1000B.1011C.1001D.1010★检查答案标准答案:C4. 二进制数?0.1011的原码是()。
(2分)A.1.1011B.0.1011C.1.0100D.1.0101★检查答案标准答案:A5. 逻辑函数=()。
(2分)A.A+ B+ CB.C.1D.0★检查答案标准答案:C6. 逻辑函数的F(A,B,C)=的标准与或式为()。
(2分)A.B.C.D.★检查答案标准答案:D7. 与逻辑函数F=相等的函数为()。
(2分)A.ABB.C.D.AB+C★检查答案标准答案:D8. 逻辑函数的反函数为()(2分)A.B.C.D.★检查答案标准答案:B9. 在下列三个逻辑函数表达式中,哪一个是最小项表达式?()(2分)A.B.C.D.★检查答案标准答案:A10. 逻辑函数式F=等于()。
(2分)A.0B.1C.AD.★检查答案标准答案:B11. 下列几种TTL电路中,输出端可实现线与功能的电路是()。
(2分)A.或非门B.与非门C.异或门D.OC门★检查答案标准答案:D12. 典型的TTL与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V★检查答案标准答案:A13. 基本RS触发器在正常工作时,它的约束条件是,则它不允许输入S和R的取值分别为()。
(2分)A.0,0B.0,1C.1,0D.1,1★检查答案标准答案:D14. 若JK触发器的J=0,K=0,在CLK触发后,输出Q的状态为( )。
专业数字电路与逻辑设计模拟试卷.doc
专业数字电路与逻辑设计模拟试卷多少个二进制数可以构成一个十六进制数?(2分)a2 b . 3 c . 4d . 5检查答案标准答案:c2二进制数(1111101.0101)2到八进制:() (2分)a . 037 . 25 b . 175 . 24 c . 125 . 3l 25d . 761.2检查答案标准答案:B 3。
十进制9的8421代码是()。
(2分)甲1000乙1011丙1001丁1010检查答案标准答案:C 4。
二进制数?0.1011的原始代码是()。
(2分)a . 1 . 1011 b . 0 . 1011 c . 1 . 0100d . 1 . 0101检查答案标准答案:A 5。
逻辑函数=()。
(2分)a.a.b.c.b.c.1d.0检查答案标准答案:C 6。
逻辑函数F(A,B,C)=的标准和或公式是()。
(2分)a.b.c.d .检查答案标准答案:D 7。
等于逻辑函数F=的函数是()。
(2)美国生物化学学会生物化学学会检查答案标准答案:D 8。
逻辑函数的反函数是()(2分)a.b.c.d .检查答案标准答案:B 9。
以下三个逻辑函数表达式中哪一个是最小项表达式?(2分)a.b.c.d .检查答案标准答案:A 10。
逻辑函数公式f=等于()。
(2分)a.0b.1c.a.d .检查答案标准答案:B 11。
在下面的TTL电路中,输出可以实现线路和功能的电路是()。
(2)或非门、与非门、异或门、异或门、正交门检查答案标准答案:D 12。
典型的TTL与非门电路使用的电源电压为()。
(2分)a.5 v b.3.6 v c.0.35 v d.3-18 v检查答案标准答案:A 13。
当基本RS触发器正常工作时,其约束条件是不允许输入S和R的值为()。
(2分)答0、0分0、1分1、0分1、1检查答案标准答案:D 14。
如果JK触发器的J=0且K=0,则输出Q的状态为()。
(2分)a.0b.1c .不变d .用前面的状态q检查反相的答案标准答案:C 15。
数字电路与逻辑设计模拟试卷一
北京语言大学网络教育学院《数字电路与逻辑设计》模拟试卷一注意:1、试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。
请监考老师负责监督。
2、请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3、本试卷满分100分,答题时间为90分钟。
4、本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、下列四个数中,最大的数是()。
[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)102、触发器有两个稳态,存储8位二进制信息要()个触发器。
[A] 2 [B] 8 [C] 16 [D] 323、下列门电路属于双极型的是()。
[A] OC门[B] PMOS [C] NMOS [D] CMOS4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()。
[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X5、以下各电路中,()可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器6、下列逻辑电路中为时序逻辑电路的是()。
[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器7、同步时序电路和异步时序电路比较,其差异在于后者()。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关8、当用专用输出结构的P A L设计时序逻辑电路时,必须还要具备有()。
[A] 触发器[B] 晶体管[C] M O S管[D] 电容9、当用异步I/O输出结构的P A L设计逻辑电路时,它们相当于()。
[A] 组合逻辑电路[B] 时序逻辑电路[C] 存储器[D] 数模转换器10、要构成容量为4K×8的RAM,需要()片容量为256×4的RAM。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
专科《数字电路与逻辑设计》模拟题试卷一.(共 75 题,共 150 分)1. 多少个二进制数字可以组成一位十六进制数字?()(2 分)A.2B.3C.4D.5★检查答案标准答案: C2.二进制数 (1111101.0101)2转换为八进制为 :()(2 分)A.037.25B.175.24C.125.3l25D.761.2★检查答案标准答案: B3.十进制数 9 的 8421 码为()。
( 2 分)A.1000B.1011C.1001D.1010★检查答案标准答案: C4.二进制数 ?0.1011的原码是()。
( 2 分)A.1.1011B.0.1011C.1.0100D.1.0101★检查答案标准答案: A5.逻辑函数 =()。
(2 分)A.A+ B+C B.C.1D.0★检查答案标准答案: C6.逻辑函数的 F(A,B,C ) =的标准与或式为()。
(2 分)A.B.C.D.★检查答案标准答案: D7.与逻辑函数 F=相等的函数为()。
( 2 分)A.ABB.C.D.AB+C★检查答案标准答案: D8.逻辑函数的反函数为()(2 分)A.B.C.D.★检查答案标准答案: B9.在下列三个逻辑函数表达式中 ,哪一个是最小项表达式?()(2 分)A.B.C.D.★检查答案标准答案: A10.逻辑函数式 F=等于()。
(2 分)A.0B.1C.AD.★检查答案标准答案: BTTL电路中 ,输出端可实现线与功能的电路是()。
(2 分)11. 下列几种A.或非门B.与非门C.异或门D.OC 门★检查答案标准答案:D12. 典型的 TTL 与非门电路使用的电源电压为()。
(2分)A.5 VB.3.6 VC.0.35 VD.3—18 V★检查答案标准答案: A13.基本 RS 触发器在正常工作时 ,它的约束条件是 ,则它不允许输入 S 和 R 的取值分别为()。
(2 分)A.0,0B.0,1C.1,0D.1,1★检查答案标准答案: D14.若 JK 触发器的 J=0,K= 0,在 CLK 触发后 ,输出 Q 的状态为 ( )。
(2 分)A.0B.1C.不变D.与前一状态 Q 反相★检查答案标准答案: C15.主从型 JK 触发器的特性方程 ( )。
( 2 分)A.B.C.D.★检查答案标准答案: A16. 用 3 个触发器最多可以表示多少个状态?()(2分)A.2B.3C.6D.8★检查答案标准答案: D17. 同步时序电路设计中 ,状态化简的主要目的是( )。
(2 分)A.减少电路中的触发器B.提高电路速度C.减少电路中的连线D.减少电路中的逻辑门★检查答案标准答案: A18.卡诺图上每个小方格代表一个 ( ) ( 2 分)A.最大项B.最小项C.逻辑函数的取值D.变量的取值★检查答案标准答案: B19.一个数据选择器有 3 个地址输入端 ,最多可以有几个数据信号输出()。
(2分)A.3B.6C.8D.16★检查答案标准答案: C20.下列中规模通用逻辑电路中 ,属于时序逻辑电路的是 : ()(2 分)A.74153 多路选择器B.74138 译码器C.74194 计数器D.74148 编码器★检查答案标准答案: C21.常用的 BCD 码有()。
(2 分)A.8421 码B.余3码C.2421 码D.格雷码★检查答案标准答案: A,B,C22. 一个逻辑函数可以用如下哪些形式来表达?()。
(2 分)A.状态图B.逻辑表达式C.真值表D.流程表★检查答案标准答案: B,C23. 双极型集成电路和单极型集成电路的典型电路分别是哪两种?()(2分)A.CMOSB.FPGAC.TTLD.PLD★检查答案标准答案: A,C24.时序逻辑电路中的存储元件可以采用 ( )。
(2 分)A.T 触发器B.D 触发器C.M 触发器D.JK 触发器★检查答案标准答案: A,B,D25.下列集成电路中 ,属于时序逻辑电路的是 ( )。
( 2 分)A.编码器B.加法器C.寄存器 D.触发器★检查答案标准答案: C,D26. 十进制 19.375 转换成二进制时,应为()(2分)A.10011.011B.101010.011C.10101.001D.10101.101★检查答案标准答案: A27. 二进制数( 1100110111.001)转换成十六进制数为()。
(2分)A.337.2B.637.2C.1467.1D.C37.4★检查答案标准答案: A28.十进制数 7 的 2421 码为()( 2 分)A.0111B.1010C.1011D.1101★检查答案标准答案: D29.余 3 码 1000 对应的 8421 码为()。
( 2 分)A.1000B.0101C.1011D.1001★检查答案标准答案: B30.某 3 变量卡诺图中有 6 个“ 0”方格 2 个“ 1”方格,则相应的标准与或表达式中共有多少个最小项?()(2 分)A.2B.3C.6D.8★检查答案标准答案: A31.逻辑函数 Y=( ) (2 分)A.B.ABC.1D.★检查答案标准答案: A32.逻辑函数 Y=简化为最简后的式子为 ( ) ( 2 分)A.B.C.D.★检查答案标准答案: D33.逻辑函数 F=的对偶函数为 ( ) (2 分)A.B.C.D.★检查答案标准答案: B34. 逻辑函数的标准与-或表达式是由()构成的逻辑表达式。
(2分)A.与项相或B.或项相与C.最小项相与D.最小项相或★检查答案标准答案: C35.函数 F=AB+BC ,如果要使 F=1,则输入 ABC 的取值应该为 ( ) (2 分)A.ABC=000B.ABC=010C.ABC=101D.ABC=110★检查答案标准答案: D36.下图为 TTL 逻辑门,其输出 Y 为()。
(2 分)A.0B.1C.D.★检查答案标准答案: C37.哪种逻辑门在“当所有输入均为 0 时,输出才是 1”? ( ) ( 2 分)A.或门B.与门C.或非门D.与非门★检查答案标准答案: C38.如果 JK 触发器的 J= 1, K= 1,则当时钟脉冲出现时, Qn+1 为()(2分)A.0B.1C.QD.★检查答案标准答案: D39. T 触发器在时钟作用下其次态与现态相反时,则T 端为()(2分)A.0B.1C.任意D.高阻态★检查答案标准答案: B40.设计一个 3 进制的计数器至少需要几个触发器 ? ( ) (2 分)A.1 个B.2 个C.3 个D.4 个★检查答案标准答案: B41. 当 7400 TTL 集成电路的两个输入端均为高电平时,其输出状态是()。
(2分)A.高电平B.低电平C.高阻态D.其它★检查答案标准答案: B42.多路选择器的输出端有 :( ) (2 分)A.1B.2C.3D.4 个★检查答案标准答案: A43. 74LS138 译码器的输入地址码A2A1A0=011 ,则输出是 ( )。
(2 分)A.11111101B.10111111C.11110111D.11111111★检查答案标准答案: C44. 下列逻辑电路中,不是组合逻辑电路的有()。
(2分)A.译码器B.编码器C.全加器D.计数器★检查答案标准答案: D45.欲将二进制代码变换成多个输出信号最好选用 ( ) (2 分)A.编码器B.译码器C.加法器D.数值比较器★检查答案标准答案: B46. 组合逻辑电路的输出与输入的关系可用下面哪些方式描述?()(2分)A.真值表B.状态表C.卡诺图D.时间图★检查答案标准答案: A,C47.与非门的两个输入为下列哪—种时,其输出为 1?( ) (2 分)A.0,0B.0,1C.1,0D.1,1★检查答案标准答案: A,B,C48.对最小项描述正确的有()。
( 2 分)A.两个不同的最小项相与必定为 0B.两个不同的最小项相或必定为 1 C.最小项中每个变量不一定都要出现D.最小项中每个变量都以原变量或反变量的形式出现,且仅出现一次★检查答案标准答案: A,D)。
(2 分)49. 如下电路可组成时序逻辑电路的有(A.译码器B.T 触发器C.数据选择器D.JK 触发器★检查答案标准答案: B,D50.在可编程逻辑芯片中,有 PROM、PAL、GAL 、PLA 等多种结构方式,其中采用与阵列可编程的器件 ( )。
(2 分)A.PROMB.PALC.GALD.PLA★检查答案标准答案: B,C51.(30.25)10 = ( )2 ( 2 分)A.11010.01B.110011.11C.101110.11D.11110.01★检查答案标准答案: D52. 将十进制数 16.125 转换成十六进制数为()(2分)A.10.2B.10.4C.16.2D.16.4★检查答案标准答案: A53. 将二进制 (10111.01)2 转换成八进制数为()(2分)A.17.4B.27.2C.10111.01D.23.25★检查答案标准答案: B54.二进制数- 0.0110 的反码是()(2 分)A.0. 0110B.1.0110C.1. 1001D.1. 1010★检查答案标准答案: C55.带符号位的二进制数的原码为 11101,则对应的十进制为()。
( 2 分)A.B.C.D.★检查答案标准答案: C56. 与逻辑函数相等的函数为()。
(2分)A.B.C.D.★检查答案标准答案: D57.函数的对偶式为()。
( 2 分)A.B.;C.D.★检查答案标准答案: A58.在下列三个逻辑函数表达式中, ( )是最小项表达式。
( 2 分)A.B.C.D.★检查答案标准答案: A59. 已知下列结果中正确的是()(2分)A.Y =AB.Y=BC.Y=A+BD.★检查答案标准答案: C60.卡诺图上每个小方格代表一个 ( ) ( 2 分)A.最大项B.最小项C.逻辑函数的取值D.变量的取值★检查答案标准答案: B61.如果两输入端与非门的输出 z= 0 时,则其输入 x 和 y 的值一定是()(2分)A.至少有一个为 1B.同时为 1C.同时为 0D.至少有一个为 0★检查答案标准答案: B62. 脉冲异步时序逻辑电路中不允许两个或两个以上的输入信号()(2分)A.同时为 0B.同时为 1C.同时改变D.不同★检查答案标准答案: C63.或非门构成的基本 RS 触发器的约束方程为()(2 分)A.B.C.D.★检查答案标准答案: C64. 当 T 触发器的输入端T=1 时, T 触发器的次态等于()。
(2分)A.0B.1C.QD.★检查答案标准答案: D65. 采用奇偶校验进行检错时()(2分)A.只能发现偶数位出错的情况,不能发现奇数位出错的情况B.只能发现奇数位出错的情况,不能发现偶数位出错的情况C.既能发现偶数位出错的情况,又能发现奇数位出错的情况D.有时能发现出错的情况,有时不能★检查答案标准答案: B66.三变量构成的逻辑函数的最小项 m1 和最小项 m7 一定满足 ( ) (2 分)A.B.C.D.★检查答案标准答案: C67.逻辑函数等于()( 2 分)A.B.BC.1D.0★检查答案标准答案: A68.以下哪个电路不是时序逻辑电路 ?()( 2 分)A.计数器B.寄存器C.译码器 D.触发器★检查答案标准答案: C69.欲将 n 位二进制代码变换成 2n 个输出信号应该选用 ( ) 。