数字电子技术数电试题库试卷13

合集下载

《数字电子技术》复习题(含答案)

《数字电子技术》复习题(含答案)

《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。

A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。

A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。

A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。

A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。

A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。

A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。

A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。

A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

数字电子技术试题及答案题库

数字电子技术试题及答案题库

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分一、填空题(每空1分,共20分)1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

数电试题及答案(共11套)

数电试题及答案(共11套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。

2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。

3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。

6、一个四选一数据选择器,其地址输入端有 2 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如图3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术练习题库

数字电子技术练习题库

数字电子技术练习题库数字电子技术练习题库1、由555定时器构成的三种电路中,多谐振荡器不是脉冲的整形电路。

A. 正确B. 错误正确:【A】2、将十进制39.75转换成二进制(100111.11)B。

A. 正确B. 错误正确:【A】3、一个JK触发器可记录一位二进制代码,它有2个稳态。

A. 正确B. 错误正确:【A】4、多谐振荡器有0个稳态。

A. 正确B. 错误正确:【A】5、驱动门电路输出高电平时,所带为拉电流负载,即负载电流从驱动门流向外电路。

A. 正确B. 错误正确:【A】6、数据选择器、触发器、计数器和寄存器,属于组合逻辑电路的是数据选择器。

A. 正确B. 错误正确:【A】8、漏极或集电极开路门电路必须在输出端外接上拉电阻到电源方可正常工作,多个这样的门的输出端直接相连可以实现线与的逻辑功能。

A. 正确B. 错误正确:【A】9、逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的0、1互换,加、乘互换,原变量与反变量互换,就得到F的反函数F。

A. 正确B. 错误正确:【A】10、按逻辑功能分类,触发器可分为D、JK、RS、T等四种类型A. 正确B. 错误正确:【A】11、T触发器的特性方程是Qn+1=T异或Qn。

A. 正确B. 错误正确:【A】12、组合逻辑电路与时序逻辑电路的区别是有无记忆功能。

A. 正确B. 错误正确:【A】13、数字电路中的三极管一般工作在开关状态,线性放大区只是一种过渡状态。

A. 正确B. 错误正确:【A】14、n位移位寄存器,完成一次完整的n位数据存储或输出需要时钟的个数为()A. n2B. 2nC. nD. 2n2正确:【C】15、与ABC+A 函数式相等的表达式是()A. ABCB. AC. AD. ABC+正确:【B】16、三极管工作在开关状态下,其“关”态和“开态,分别指三极管的()A. 截止状态和饱和状态B. 截止状态和放大状态C. 放大状态和饱和状态D. 饱和状态和截止状态正确:【D】17、以下各电路中,()可以产生脉冲定时。

数电试题及答案

数电试题及答案

数电试题及答案# 数字电子技术基础试题及答案## 一、选择题1. 题目:数字电路中最基本的逻辑关系是()。

- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案:AC2. 题目:在数字电路中,以下哪个不是逻辑门的类型? - A. AND门- B. OR门- C. NOT门- D. ADD门答案:D3. 题目:以下哪个是组合逻辑电路的特点?- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案:B## 二、填空题1. 题目:在数字电路中,一个基本的逻辑门至少需要____个输入端。

答案:22. 题目:触发器是一种具有______功能的逻辑电路。

答案:记忆3. 题目:在数字电路设计中,使用______可以减少噪声对电路的影响。

答案:滤波器## 三、简答题1. 题目:请简述什么是二进制数,并给出一个二进制数到十进制数的转换例子。

答案:二进制数是一种数制系统,它只使用两个数字:0和1。

在二进制数中,每一位的权重是2的幂次方,从右到左依次增加。

例如,二进制数1011转换为十进制数的过程如下:- 1 * 2^3 = 8- 0 * 2^2 = 0- 1 * 2^1 = 2- 1 * 2^0 = 1- 8 + 0 + 2 + 1 = 112. 题目:解释什么是同步时序逻辑电路,并简述其特点。

答案:同步时序逻辑电路是一种在统一时钟信号控制下工作的数字电路。

其特点是电路的状态转换完全依赖于时钟信号的上升沿或下降沿,这保证了电路的同步操作,减少了由于时钟偏差引起的不确定性。

## 四、计算题1. 题目:给定一个逻辑表达式 Y = A'B + AB',求当 A = 1, B = 0时,Y 的值。

答案:首先,根据给定的 A 和 B 的值,我们可以计算 A' 和 B': - A' = NOT A = NOT 1 = 0- B' = NOT B = NOT 0 = 1然后,将这些值代入逻辑表达式 Y:- Y = A'B + AB' = 0 * 0 + 1 * 1 = 0 + 1 = 1## 五、应用题1. 题目:设计一个简单的数字电路,实现一个四人投票系统,其中每个人可以投赞成票(1)或反对票(0)。

数字电子技术试卷及答案

数字电子技术试卷及答案

一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。

1.一位十六进制数可以用多少位二进制数来表示?( C )A . 1B . 2C . 4D . 162.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.32 14.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC;B.1.1RC;C.1.4RC;D.1.8RC;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。

《数字电子技术》考试试卷及参考答案

《数字电子技术》考试试卷及参考答案

课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。

2. 满足输入全为1,输出才为0的逻辑关系有 。

3. 1位数值比较器,比较结果为A>B 时,输出F= 。

4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。

当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。

5. TTL 与非门多余输入端的处理方法是 。

6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。

7. TTL 三态门的三种可能的输出状态分别是 、 和 。

8. 时序电路一般由 和 两部分组成。

9. 要存储16位二进制信息需要 个触发器。

10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。

11. TTL 电路如图所示,输出端表达式为P 2= 。

二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。

A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。

A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。

A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。

A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。

A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。

数电试题及答案

数电试题及答案

数电试题及答案# 数字电子技术基础试题及答案## 一、选择题1. 题目:在数字电路中,最基本的逻辑关系是()。

- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案:AC2. 题目:在数字电路设计中,以下哪个元件不是基本的逻辑门?() - A. AND门- B. OR门- C. NOT门- D. TRIAC答案:D3. 题目:以下哪个逻辑表达式表示的是与非逻辑(NAND)?()- A. \( \overline{A + B} \)- B. \( A \cdot B \)- C. \( A + \overline{B} \)- D. \( A \cdot \overline{B} \)答案:A## 二、填空题1. 题目:在数字电路中,一个3输入的AND门,当输入全为高电平时,输出才为______。

答案:高电平2. 题目:一个D触发器的Q端输出与D端输入的关系是,当D触发器的时钟信号为高电平时,Q端输出与D端输入______。

答案:相同3. 题目:在数字电路中,一个4位二进制计数器可以计数到的最大十进制数是______。

答案:15## 三、简答题1. 题目:请简述什么是同步计数器,并说明其特点。

答案:同步计数器是一种数字电路中的计数器,其特点是所有的触发器都使用同一个时钟信号进行同步。

这种计数器的优点是计数速度快,计数精度高,但缺点是设计复杂,占用芯片面积大。

2. 题目:什么是逻辑门的封装?请举例说明。

答案:逻辑门的封装是指将逻辑门电路封装在一个物理外壳内,以便于电路的集成和使用。

例如,一个74LS00芯片就是一个包含四个2输入NAND门的封装。

## 四、计算题1. 题目:给定一个逻辑表达式 \( Y = \overline{A \cdot B + C} \),请使用卡诺图化简该表达式。

答案:- 首先,将表达式转换为卡诺图形式。

- 然后,找出覆盖所有1的最小矩形。

- 最后,根据这些矩形写出最简表达式,例如 \( Y =\overline{A} \cdot \overline{C} + \overline{B} \cdot C \)。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。

答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。

答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。

答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。

数字电子技术试题库和答案解析汇总

数字电子技术试题库和答案解析汇总

数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。

A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.84. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101B. 10111111C. 11110111D.111111116. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。

A .15B .8C .7D .17. 随机存取存储器具有( )功能。

A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

数字电子技术省级试卷库试卷13.doc

数字电子技术省级试卷库试卷13.doc

浙江省高等教育电子电气类本科专业统一考试数字电子技术试卷13一、填空题(本大题共10小题,每空格1分,共10分)请在每小题的空格中填上正确答案。

错填、不填均无分。

I.将十进制数18. 625转换成二进制数为 o2.逻辑代数的基本规则有规则、反演规则和对偶规则3神。

3.逻辑函数的两种标准形式为形式和最大项之积形式。

4.卡诺图中的最小项具有相邻性和几何位置相邻性。

5.将两个OC门结构的与非门线与连接即可得到的逻辑功能。

6.8线一3线编码器74LS148处于编码状态时,当输入7"6R=110时,输出可〜万=。

7.对于T触发器,当下=1时,触发器处于状态。

8.描述时序电路的逻辑表达式为输出方程、和驱动方程。

9.逻辑电路可分为组合逻辑电路和两大类。

10.模/数转换器(ADC)的四个步骤是:取样、保持、量化、—。

二、选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

II .十进制数72对应的二进制数和十六进制数分别为 o 【】A. 01110010B, 42HB. 1001110B, 4EHC. 1001000B, 48HD. 1001110B, 9CH12.若ABCDEFGH为最小项,则它有逻辑相邻项个数为。

【】A. 8B. 82C. 28D. 1613.函数F = AB+C + D的反演式尸=o [ 】A. ABCDB. (A+万)C万C. (7+ Z^)(C+D)D. (A + B) CD14.设图1所示电路中,对于能实现件人功能的电路是。

CMOS15.TTL与非门的低电平输入电流/IL为1.6mA,高电平输入电流加为IO II A,最大灌入电流/OL 为16mA,最大拉出电流/OH为400uA,则其扇出系数N为。

[】16.用或非门构成基本SR锁存器,当SR发生变化时,将产生竞态(状态不定)现象。

《数字电子技术》试题库

《数字电子技术》试题库

数字电子技术一.选择题(每小题1.5分) 第一章:1.正逻辑是指( )A.高电平用“1”表示,低电平用“0”表示B.高电平用“0”表示,低电平用“1”表示C.高电平、低电平均用“1”或“0”表示2.8421BCD 码01100010表示十进制数为( ) A.15 B.98 C.62 D.423. 若1101是2421码的一组代码,则它对应的十进制数是( )A.9B.8C.7D.6第二章:1. 下列各式中哪个是四变量A 、B 、C 、D 的最小项?( ) A.A′+B′+C B.AB′C C.ABC′DD.ACD2. AB+A 'C+( )=AB+A 'CA.A C 'B.B 'CC.ACD.BC3. F=A (A '+B )+B (B+C+D )=( )A.BB.A+BC.1D.C 4.AB C '+A D '在四变量卡诺图中有( )个小格是“1”。

A. 13 B. 12 C. 6 D. 5 5. A ⊕1⊕0⊕1⊕1⊕0⊕1=( )。

A. AB.A 'C. 0D. 1 6. F(A ,B ,C)的任意两个最小项之积=( )A. 0B. 1C. ()ABC 'D. ABC7.已知函数F 1=(A ⊕B)C+AB,F 2=AB+AC+BC ;试问F 1与F 2的关系是( ) A.相等 B.反演 C.对偶 D.不相关 8. 下列逻辑等式中不成立的是( ) A .()A B '+=A B ''B.()AB '=A B ''+C.A '+AB=A+BD.A+AB=A9. 某函数卡诺图中有4个“1”几何相邻,合并成一项可消去( )个变量。

A. 1 B. 2 C. 3 D. 4 第三章:1.当TTL 与非门的输入端悬空时相当于输入为( ) A.逻辑0B.逻辑1C.不确定D.0.5V2.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有( )结构,否则会产生数据冲突。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

广东海洋大学 —— 学年第二学期
《数字电子技术基础》课程试题
课程号: 16632205
√ 考试 □ A 卷 √ 闭卷
一、填空题(每空1分,共15分):
1.(93)10=( )2=( )16=( )8421BCD 码。

2. (-58)10的反码为 ;补码为 。

(用8位二进制表示) 3.一个8位D/A 转换器的转换比例系数k 为0.12V ,当输入代码为00110010时,输出电压为 。

4.对n 个变量来说,最小项共有 个;所有的最小项之和恒为 。

5.三个D 触发器构成计数器,最多有效状态为 ;若要成十进制计数器,则需要 个触发器,它的无效状态有 个。

6.若输入变量A=1,则F = A ⊕B = 。

7.对于JK 触发器,若K J ==1,则构成 触发器。

8.一个8位数的D/A 它的分辨率是 。

9.数字电路中存在回差电压的电路是 。

二、判断题(对的打√,错的打×;每小题1分,共10分):
( )1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。

( )2、把二个4进制计数器进行级联可得到一个8进制计数器。

( )3、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。

( )4、OC 门和TSL 门均可实现“线与”功能。

( )5、当与门的控制端为0时,信号不可以传送。

班级:

名:

号:
试题共 7 页
加白纸 1 张


线GDOU-B-11-302
( )6、一个模十的计数器可做一个十二分频器使用。

( )7、计数器和数字比较器同属于时序逻辑电路。

( )8、若接通电源后能自动产生周期性的矩形脉冲信号,则该电路是多谐振荡器。

( )9、用4片256×8的RAM 芯片可构成1024×8的存储器。

( )10、单稳态触发器的分辨时间T d ,由外加触发脉冲决定。

1.5个触发器可以构成能寄存( )位二进制数码的寄存器。

A 、4;
B 、5;
C 、6;
D 、10; 2.若逐次逼近型ADC 的输出为8位,设时钟脉冲频率为1MHz ,则完成一 次转换操作需要( )。

A 、8us ;
B 、10us ;
C 、12us ;
D 、16us ; 3.十六路数据选择器应有( )选择控制端。

A 、8;
B 、6;
C 、4 ;
D 、2。

4.若某模拟输入信号含有600Hz 、1KHz 、3KHz 、6KHz 等频率的信号,则该ADC 电路的采样频率应大于等于( )。

A 、1.2KHz ;
B 、6KHz ;
C 、2KHz ;
D 、12KHz ; 5.如图(1)真值表,B 、C 为输入变量,则输入与输出变量是( )。

A 、与非门;
B 、或非门;
C 、异或门;
D 、同或门; 图(1)6.三态门电路的输出可以为高电平、低电平及( )。

A 、 0 ;
B 、1;
C 、高阻态;
D 、导通状态;
7.有一计数器,其状态转换图如图(2)所示,则该计数器( )。

A 、能自启动; B 、不能自启动; C 、不好判断。

图(2)
8.有门电路如图(3)所示,则其输出Z 的逻辑表达式为( )。

A 、Z=0; B 、Z=(A+B )'; C 、Z=1; D 、Z=(AB )'。

图(3) 9.下列所示触发器中属上降沿触发的是( )。

(A ) (B ) (C )
10.正逻辑的高电平表示为( )。

A 、 0 ;
B 、1;
C 、原变量;
D 、反变量;
四、逻辑函数化简(每小题3分,共6分): (1)F 1(A ,B ,C )= C B C A AB ''++
(2)F 2(A ,B ,C ,D ) = Σm (0,2,6,7,8)+Σd (10,11,12,13,14,15)
1 1 1
0 0 0 1 0 00 1 10 0 1010 1 1 0
1 0 1/0
/0
/0
/0
/0
/1/0/0
五、分析题(共22分)
1、(8分)写出如图(4)所示电路的输出Y1、Y2的逻辑函数式。

(74HC138是3-8线译码器)
图(4)
2、(8分)由集成计数器74LS161组成的电路如图(5)所示,分析电路
(1)画出电路的状态转换图(Q
3Q
2
Q
1
Q
);
(2)分析电路的功能。

(74161的功能表见第8页附录)
图(5)
3.(6分)有一逻辑电路如图(6)所示,试写出其输出逻辑表达式。

图(6) 六、(12分)电路如图(7)所示。

设各触发器的初态为0,试写出电路的驱动方程、状态方程和Z 的输出方程;画出CP 脉冲作用下Q 1、Q 2和Z 端的输出波形。

图(7)
A
CP
D J K
FF 1
FF 2
Q 1 Q 2 Z ≥1
七、设计题(25分): 1.(12分)设计一个三人表决电路,结果按“少数服从多数”的原则决定。

要求用八选一数据选择器CT54LS151实现。

CP
A
F=ABC+ABC+AB
A B C
2.(7分)试利用复位端r C 将同步十进制计数器74LS160接成六进制计数器。

且画出状态转换图。

(其功能表见第8页附录)
3.(6分)试用555定时器设计一个单稳态触发器,要求输出脉冲宽度为11ms 。

(设电阻为10K )
D 3 D 2 D 1 D
C r
ET EP
CP
Q 3 Q 2 Q 1
Q 0
CO
LD
74LS160 555
V O V CO
V CC R D GND
TH
DISC
TR 7
2
6
3
5
8
4
1
附录:
:。

相关文档
最新文档