华南农业大学珠江学院期中考试数字电子技术试卷及答案
2018-2019期中考试数字逻辑电路 试卷答案
广东白云学院 2018—2019 学年第一学期期中考试《数字电子技术》参考答案21.数制转换:74=(1001010 )B=(4A )H。
2.-1100101的原码为(11100101),反码为(10011010),补码为(10011011)。
3.与非门的逻辑表达式为(ABY ),当输入有0时输出为( 1 ),其逻辑符号为()。
4. n个变量的逻辑函数全部最小项有(2n)个。
5. 分析组合逻辑电路时,一般根据(逻辑电路)写出输出逻辑函数表达式;设计组合逻辑电路时,根据设计要求列出(真值表),再写出输出逻辑函数表达式。
6. 时序逻辑电路的特点是输出状态与当前输入的状态(有关),与电路原有状态(有关)。
二、选择题(请选择正确答案填写在括号内。
每题3分)1.十进制数386的8421BCD码是( B )。
A、0011 0111 0110B、0011 1000 0110C、1000 1000 0110D、0001 1000 00102. 要使输入为A、B的两输入或门输出低电平,要求输入为( C )。
A、A=1、B=0B、A=0、B=1C、A=0、B=0D、A=1、B=13. 从多个输入数据中选择其中一个输出的电路是( B )。
A 、 加法器B 、数据选择器C 、 数值比较器D 、编码器4. 下面不属于时序逻辑电路的是( D )。
A 、 计数器B 、寄存器C 、 触发器D 、译码器三、判断题(正确填入“√”,错误填入“X ”。
每题3分) 1.( X )二进制数有0~9十个数码,进位关系为逢二进一。
2.( √ )逻辑函数Y A BC =+又可写成()()Y A B A C =++。
3. ( X )组合逻辑电路只有多输出端,没有单输出端。
四、综合题1. 写出以下逻辑电路图中1Y 、2Y 、3Y 和Y 的表达式。
( 10分 )解:Y1=AB ,B A AB A AY Y +=+==12,A B BY Y +==13 B A B A B A Y Y Y ⊕=++==))((322. 将下式变换为最小项之和的表达式。
【VIP专享】华南农业大学珠江学院期中考试数字电子技术试卷及答案
9.设 A、B、C 为逻辑变量,若 A+B=A+C,则 B=C。 10.999 个 1 异或的结果为 0 。 】
试卷第 1 页(共 8 页)
对全部高中资料试卷电气设备,在安装过程中以及安装结束后进行高中资料试卷调整试验;通电检查所有设备高中资料电试力卷保相护互装作置用调与试相技互术关,通系电1,力过根保管据护线生高0不产中仅工资2艺料22高试2可中卷以资配解料置决试技吊卷术顶要是层求指配,机置对组不电在规气进范设行高备继中进电资行保料空护试载高卷与中问带资题负料2荷试2,下卷而高总且中体可资配保料置障试时2卷,32调需3各控要类试在管验最路;大习对限题设度到备内位进来。行确在调保管整机路使组敷其高设在中过正资程常料1工试中况卷,下安要与全加过,强度并看工且25作尽52下可22都能护可地1关以缩于正小管常故路工障高作高中;中资对资料于料试继试卷电卷连保破接护坏管进范口行围处整,理核或高对者中定对资值某料,些试审异卷核常弯与高扁校中度对资固图料定纸试盒,卷位编工置写况.复进保杂行护设自层备动防与处腐装理跨置,接高尤地中其线资要弯料避曲试免半卷错径调误标试高方中等案资,,料要编试求5写、卷技重电保术要气护交设设装底备备置。4高调、动管中试电作线资高气,敷料中课并设3试资件且、技卷料中拒管术试试调绝路中验卷试动敷包方技作设含案术,技线以来术槽及避、系免管统不架启必等动要多方高项案中方;资式对料,整试为套卷解启突决动然高过停中程机语中。文高因电中此气资,课料电件试力中卷高管电中壁气资薄设料、备试接进卷口行保不调护严试装等工置问作调题并试,且技合进术理行,利过要用关求管运电线行力敷高保设中护技资装术料置。试做线卷到缆技准敷术确设指灵原导活则。。:对对在于于分调差线试动盒过保处程护,中装当高置不中高同资中电料资压试料回卷试路技卷交术调叉问试时题技,,术应作是采为指用调发金试电属人机隔员一板,变进需压行要器隔在组开事在处前发理掌生;握内同图部一纸故线资障槽料时内、,设需强备要电制进回造行路厂外须家部同出电时具源切高高断中中习资资题料料电试试源卷卷,试切线验除缆报从敷告而设与采完相用毕关高,技中要术资进资料行料试检,卷查并主和且要检了保测解护处现装理场置。设。备高中资料试卷布置情况与有关高中资料试卷电气系统接线等情况,然后根据规范与规程规定,制定设备调试高中资料试卷方案。
华南农业大学珠江学院期中考试数字电子技术试卷及答案
华南农业大年夜学珠江学院期中测验试卷--学年度下学期测验科目:数字电子技艺测验年级:____级测验模范:〔闭卷〕A卷测验时辰:120分钟学号姓名年级专业一、揣摸题〔今大年夜题共10小题,每题1分,共10分〕1.十进制数9的8421BCD码是1001,10的8421BCD码是1010.【X】2.逻辑函数都能够表现成最小项之跟的办法.【√】3.因为编码器是一种多输入多输入的组合逻辑电路,因此编码器在某一时辰能对多个输入旗号暗记进展编码。
【X】4.逻辑函数表白式办法不存在独一性。
【√】5.半导体三极管是一种电压操纵器件,而场效应管是一种电流操纵器件。
.【X】6.左图电路完成Y=·。
【X】7.进展逻辑运算:A+A=A,A·A=A,AA=A。
【X】8.在逻辑函数中,束缚前提的值恒为0。
【√】9.设A、B、C为逻辑变量,假定A+B=A+C,那么B=C。
【X】10.999个1异或的后果为0。
【X】二、单项选择题〔今大年夜题共10小题,每题1分,共10分〕。
1.假定输入变量A、B全为0时,输入F=1,那么其输入与输入的关联是【C】。
A.异或B.同或C.与非D.或非3个变量的时分2.曾经清晰F=,选出以下【D】能够确信使F=0的状况:A.A=0,BC=1 B.B=1,C=1C.C=1,D=0 D.BC=1,D=13.图示各个CMOS门电路输入端逻辑表白式的是【C】。
A.B.C.D.4.一四输入端与非门,使其输入为0的输入变量取值组合有【A】种。
A.1B.7C.8D.155.测得某逻辑门输入A、B跟输入Y的波形如以以以下图,那么Y(A,B)的表白式是【A】。
A.B.C.D.6.异或门F=AB两输入端A、B中,A=0,那么输入端F为【B】A.ABB.BC.D.07.以下器件中,属于组合逻辑电路的是【C】A.计数器跟全加器B.存放器跟比拟器C.全加器跟比拟器D.计数器跟存放器8.在以下逻辑函数中,F恒为0的是【C】A.F〔ABC〕=B.F〔ABC〕=++C.F〔ABC〕=D.F〔ABC〕=++9.格雷〔Gray〕码的特点是相邻码组中有_____C___位码相异。
数字电子技术测试试卷与答案精选全文完整版
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
大学数字电子技术试题答案
大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
电子信息工程数字电子技术专业第一学期期中考试题试卷及答案
XXX 学年第一学期期中考试试卷专业: 电子信息工程 课程:数字电子技术 年级:XX 级一、单项选择题(本大题共10小题,每小题1分,共10分)在每小题列出的四个备用选项中只有一个符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
1、逻辑函数F (A,B,C,D )=∑m (0,2,6,7,8,10,14,15)化简为最简“与或”表达式为: [ B ]。
A.F CDBC ; B.FBD BC ; C.FCDBC ; D.FCDBC ;2、逻辑函数F (A,B,C )=A ⊙C 的最小项标准式为: [ D ]。
A.F=∑m (0,2,6,7);B.F=∑m (0,2,7);C.F=∑m (1,3,6);D.F=∑m(0,2,5,7); 3、四变量函数F(A,B,C,D)的最小项m 12为:[ A ]。
A. ABC D ; B.A BC D ;C. ABC D ;D.AB C D ;4、已知逻辑变量A 、B 、F 的波形图如图1所示,则F 与A 、B 的逻辑关系是: [ C ]。
学号_____________ 班级___________ 姓名________ 考场号____ 座位号____- - - -- - - - -- - - - -- - - - - - - -- - - -- -- -密 ○- - - - - - - - - - - - - - -- - - -- -- - -封 ○- - - - - - - - - - - - -- - - --- - - -- -线 ○- - - - - - - - - - -- - - - -- - - - -- - - -- - - --A BF图1。
A. F=AB ;B. F=A ⊕B ;C. F=A ⊙B ;D. F=A+B ;5、逻辑函数F=AB+A C+B C+B CDEG 的最简与或式为: [ D]; A. AB+D ; B. A C+B ;C. A C+B ;D. AB+C ;6、函数F(A,B,C)=AB+BC+AC 的最小项表达式为: [ B ]; A. F(A,B,C)=∑m (0,2,4); B. F(A,B,C)=∑m (3,5,6,7); C. F(A,B,C)=∑m (0,2,3,4); D. F(A,B,C)=∑m (2,4,6,7);7、8线—3线优先编码器的输入为I 0~I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是: [ C ]。
10珠江学院级数字电子技术期末考试1卷及答案
10珠江学院级数字电子技术期末考试1卷及答案华南农业大学珠江学院期末考试试卷2022--2022学年度下学期考试科目:数字电子技术考试年级:__2022__级考试类型:(闭卷)A卷考试时间:120分钟学号姓名年级专业题号得分得分评卷人一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
1.十进制数95用8421BCD码表示为【】。
A.101111;B.10010101;C.100101;D.01010101.2.求一个逻辑函数F的反函数,下列【】种说法不正确:A.“·”换成“+”,“+”换成“·”;B.原变量换成反变量,反变量换成原变量;C.变量不变 D.常数中的“0”换成“1”,“1”换成“0”。
3.一个四变量的逻辑函数其最小项有【】个。
A.4个B.8个C.12个D.16个4.下列函数中【】式是函数Z=AB+AC的最小项表达式。
A.Z=ABC+ABC+ABCB.Z=ABC+ABC+ABCC.Z=AB+BC+ACD.ABCABCABC5.逻辑函数F(A,B,C)=Σm(0,1,4,6)的最简“与非式”为【】。
A.Y=ABACB.Y=ABACC.Y=ABACD.Y=ABAC6.TTL电路在正逻辑系统中,以下各种输入中【】相当于输入逻辑“0”。
A.悬空;B.通过电阻2.7kΩ接电源;试卷第1页共18页一二三四五六总分C.通过电阻2.7kΩ接地;D.通过电阻510Ω接地。
7.若将一个TTL异或门(设输入端为A、B)当作反相器使用,则A、B端应【】连接。
A.A或B中有一个接高电平1;B.A或B中有一个接低电平0;C.A和B并联使用;D.不能实现。
8.OC门组成电路如图1-1所示,其输出函数F为【】。
A.F=AB+BC;B.F=ABBC;C.F=(A+B)(B+C);D.F=ABBC。
数电期中考试试题和答案
数电期中测试题 参考答案系别 班级 学号 姓名一、单项选择题(本大题共7小题,每小题2分,共14分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
1.十进制数25用8421BCD 码表示为(B )01012.函数B A ABC ABC F //++=的最简与或式是(D )=A+B B.//C A F += =B+C=B3.若将一个同或门(输入端为A,B )当作反相器使用,则A 、B 端应(C )或B 中有一个接1; 和B 并联使用;C. A 或B 中有一个接0;D.同或门无法转换为反相器4.符合下面真值表的门电路是(C )A.与门B.或门C.同或门D.异或门 5.下列代码属于8421BCD 码的是(C )6.最小项''A BC D 的逻辑相邻最小项是(B )A .''AB CD B .'''A BCD C .'ABCD D .'AB CD 7.函数F=AB+BC ,使F=1的输入ABC 组合为(D)A .ABC=000B .ABC=010C .ABC=101D .ABC=110二、填空题(本大题共10小题,每小题2分,共20分) 请在每小题的空格中填上正确答案。
错填、不填均无分。
1.基本逻辑运算有_______、 、 3种。
与、或、非 2.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫_真值表。
3.函数Y=AB+AC 的最小项之和表达式为________。
(ABC ABC C AB Y ++=//) 4.3线-8线译码器74LS138处于译码状态时,当输入A 2A 1A 0=001时,输出/0/7~Y Y =______。
5.能够将1个输入数据,根据需要传送到m 个输出端的任何一个输出端的电路叫_______。
数据分配器6.函数))((////DE C B A F +=的反函数=/F ____________。
数电期中考试答案+试卷
数字电子技术期中考试题一、填写下列空格(每小题2分,共10分) 1、()()()8421459111001011010010011001D B BCD ==2、()()()101011432B D H B ==3、()11 1...1⊕⊕=(共2003个1异或)4、共阴极显示器件,译码器输出()高电平有效;共阳极显示器件,译码器输出()低电平有效。
5、要区别24个不同的信号,需要()5位二进制代码;区别64个信号,需要()6位二进制代码。
二、用逻辑代数的基本公式和常用公式证明下列各等式。
(每小题5分,共10分。
) 1、()()A BC A B A C +=++证明:()()=(1)A B A C A BC AB ACA B C BCA BC +++++=+++=+ (得证)。
2、()AB C B ABC ABC ABC +=++证明:()A B ()()()()A B C BB C B A C A B C A B C A B C A B CB CB AC C B A C +=+=+++=+=+=+∴ 吸收率左边等于右边三、用卡诺图化简,并写出下列各函数的最简与或式。
(每小题10分,共20分。
)1、()(),,,1,2,6,7,8,9,10,13,14,15F A B C D m =∑(),,,F A B C D BC CD BCD ABC BCD ∴=++++2、()()(),,,5,6,8,100,1,2,13,14,15F A B C D m d =+∑∑(),,,F A B C D CD BCD BD =++四、根据要求设计电路。
(每小题10分,共20分)1、设计一个举重比赛裁判控制电路:举重比赛有三位裁判,一位是主裁判A ,另两位是副裁判B 和C ,运动员一次举重是否成功,由裁判员各自按动面前的按钮决定,只有两人以上,且其中必须有主裁判判定为成功时,表示成功的指示灯L 才会点亮。
要求列出真值表,写出表达式,化简并画出电路图。
(数字电子技术基础)期中考试卷
******2014—2015学年下学期 《数字电子技术基础》课程期中考试试卷 考试院系: ******** 考试日期:一、填空题(每空1分,共15分) 1.(10110010.1011)2=( )8=( )16 2.对于JK 触发器,若K J =,则可完成 触发器的逻辑功能;若K J =,则可完成 触发器的逻辑功能。
3. 逻辑代数又称为布尔代数。
最基本的逻辑关系有 、 、 三种。
4.逻辑函数F=A +B+C D 的反函数F = 。
5.逻辑函数F=A B C D +A+B+C+D= 。
6.O C 门称为集电极开路门,多个O C 门输出端并联到一起可实现 功能。
7.七段字符显示器的部接法有两种形式:共 接法和共接法。
8.消除竟争冒险的方法有 、和引入选通脉冲等。
9.逻辑函数有四种常用的表示方法,它们分别是 、、逻辑函数式和逻辑图 二、选择题(每题1分,共15分) 1.一位十六进制数可以用 位二进制数来表示。
A.1B.2C.4D. 16 2.下列触发器中没有约束条件的是。
A. 基本RS触发器B. 钟控RS触发器C. 主从RS触发器D. 边沿JK触发器3.组合电路设计的结果一般是要得到 。
A. 逻辑电路图B. 电路的逻辑功能C. 电路的真值表D. 逻辑函数式4. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n5. 逻辑函数的表示方法中具有唯一性的是 。
A .真值表 B.表达式 C.逻辑图 D.以上三种都是6.逻辑函数F=)(B A A ⊕⊕ = 。
A.BB.AC.B A ⊕D.B A ⊕ 7.在何种输入情况下,“与非”运算的结果是逻辑0。
A .全部输入是0 B.任一输入是0C.仅一输入是0D.全部输入是18.对于T T L 与非门闲置输入端的处理,不正确的是 。
A.接电源B.通过电阻3k Ω接电源C.接地D.与有用输入端并联9.下列表达式中不存在竞争冒险的有 。
(完整word版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础考试试卷(附答案)
数字电子技术基础考试试卷(附答案)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
数字电子技术基础试卷及答案8套
数字电子技术基础试卷及答案8套(共29页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
23123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-14BCCPAEpE T LDDQ0Q1 Q3Q2 74LS163 Rd1M&1计数脉冲1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=。
56数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
数字电子技术考试题及答案
太原科技大学数字电子技术 课程试卷 B 卷一、单选题(20分,每小题1分)请将本题答案全部写在下表中1、8421BCD 码10000001转化为十六进制数是( )。
A 、15B 、51C 、81D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。
A 、21n- B 、2n C 、12n - D 、2n3、TTL 与非门多余输入端的处理是( )。
A 、接低电平B 、任意C 、 通过 100电阻接地D 、通过 100k电阻接地4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态. A 、高电平 B 、低电平 C 、开路 D 、不确定5、与()Y A B A 相等的逻辑函数为( )。
A 、YB B 、Y AC 、Y A BD 、Y A B6、下列(,,)F A B C 函数的真值表中1Y 最少的为( )。
A 、Y C = B 、Y ABC = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点.A 、输出仅取决于该时刻的输入B 、后级门的输出连接前级门的输入C 、具有存储功能D 、由触发器构成 8、半加器的两个加数为A 和B,( )是进位输出的表达式。
A 、AB B 、A B C 、AB D 、AB9、欲使JK 触发器1n Q Q ,J 和K 取值正确的是( ).A 、,JQ K Q B 、J K Q C 、0J K D 、,1J Q K10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。
A 、8,8 B 、8,7 C 、4,7 D 、4,811、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。
A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。
数字电子技术试卷及答案
一、单项选择题(每小题1分,共15分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。
1.一位十六进制数可以用多少位二进制数来表示?( C )A . 1B . 2C . 4D . 162.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.32 14.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC;B.1.1RC;C.1.4RC;D.1.8RC;二、多项选择题(每小题1分,共5分)在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。
数字电子技术试题十参考答案.doc
数字电子技术试题十参考答案一、填空题:(每空1分,共10分)1.列出真值表一写出逻辑表达式一逻辑化简和变换一画出逻辑图2.00100011 1111.010001013.J=K4.双积分5.清零置数二、选择题(每小题5分,共20分)1. a2. a3. b4. a三、简单设计题(每小题10分,共20分)1.这是非二进制同步计数器的设计。
三进制计数器需要两个触发器。
(1)列出状态表和驱动表如表解3-1所示。
........ 2分表解3-1计数脉冲CP的顺序现态次态驱动信号Q;Q QQV'Q广Di D。
3)、001b、1111111、o102 a、1°0b、。
000x X X X(2)画出卡诺图,如图解3-1所示,化简后,求得各驭动信号的表达式。
Qo Qo 图解3-1D} =Q t+Q0 D0=Q t……2 分(3)该计数器的逻辑电路图,如图解3-2所示。
……3分(4)检查自启动能力。
当该电路进入无效状态01时,在CP脉冲作用下,电路能自动回到有效状态11,因此所设计的计数器能够自启动。
2.图3-1所示电路是由74HCT161用''反馈置数法”构成的十一进制计数器,其状态图如图解3-3所示。
设电路初态为0000,在第10个计数脉冲作用后,Q D Q C Q B Q A变成1010,同时LD由1变成0,由于74HCT161是同步置数,因此在第11个计数脉冲作用后,置数输入端DCBA=0000的状态被置入计数器,使Q D Q C Q B Q A变成0000。
......5 分所示连接电占空比可调的方波发四、应用题(每小题10分,共20分)1.根据表达式L = X®Y®Z 列出真值表,如表解4-1所示。
……5分 表解4-1输入 输出 输入 输出XY Z L X Y Z L 00 0 0 1 0 0 1 00 , 1 1 0 1 0 0 10 1 1 1 0 0 01 * 0 1 1 1 1 从表中可以看出,凡使L 值为1的那些最小项,其控制变量应该等于1,即Di 、D2、D 4> D7等于1, 其它控制变量均为0。
数字电子技术试卷与答案(免费版)
XX: __ _______班级: __________ 考号: ___________成绩: ____________本试卷共 6页,满分100 分;考试时间: 90 分钟;考试方式:闭卷题号一二三四(1)四(2)四(3)四(4)总分得分一、填空题(每空 1 分,共 20 分)1.有一数码 10010011,作为自然二进制数时,它相当于十进制数(),作为 8421BCD码时,它相当于十进制数()。
2. 三态门电路的输出有高电平、低电平和() 3 种状态。
3. TTL 与非门多余的输入端应接()。
4. TTL 集成 JK 触发器正常工作时,其R d和 Sd 端应接()电平。
5.已知某函数 F B A C D AB C D,该函数的反函数 F =()。
6.如果对键盘上 108 个符号进行二进制编码,则至少要()位二进制数码。
7. 典型的 TTL 与非门电路使用的电路为电源电压为()V ,其输出高电平为()V ,输出低电平为() V , CMOS 电路的电源电压为() V 。
8. 74LS138 是 3 线— 8 线译码器,译码为输出低电平有效,若输入为 A 2A1 A 0=110时,输出Y7 Y6 Y5 Y4 Y3 Y2 Y1Y0应为()。
9.将一个包含有 32768 个基本存储单元的存储电路设计16位为一个字节的ROM 。
该 ROM 有()根地址线,有()根数据读出线。
10.两片中规模集成电路10 进制计数器串联后,最大计数容量为()位。
11.下图所示电路中,Y 1=();Y 2=();Y3=()。
A Y 1B Y 2Y 312.某计数器的输出波形如图 1所示,该计数器是()进制计数器。
第1页(共 28页)13.驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15 小题,每小题2 分,共 30 分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
微机原理期中考试试卷及答案
华南农业大学珠江学院期中考试试卷2010--2011学年度上学期考试科目:微机原理与接口技术考试年级:__2008__级考试类型:(闭卷)考试时间:120分钟学号姓名年级专业5小题,每小题2分,共10分)在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
1.【B. 】,世界上第一台电子数字计算机NEIA C在美国宾夕法尼亚大学研制成功。
从此计算机发展随着其主要电子部件的演变经历了电子管、晶体管、中小规模集成电路、大规模集成电路和超大规模集成电路等5个时代。
A.1966年7月B. 1946年2月C. 1935年1月D. 1945年8月2.微处理器也称为中央处理器CPU,是微型计算机的核心部件,它主要由三个部件组成,下列四个选项中,不是这CPU主要组成部件的是【 D 】A. 运算器B. 控制器C. 寄存器组D. 外部设备3. 系统总线是CPU与其它部件之间传送数据、地址和控制信息的公共通道,下列不是系统总线的符号是【 D 】A. A BB. DBC. CBD. BD4. 下列软件不属于系统软件的是【 B 】A. 操作系统B. 飞信软件C. 监控程序D. 编译程序5. 对于8086微处理器的两个逻辑单元EU和BIU,下列说法错误的是【 D 】A. EU和BIU是并行工作的,互相独立工作。
B. BIU的主要功能是取指、读操作数和写结果C. BIU中的指令队列有2个或2个以上字节为空时,BIU自动启动总线周期,取指填充指令队列。
直至队列满,进入空闲状态。
D. 当BIU接到EU的总线请求,若正忙,马上放弃执行当前的总线周期,响应EU请求。
6.下面的四个选择,其中错误的一个是【B 】A. 符号定义伪指令EQU不允许对同一符号重复赋值B. 变量具备两种类型:NEAR FARC. 伪指令“= ”它可以对同一个名字重复定义D. 伪指令是发给我们汇编程序的命令,本身不产生与之相应的目标代码。
华南农业大学珠江学院期中考试数字电子技术试卷及标准答案
华南农业大学珠江学院期中考试数字电子技术试卷及答案————————————————————————————————作者:————————————————————————————————日期:2华南农业大学珠江学院期中考试试卷2013--2014学年度下学期考试科目:数字电子技术考试年级:__2012__级考试类型:(闭卷)A卷考试时间:120 分钟学号姓名年级专业题号一二三四五总分得分得分评卷人一、判断题(本大题共10小题,每小题1分,共10分)1.十进制数9的8421BCD码是1001, 10的8421BCD码是1010. 【 X 】2.逻辑函数都可以表示成最小项之和的形式. 【√】3.由于编码器是一种多输入多输出的组合逻辑电路,所以编码器在某一时刻能对多个输入信号进行编码。
【 X 】4.逻辑函数表达式形式不具备唯一性。
【√】5.半导体三极管是一种电压控制器件,而场效应管是一种电流控制器件。
. 【 X 】6.左图电路实现Y=AB·CD。
【 X 】7.进行逻辑运算:A+A=A, A·A=A, A A=A。
【 X 】8.在逻辑函数中,约束条件的值恒为0。
【√】 9.设 A、B、C为逻辑变量,若A+B=A+C,则B=C。
【 X 】 10.999个1异或的结果为0 。
【 X 】得分评卷人二、单项选择题(本大题共10小题,每小题1分,共10分)。
1.若输入变量A、B全为0时,输出F=1,则其输入与输出的关系是【 C 】。
A.异或 B.同或 C.与非 D.或非3个变量的时候2. 已知F=CDABC+,选出下列【 D 】可以肯定使F=0的情况:A.A=0,BC=1 B.B=1,C=1C.C=1,D=0 D.BC=1,D=13. 图示各个CMOS门电路输出端逻辑表达式AY=的是【 C 】。
A. B.C. D.4.一四输入端与非门,使其输出为0的输入变量取值组合有【 A 】种。
A.1 B.7 C.8 D.155.测得某逻辑门输入A、B和输出Y的波形如下图,则Y(A,B)的表达式是【 A 】。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
华南农业大学珠江学院期中考试试卷2013--2014学年度下学期考试科目:数字电子技术考试年级:__2012__级考试类型:(闭卷)A卷考试时间:120 分钟学号姓名年级专业
一、判断题(本大题共10小题,每小题1分,共10分)
1.十进制数9的8421BCD码是1001, 10的8421BCD码是1010. 【 X 】2.逻辑函数都可以表示成最小项之和的形式. 【√】3.由于编码器是一种多输入多输出的组合逻辑电路,所以编码器
在某一时刻能对多个输入信号进行编码。
【 X 】4.逻辑函数表达式形式不具备唯一性。
【√】5.半导体三极管是一种电压控制器件,而场效应管是一种
电流控制器件。
. 【 X 】
6.
左图电路实现Y=AB·CD。
【 X 】7.进行逻辑运算:A+A=A, A·A=A, A A=A。
【 X 】
8.在逻辑函数中,约束条件的值恒为0。
【√】 9.设 A、B、C为逻辑变量,若A+B=A+C,则B=C。
【 X 】 10.999个1异或的结果为0 。
【 X 】
二、单项选择题(本大题共10小题,每小题1分,共10分)。
1. 若输入变量A 、B 全为0时,输出F=1,则其输入与输出的关系是【 C 】。
A .异或 B .同或 C .与非 D .或非 3个变量的时候
2. 已知F=CD ABC +,选出下列【 D 】可以肯定使F=0的情况: A .A=0,BC=1 B .B=1,C=1 C .C=1,D=0
D .BC=1,D=1
3. 图示各个CMOS 门电路输出端逻辑表达式A Y =的是【 C 】。
A . B .
C .
D .
4.一四输入端与非门,使其输出为0的输入变量取值组合有【 A 】种。
A .1 B .7 C .8 D .15
5.测得某逻辑门输入A 、B 和输出Y 的波形如下图,则Y(A ,B)的表达式是【 A 】。
A .
B A Y += B .B A Y ⊕=
C .AB Y =
D .B A ⊕ 6.异或门F=A ⊕B 两输入端A 、B 中,A=0,则输出端F 为【 B 】 A .A ⊕B B .B C .B D .0
7.下列器件中,属于组合逻辑电路的是【 C 】
A .计数器和全加器
B .寄存器和比较器
C .全加器和比较器
D .计数器和寄存器 8.在下列逻辑函数中,F 恒为0的是【 C 】 A .F (ABC )=0m ∙1m ∙s m B . F (ABC )= 0m + 1m +s m
C .F (ABC )=
0m ∙1m ∙s m D . F (ABC )=0m + 1m + s m
9.格雷(Gray )码的特点是相邻码组中有_____C___位码相异。
A .三位 B .两位 C .一位 D .四位
10.对于数据分配器而言,若有四个数据输出端,则应有【 B 】个选择控制端。
A .1
B .2 .4
三、填空题(本大题共15小题,每空1分,共15分)
1.(67)10所对应的二进制数为 (1000011)2 和十六进制数为 (43)16 。
2.在逻辑代数中,基本逻辑运算有____与____、__或_____、__非____3种。
3.二极管电路形式如下:
当输入A 为高电平(1),B 为低电平(0)时,二极管VD1__断__,VD2___通___(填“通”或“断”),输出F 为___AB___电平.
4.由摩根定律:D C B A +++= ;
ABCD =。
5.3线-8线译码器的连接图如下图所示,则F 的表达式为:F=__A B+AB_(A 为A 非)_______。
6.用0、1两个符号对100个信息进行编码,则至少需要__7___位。
7.根据反演规则写出Y=B A C +·D B A +的反函数___________________。
8.电路如右图: 当C=0时,Y=_________ ; 当C=1时,Y=_________。
四、逻辑函数化简(本大题共2小题,每小题5分,共10分) 1.F (A 、B 、C 、D )=A C +A B +BC +A C D
2.F (A 、B 、C 、D )=∑m (2、3、5、6、8、10、11、15)+
∑d (1、7、12、14)
五、综合题(本大题共6小题,第1小题5分,2-6每小题10分,共55分)
1.画出下图所示电路输出信号Y的波形,输入信号A、B、C的波形见图。
2.分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
(10分)
3.用3-8线译码器(74LS138)设计一个4变量表决器. (A、B、C、D分别代表参加表决的逻辑变量,Y为表决结果.A、B、C、D为1表示赞成,为0表示反对;Y=1表示通过,Y=0表示被否决.)(10分)
4.利用8选1数据选择器74LS151实现逻辑函数F
F(A、B、C、D)=A C D+A B C D+BC+B C D (10分)
5.已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。
设触发器的初始状态均为0。
(10分)
6.人的血型有A.B.AB.O4种,输血时输血者的血型与受血者的血型必须符合下图所示中的授受关系。
试用数据选择器设计一个逻辑电路,判断输血者与受血者的血型是否符合上述规定。
(10分)。