数电期末重点题型复习
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
复习内容1:
1. 进制数的转换
()11010(2=2610)
()6(16=C 110001102)。
十进制数74转换为8421BCD 码应当是_0111 0100_。
2. 逻辑电路可分为两大类:__组合电路 和___时序电路__。
3. 解释什么是组合逻辑电路,特点呢?
若一个逻辑电路在任何时刻产生的稳定输出信号仅仅取决于该时刻的输入信号,而与过去的输入信号无关,即与输入信号作用前的电路状态无关,则称该电路为组合逻辑电路。
特点:1.由逻辑门电路组成,电路中不包含任何记忆元件;
2.信号是单向传输的,电路中不存在任何反馈回路。
解释什么是时序逻辑电路,特点呢?
时序逻辑电路是数字逻辑电路的重要组成部分,主要由存储电路和组合逻辑电路两部分组成。
特点:
任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,所以时序逻辑电路具有记忆功能
4. 组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图五种方法来描述。
5. 寄存器电路属于组合逻辑电路还是时序逻辑电路?答:
答:译码器、加法器属于组合逻辑电路。
寄存器、计数器属于时序逻辑电路。
同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的,正确吗?
答:错误
6. 掌握逻辑表达式的运算:
A+1=1 A ·1=A A+A=A A ·A=A A ·0=0
8. 什么是正逻辑?
用高电平表示逻辑1,用低电平表示逻辑0
什么是负逻辑?
负逻辑:用低电平表示逻辑1,用高电平表示逻辑0
9. 什么是数据选择器?(画出模型图)
什么是数据分配器?(画出模型图)
10. 半加器实现什么功能?
实现两个一位二进制数的加法运算电路
全加器实现什么功能?
实现两个二进制数相加并求出和的组合线路
11. 4位数据比较器比较的过程,
A: A3A2A1A0 B: B3B2B1B0
A3大于B3那么A大于B,如果A3等于B3继续比较A2和B2;
A2大于B2那么A大于B;如果A2等于B2继续比较A1和B1,A1大于B1那么A大于B;如果A1等于B1继续比较A0和B0;A0大于B0那么A大于B
12. 显示数字0,abcdefg分别输出:
13. 解释什么是空翻现象?
触发器的输入信号发生多次变化时,其输出状态也会相应产生多次变化,这就是空翻。
14. JK触发器,
J=0 K=0 触发器状态:
J=0 K=1 触发器状态:
J=1 K=0 触发器状态:
J=1 K=1 触发器状态:
15. 什么叫计数器?
用来统计脉冲个数的时序电路叫计数器。
16. 以下存储器功能:
ROM RAM RPROM PROM
ROM:要是做运行时数据存储器,在掉电之后丢失数据。
RAM:ROM数据不能随意更新,但是在任何时候都可以读取,断电之后仍保存数据。
PROM:只允许写入一次,所以也被称为:“一次可编程只读存储器”,出厂时存储器的内容全为1,用户可以自己往里写数据,但只能写入一次,写错了也就废了。
17. 施密特触发器常用于对脉冲波形的整形__。
18. 用555定时器,电源电压为V CC构成的施密特触发器的回差电压为_1/3Vcc
19. 集成555定时器的TH 端,端的电平分别小于DD V 32和DD V 31,定时器的输出状态是 1(截止)
20.F (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,10,13,15)画出卡诺图并化简。
21. ABC C B B A Y ++=转化为最小项之和。
Y=Σm (2,3,5,7)
BC B A Y +=转化为最小项之和。
Y=Σm (2,3,7)
22. ))((C B B A Y ++= 画出逻辑图。
23. EN=1 ,求输出Z ,表达式。
24. 画出波形图FF1为D 锁存器,FF2为D 触发器,初态为0,画出波形图。