数电期末重点题型复习

合集下载

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A BCD +A+B+C+ __________ 。

6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。

7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。

8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。

1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。

11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。

1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

、选择题1 一位十六进制数可以用 C 位一进制数来表示。

A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。

A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。

数字电路期末知识点复习题

数字电路期末知识点复习题

数字电子电路复习练习题一、填空题1.半导体具有三种特性,即:热敏性、光敏性和_________性。

2.集电极反向饱和电流I CBO是指发射极_________时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_________。

3.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数⎺F 。

4.格雷码又称________码,其特点是任意两个相邻的代码中有_______位二进制数位不同。

5.从TTL 反相器的输入伏安特性可以知道两个重要参数,它们是____________和____________。

6. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。

7.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。

8. 时序电路除了包含组合电路外,还必须包含具有记忆功能的_________电路。

因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_________ 变量。

9.要使触发器实现异步复位功能(Q n+1=0),应使异步控制信号(低电平有效)⎺R D =___________,⎺S D =___________。

10.JK触发器当J =K =________时,触发器Q n+1=⎺Q n 。

11.n 位二进制加法计数器有_________个状态,最大计数值为_________。

12.用555定时器构成的 单稳态触发器,若充放电回路中的电阻、电容分别用R 、C 表示,则该单稳态触发器形成的脉冲宽度t w ≈____________。

13.施密特触发器具有两个_________状态,当输出发生正跳变和负跳变时所对应的_________电压是不同的。

14.组成ROM 电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的______________控制,二是提高带负载能力。

数电期末复习题——终极题库

数电期末复习题——终极题库

选择题部分1.下列四个数中,与十进制数(163)10不相等的是( D ) A 、(A3)16 B 、(10100011)2 C 、(000101100011)8421BCD D 、(203)8 2.N 个变量可以构成多少个最小项( C ) A 、N B 、2N C 、2N D 、2N -1 3.下列功能不是二极管的常用功能的是( C ) A 、检波 B 、开关 C 、放大 D 、整流 4.将十进制数转换成八进制数是 ( B ) A 、20 B 、22C 、21D 、235.译码器的输入地址线为4根,那么输出线为多少根( C ) A 、8 B 、12 C 、16 D 、206.能把正弦信号转换成矩形脉冲信号的电路是(D ) A 、多谐振荡器 B 、D/A 转换器 C 、JK 触发器 D 、施密特触发器7.三变量函数的最小项表示中不含下列哪项 ( A ) A 、m2 B 、 m5C 、m3D 、 m78.用PROM 来实现组合逻辑电路,他的可编程阵列是( B ) A 、与阵列 B 、或阵列C 、与阵列和或阵列都可以D 、以上说法都不对 9.A/D 转换器中,转换速度最高的为( A )转换 A 、并联比较型 B 、逐次逼近型 C 、双积分型 D 、计数型10.关于PAL 器件与或阵列说法正确的是 ( A ) A 、 只有与阵列可编程 B 、 都是可编程的C 、 只有或阵列可编程D 、 都是不可编程的11.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是( A )。

A .111 B. 010 C. 000 D. 10112.十六路数据选择器的地址输入(选择控制)端有( C )个。

A .16 B.2 C.4 D.813.已知74LS138译码器的输入三个使能端(E1=1, E2A = E2B=0)时,地址10)18(()BC A C B A F +=,,012YY Y ••码A2A1A0=011,则输出 Y7 ~Y0是( C ) 。

数电期末复习题答案

数电期末复习题答案

数电期末复习题答案一、选择题1. 在数字电路中,最基本的逻辑关系包括:A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、或、同或、非答案:D2. 下列哪个不是基本的逻辑门:A. NOT门B. NAND门C. NOR门D. XOR门答案:B(NAND门是基本逻辑门的一种)3. 在一个二进制系统中,3位二进制数的最大值是:A. 7B. 8C. 15D. 16答案:C二、填空题1. 数字电路中,逻辑“1”通常代表_______电平,逻辑“0”通常代表_______电平。

答案:高;低2. 一个4位二进制计数器的最大计数值为_______。

答案:153. 一个D触发器的特性方程是_______。

答案:Q(t+1) = D三、简答题1. 简述什么是时序逻辑电路,并给出一个常见的时序逻辑电路的例子。

答案:时序逻辑电路是一类包含存储元件的数字电路,其输出不仅取决于当前的输入信号,还取决于电路的当前状态。

一个常见的时序逻辑电路的例子是计数器,它可以按照输入的脉冲信号进行计数。

2. 解释什么是布尔代数,并给出一个布尔代数的基本运算规则。

答案:布尔代数是一种数学逻辑运算,用于处理二进制值的逻辑运算。

布尔代数的基本运算规则包括:与(AND)、或(OR)、非(NOT)、异或(XOR)和同或(NAND)等。

四、计算题1. 使用卡诺图化简以下逻辑表达式:F(A, B, C) = Σ(1, 3, 4, 5)答案:首先绘制卡诺图,然后圈出最小项1, 3, 4, 5,化简得到F(A, B, C) = A'B + AC。

2. 设计一个2位二进制加法器,并给出其真值表。

答案:设计一个2位二进制加法器需要使用全加器。

真值表如下:| A1 A0 | B1 B0 | S1 S0 | Cout ||-|-|-|-|| 0 0 | 0 0 | 0 0 | 0 || 0 0 | 0 1 | 0 1 | 0 || 0 0 | 1 0 | 1 0 | 0 || 0 0 | 1 1 | 1 1 | 1 || 0 1 | 0 0 | 0 1 | 0 || 0 1 | 0 1 | 1 0 | 0 || 0 1 | 1 0 | 1 1 | 0 || 0 1 | 1 1 | 0 0 | 1 || 1 0 | 0 0 | 1 0 | 0 || 1 0 | 0 1 | 1 1 | 0 || 1 0 | 1 0 | 0 0 | 1 || 1 0 | 1 1 | 0 1 | 1 || 1 1 | 0 0 | 1 1 | 0 || 1 1 | 0 1 | 0 0 | 1 || 1 1 | 1 0 | 0 1 | 1 || 1 1 | 1 1 | 1 0 | 1 |五、论述题1. 论述数字电路与模拟电路的区别,并举例说明。

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题

1、(48)10 =( )16 =( )2.2、对于TTL 与非门的闲置输入端可接 ,TTL 或非门不使用的闲置输入端应接 。

3、格雷码的特点是任意两组相邻代码之间有 位不同。

4、在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,同时具有保持、置1、置0和翻转功能的触发器是 。

5、OC 门可以实现 功能,CMOS 门电路中的 门也可以实现该功能.6、一只四输入端与非门,使其输出为0的输入变量取值组合有 种.7、常见的组合逻辑电路有编码器 、 和 。

8、逻辑函数BD AC AB F ++=的反函数为 ,对偶函数为 。

9、一个同步时序逻辑电路可以用 、 、 三组函数表达式描述.10、加法器的进位方式有 和 两种.11、16选1的 数据选择器有 个地址输入端。

12、存储器的种类包括 和 。

13、在时钟脉冲CP 作用下, 具有 和 功能的触发器称为T 触发器,其特性方程为 。

14、三态门输出的三种状态分别为: 、 和 。

15、用4个触发器可以存储 位二进制数。

16、逻辑电路中,高电平用1表示,低电平用0表示,则成为 逻辑。

17、把JK 触发器改成T 触发器的方法是 。

18、组合逻辑电路是指电路的输出仅由当前的 决定。

19、5个地址输入端译码器,其译码输出信号最多应有 个。

20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做 。

21、一个ROM 有10根地址线,8根数据输出线,ROM 共有 个存储单元.22、N 个触发器组成的计数器最多可以组成 进制的计数器。

23、基本RS 触发器的约束条件是 .24、逻辑代数中3种基本运算是 、 和 。

25、逻辑代数中三个基本运算规则 、 和 .26、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。

27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM.该ROM 有 根地址线,有 根数据输出线。

28、74LS138是3线—8线译码器,译码输出低电平有效,若输入为A 2A 1A 0=110时,输出76543210''''''''Y Y Y Y Y Y Y Y Y1= .29、两片中规模集成电路10进制计数器串联后,最大计数容量为 位。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx

数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx

试题一一、填空题。

(每空1分,共30分)。

1、(11001.01)2 =( )8=( )|6=( )102、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二进制时采用 _______ 法。

3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。

6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________________ 等四种类型。

7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。

8、J K触发器特征方程为____________ o9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。

10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。

11、_____________________________ D/A转换器的主要参数有、和o12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗干扰能力强, _______ 的转换速度快。

二、选择题。

(每题1分,共15分)1、以下说法正确的是():(A)数字信号在大小上不连续,时间上连续,模拟信号则反之;(B)数字信号在大小上连续,时间上不连续,模拟信号则反之;(C)数字信号在大小和时间上均连续,模拟信号则反之;(D)数字信号在大小和吋间上均不连续,模拟信号则反之;2、A+BC=()。

(A)A+B (B) A+C (C) (A+B) (A+C) (D) B+C3、具有“有1出0、全0出1”功能的逻辑门是()。

数字电路期末复习题0

数字电路期末复习题0

数字电路复习题第一套一、选择题(本大题共10道小题,每小题2分,共20分。

)1。

用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A 。

2位B .3位C .4位D 。

16位2。

逻辑函数F=(A+B )(B+C )的对偶式F ′=( ) A .B A +B CB 。

AB+BC C 。

B A +CD .AB+B C3。

一个8选一数据选择器的地址输入端有_______个。

( ) A 。

1B 。

2C 。

3D .44.同步时序电路和异步时序电路比较,其差异在于后者( ) A 。

没有触发器 B .没有统一的时钟脉冲控制 C 。

没有稳定状态D 。

输出只与内部状态有关5。

如下图所示电路中,只有______不能实现Q n+1=n Q 。

( )6。

下列各函数等式中无冒险现象的函数式有( ) A .F= F=C B +AC+A B+BC+A B +C A B .F=C A +BC+A B C 。

F=A C +BC+A B +A B D 。

C B +AC+A B 7。

JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 。

J=K=0 B 。

J=K=1 C .J =O ,K =1 D .J=1,K=0 8。

下列电路中,不属于组合逻辑电路的是( ) A 。

编码器 B 。

全加器 C .寄存器D 。

译码器9。

可以用来实现并/串转换和串/并转换的器件是( ) A 。

计数器B 。

全加器C .移位寄存器D .存储器10。

自动产生矩形波脉冲信号为( ) A .施密特触发器 B 。

单稳态触发器 C 。

T 触发器 D 。

多谐振荡器二、填空题(本大题共10道小题,每小题2分,共20分。

)1。

八进制数 (34。

2 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为。

2。

二极管内含PN 结,PN 结在导电性能上的最大特点是_______________。

3.函数)(D C A AB A Y +++=,其反函数为 ,对偶式为 。

数字电路期末总复习知识点归纳详细

数字电路期末总复习知识点归纳详细

数字电路期末总复习知识点归纳详细第1章数字逻辑概论一、进位计数制1•十进制与二进制数的转换2•二进制数与十进制数的转换3.二进制数与16进制数的转换二、基本逻辑门电路第2章逻辑代数表示逻辑函数的方法,归纳起来有:真值表,函数表达式,卡诺图,逻辑图及波形图等几种。

一、逻辑代数的基本公式和常用公式1)常量与变量的关系A +0=A与A 1 AA +1= 1 与 A 0 0A A = 1 与 A A = 02)与普通代数相运算规律a.交换律:A + B = B + AA B B Ab.结合律:(A + B) + C = A + (B + C)(A B) C A (B C)C.分配律:A (B C) = A B A CA B C (A B)()A C))3)逻辑函数的特殊规律a.同一律:A + A + Ab.摩根定律:A B A B , A B A Bb.关于否定的性质人=A二、逻辑函数的基本规则代入规则在任何一个逻辑等式中,如果将等式两边同时出现某一变量A的地方,都用一个函数L表示,则等式仍然成立,这个规则称为代入规则例如:A B—C ABC可令L= B C则上式变成A L A L = A L A B C三、逻辑函数的:一一公式化简法公式化简法就是利用逻辑函数的基本公式和常用公式化简逻辑函数,通常,我们将逻辑函数化简为最简的与一或表达式1)合并项法:利用A +A A 1或A B A B A,将二项合并为一项,合并时可消去一个变量例如:L= ABC ABC AB(C C) AB2)吸收法利用公式A A B A,消去多余的积项,根据代入规则 A B可以是任何一个复杂的逻辑式例如化简函数1= AB AD BE解:先用摩根定理展开:AB = A B 再用吸收法L= AB AD BE=A B AD BE=(A AD) (B BE)=A(1 AD) B(1 BE)=AB3)消去法利用A AB A B 消去多余的因子例如,化简函数L= AB AB ABE ABC解:L= AB AB ABE ABC=(AB ABE) (AB ABC)=A(B BE) A(B BC)=A(B C)(B B) A(B B)(B C)A(B C) A(B C)AB AC AB ACAB AB C4)配项法利用公式ABACBCABA C将某一项乘以(A A),即乘以1,然后将其折成几项, 再与其它项合并。

数电复习资料(含答案)

数电复习资料(含答案)

数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

数电期末复习题

数电期末复习题

14、 请将 555 定时器组成单稳态电路。
15、写出如下真值表的逻辑表达式,化简后,画出与非--与 非门构成的逻辑图。
16、用 74LS90(二—五—十进制异步计数器)组成六进制计
6
数器 17、用全译码器 74LS138 实现逻
辑函数
f ABC ABC ABC ABC
74LS138 的逻辑图如图所示
K3 1
n n C Q1n Q2 Q3
3)求状态方程 , 将驱动方程代入 JK 触发器的特性方程
Q1n 1 J 1n Q1n K 1n Q1n Q3n Q1n
n 1 n n n Q2 Q1n Q2 Q1nQ2 Q1n Q2
4)将输入信号和现态的各种取值组合代入状 态方程,得到状态表如表所示。 5)由状态表作状态图, Q 3n Q 2n Q 1n 如图所示。
0 1 1 0 0 1 1 0
1 0 1 0 0 0 0 0
1 1 1
(3) 画出图 1 所示电路的状态图和时序 图(设初始状态为 00,X 为输入控制信 号,可分别分析 X=0 和 X=1 时的情况 解:1)分析电路组成 2)写驱动方程和输出方程 J1=K1=1 J2=K2=Q1X’+Q1’X Y=Q2 特征方程为 :Qn+1=JQ’+K’Q 3)写出状态转换方程 Q1n+1=Q1’ Q2n+1=(Q1X’+Q1’X)Q2’+(Q1X’+Q1’X)’Q2 当 X=0 时, Q1n+1=Q1’ Q2n+1=Q1Q2’+Q1’Q2= Q1 Q2
(10)、图示的对称式多谐振荡器中为提高振荡频率采取的正确措施是: A. 加 大 电 容 C1 的 容 量 , B. 减小电阻 RF1, RF2 的阻值, C. 加大电阻 RF1, RF2 的阻值, D. 提高电源电压 VDD.

数字电子技术期末复习资料

数字电子技术期末复习资料

数字电子技术复习一、单选题1.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=000时,输出应为(A)。

A.11111110 B。

11011111 C。

11110111 D.11111011。

2。

以下电路中可以实现“线与”功能的有BA.与非门B。

三态输出门C.集电极开路门D.不定3.,当时,DA。

B.C。

D。

4.分别用842lBCD码表示(10011000)2为(B)(2分)A。

230 B.98 C。

9805.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为BA.RS=0 B。

R+S=1 C。

RS=1 D。

R+S=0。

6。

由两个TTL或非门构成的基本RS触发器的置0端及置1端初始态均为高电平,若同时由高电平跳到低电平,则触发器状态应变为D A。

置0 B。

置1 C。

保持D。

不定。

7。

以下电路中常用于总线应用的有AA.TSL门B.OC门C.漏极开路门D。

CMOS与非门8。

功能最全的触发器是(B)A。

主从RS触发器B.JK触发器C.同步RS触发器D.D触发器9.存在约束条件的触发器是AA。

基本RS触发器B。

D锁存器C.主从JK触发器D。

D触发器。

10。

数字电路中使用的数制是(A)。

A.二进制B。

八进制C。

十进制D.十六进制。

11.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A.m1与m3B。

m4与m6C.m5与m13D.m2与m812.仅具有“置0”“置1”“保持”“翻转”功能的触发器是___A________. A。

JK触发器;B.T触发器;C.D触发器;D。

T’触发器.13。

下列触发器具有空翻现象(B)A。

边沿D触发器B.同步D触发器C。

主从JK触发器14.设计一个6进制的同步计数器,需要个触发器。

AA.3B.4 C。

5 D。

6。

15。

42.下列关于74LS194的描述,__A___是错误的。

A。

74LS194是通用移位寄存器,可以实现四种基本移位功能B。

数字电路期末复习(含参考答案)

数字电路期末复习(含参考答案)

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 逻辑函数的表示方法有 真值表 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +=,AB =,A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n-1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

数字电子技术期末复习题

数字电子技术期末复习题

《数字电子技术》期末复习题一、填空题:1、数字信号要求分辨两种状态,分别是、,对应表示为________和________。

2、对同或门和异或门来说,它们关系是3、逻辑变量只有________、________两种取值;在正逻辑规定中分别用________、________电平表示。

4 在数字电路中只处理二进制数,二制数的数码为、两个;写出从(0000)2依次加1的所有4位二进制数的前三个数:____________________________ 。

5完成二进制加法(1011)2 +1 =()2。

6、常用的BCD码有、、、等。

常用的可靠性代码有、等。

7、二制数的数码为_____、_____两个;二进制加法:0+1=______;1+1=______ 。

8、14=(________)2;(5A)16= (________)2;(10011101)2=(_____)16。

9、23=()2;(3D)16=()2;(1110 0101)2=()16。

10、完成二进制加法(1111)2 +1 =()211、(38)10用8421BCD码表示为()8421BCD。

11、在计算机内部,只处理二进制数;二制数的数码为、两个;写出从(00)2依次加1的所有2位二进制数:。

11、14=()2;(7A)16= ()2;(10101101)2=()16。

12、(10110010.1011)2=( )8=( )1613、逻辑函数的常用表示方法有、、。

14、逻辑函数F=A B C D+A+B+C+D= 。

15、309用8421BCD码表示为()8421BCD。

16、逻辑变量只有、两种取值;在正逻辑规定中分别用、电平表示。

17、基本的逻辑运算是、、三种。

18、计算机中字符也用二进制表示,写出一种字符的编码标准名称。

19、基本的逻辑运算是________、________、________三种;逻辑运算:1+1=________;1•1=________。

数字电路期末复习(含答案)

数字电路期末复习(含答案)

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 逻辑函数的表示方法有 真值表 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +=,AB =,A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n-1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

复习内容1:
1. 进制数的转换
()11010(2=2610)
()6(16=C 110001102)。

十进制数74转换为8421BCD 码应当是_0111 0100_。

2. 逻辑电路可分为两大类:__组合电路 和___时序电路__。

3. 解释什么是组合逻辑电路,特点呢?
若一个逻辑电路在任何时刻产生的稳定输出信号仅仅取决于该时刻的输入信号,而与过去的输入信号无关,即与输入信号作用前的电路状态无关,则称该电路为组合逻辑电路。

特点:1.由逻辑门电路组成,电路中不包含任何记忆元件;
2.信号是单向传输的,电路中不存在任何反馈回路。

解释什么是时序逻辑电路,特点呢?
时序逻辑电路是数字逻辑电路的重要组成部分,主要由存储电路和组合逻辑电路两部分组成。

特点:
任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,所以时序逻辑电路具有记忆功能
4. 组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图五种方法来描述。

5. 寄存器电路属于组合逻辑电路还是时序逻辑电路?答:
答:译码器、加法器属于组合逻辑电路。

寄存器、计数器属于时序逻辑电路。

同步D 触发器的Q 端和D 端的状态在任何时刻都是相同的,正确吗?
答:错误
6. 掌握逻辑表达式的运算:
A+1=1 A ·1=A A+A=A A ·A=A A ·0=0
8. 什么是正逻辑?
用高电平表示逻辑1,用低电平表示逻辑0
什么是负逻辑?
负逻辑:用低电平表示逻辑1,用高电平表示逻辑0
9. 什么是数据选择器?(画出模型图)
什么是数据分配器?(画出模型图)
10. 半加器实现什么功能?
实现两个一位二进制数的加法运算电路
全加器实现什么功能?
实现两个二进制数相加并求出和的组合线路
11. 4位数据比较器比较的过程,
A: A3A2A1A0 B: B3B2B1B0
A3大于B3那么A大于B,如果A3等于B3继续比较A2和B2;
A2大于B2那么A大于B;如果A2等于B2继续比较A1和B1,A1大于B1那么A大于B;如果A1等于B1继续比较A0和B0;A0大于B0那么A大于B
12. 显示数字0,abcdefg分别输出:
13. 解释什么是空翻现象?
触发器的输入信号发生多次变化时,其输出状态也会相应产生多次变化,这就是空翻。

14. JK触发器,
J=0 K=0 触发器状态:
J=0 K=1 触发器状态:
J=1 K=0 触发器状态:
J=1 K=1 触发器状态:
15. 什么叫计数器?
用来统计脉冲个数的时序电路叫计数器。

16. 以下存储器功能:
ROM RAM RPROM PROM
ROM:要是做运行时数据存储器,在掉电之后丢失数据。

RAM:ROM数据不能随意更新,但是在任何时候都可以读取,断电之后仍保存数据。

PROM:只允许写入一次,所以也被称为:“一次可编程只读存储器”,出厂时存储器的内容全为1,用户可以自己往里写数据,但只能写入一次,写错了也就废了。

17. 施密特触发器常用于对脉冲波形的整形__。

18. 用555定时器,电源电压为V CC构成的施密特触发器的回差电压为_1/3Vcc
19. 集成555定时器的TH 端,端的电平分别小于DD V 32和DD V 31,定时器的输出状态是 1(截止)
20.F (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,10,13,15)画出卡诺图并化简。

21. ABC C B B A Y ++=转化为最小项之和。

Y=Σm (2,3,5,7)
BC B A Y +=转化为最小项之和。

Y=Σm (2,3,7)
22. ))((C B B A Y ++= 画出逻辑图。

23. EN=1 ,求输出Z ,表达式。

24. 画出波形图FF1为D 锁存器,FF2为D 触发器,初态为0,画出波形图。

相关文档
最新文档