主板各种信号说明
电脑主板线路图信号解释
I 热断路信号: 当THRMTRIP#信号为低电平型号时,从处理器发出热断路型号,ICH9马上转换为S5状态。ICH9将不等待来自处理器的准予停止的信号返回便进入S5状态。 SLP_S3# O S3 休眠控制信号: SLP_S3# 是电源层控制。
注释: 1. 在正常的三个RTC时钟周期里南桥使电源完全复位并生成完整的PLTRST#信号输出,PWROK必须是最小值处于无效状态。
PWROK必须无假信号,即使RSMRST#是低电平。
控制LINK电源正常信号:当CLPWROK有效时,表示从电源到控制LINK子系统(北桥、南桥等)是稳定的以及通知南桥使CL_RST#无效直到北桥收到这个信号在PWROK有效之后CLPWROK不许有效。
在桌面平台上这个信号能转换成为GPIO信号,这时它就不支持Intel AMT或者ASF。 BATLOW# (仅用于笔记本电脑) / TP0 (仅用于桌面电脑) I 电池低信号: 这个输入信号来自于笔记本电脑的电池组,当电池电量不足以维持系统发出一个信号。该信号有效时它会阻止系统从S3、S4、S5唤醒,也能引起一个SMI# 信号有效。 DPRSLPVR (仅用于笔记本电脑) / GPIO16 O 更深层睡眠-稳压信号:这个信号用于VRM在C4状态下将电压降到更低。当这个信号为高电平,稳压器输出更低的深睡眠电压。该信号为低电平时(默认值为低电平),稳压器输出正常的电压。(稳压器指VRM) DPRSTP# (仅用于笔记本电脑) / TP1 (仅用于桌面电脑) O 深度停机信号:这是DPRSLPVR信号的一个复制,低电平有效。在这1ms内PLT_RST#为低,而正是由于这1ms的低有效,系统才识别到PLT_RST#.该信号会对SIO,FWH,LAN,G(MCH),IDE,TPM等进行reset的动作.也就是说如果该信号异常,这些device都没办法被激活.该信号发出后立刻就会发出PCI_3S_RST#,可以当做是作用相似的第二次reset。
NB各种信号说明
主板上各种信号说明一、CPU接口信号说明1. A[31:3]# I/O Address(地址总线)ν这组地址信号定义了CPU的最大内存寻址空间为4GB.在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型.2. A20M# I Adress-20 Mask(地址位20屏蔽)ν此信号由ICH(南桥)输出至CPU的信号.它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上.3.ADS#(ADS# 是RESET CPU後的第一個系統訊號去和北橋溝通)I/O Address Strobe(地址选通)ν当这个信号被宣称时说明在地址信号上的数据是有效的.在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作.4. ADSTB[1:0]# I/O Address Strobesν这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿.相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#.5. AP[1:0]# I/O Address Parity(地址奇偶校验)ν这两个信号主要用对地址总线的数据进行奇偶校验.6.BCLK[1:0] I Bus Clock(总线时钟)这两个Clock主要用于供应在Host Bus上进行交易所需的Clock.ν7. BNR# I/O Block Next Request(下一块请求)ν这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易.8. BPRI# I Bus Priority Request(总线优先权请求)ν这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当Pin .当BPRI#有效时,所有其它的设备都要停止发出新的请求,除非这个请求正在被锁定.总线所有者要始终保持BPRI#为有效,直到所有的请求都完成才释放总线的控制权.9. BSEL[1:0] I/O Bus Select(总线选择)ν这两组信号主要用于选择CPU所需的频率,下表定义了所选的频率:10. D[63:0]# I/O Data(数据总线)ν这些信号线是数据总线主要负责传输数据.它们提供了CPU与NB(北桥)之间64 Bit的通道.只有当DRDY#为Low时,总在线的数据才为有效,否则视为无效数据.11. DBI[3:0]# I/O Data Bus Inversion(数据总线倒置)ν这些信号主要用于指示数据总线的极性,当数据总在线的数据反向时,这些信号应为Low.这四个信号每个各负责16个数据总线,见下表:12. DBSY# I/O Data Bus Busy(数据总线忙)ν当总线拥有者在使用总线时,会驱动DBSY#为Low表示总线在忙.当DBSY#为High时,数据总线被释放.13. DP[3:0]# I/O Data Parity(数据奇偶校验)ν这四个信号主要用于对数据总在线的数据进行奇偶校验.14. DRDY# I/O Data Ready(数据准备)ν当DRDY#为Low时,指示当前数据总在线的数据是有效的,若为High时,则总在线的数据为无效.15. DSTBN[3:0]# I/O Data StrobeData strobe used to latch in D[63:0]#ν :16. DSTBP[3:0]# I/O Data StrobeData strobe used to latch inν D[63:0]# :17. FERR# O Floating Point Error(浮点错误)ν这个信号为一CPU输出至ICH(南桥)的信号.当CPU内部浮点运算器发生一个不可遮蔽的浮点运算错误时,FERR#被CPU驱动为Low.18. GTLREF I GTL Reference(GTL参考电压)这个信号用于设定GTLν Bus的参考电压,这个信号一般被设为Vcc电压的三分之二.19. IGNNE# I Ignore Numeric Error(忽略数值错误)ν这个信号为一ICH输出至CPU的信号.当CPU出现浮点运算错误时需要此信号响应CPU.IGNNE#为Low时,CPU会忽略任何已发生但尚未处理的不可遮蔽的浮点运算错误.但若IGNNE#为High时,又有错误存在时,若下一个浮点指令是FINIT、FCLEX、FSAVE等浮点指令中之一时,CPU会继续执行这个浮点指令但若指令不是上述指令时CPU会停止执行而等待外部中断来处理这个错误.20. INIT# I Initialization(初始化)ν这个信号为一由ICH输出至CPU的信号,与Reset功能上非常类似,但与Reset不同的是CPU内部L1 Cache和浮点运算操作状态并没被无效化.但TLB(地址转换参考缓存器)与BTB(分歧地址缓存器)内数据则被无效化了.INIT#另一点与Reset不同的是CPU必须等到在指令与指令之间的空档才会被确认,而使CPU进入启始状态.21. INTR I Processor Interrupt(可遮蔽式中断)ν这个信号为一由ICH输出对CPU提出中断要求的信号,外围设备需要处理数据时,对中断控制器提出中断要求,当CPU侦测到INTR为High时,CPU先完成正在执行的总线周期,然后才开始处理INTR中断要求.22. PROCHOT# I/O Processor Hot(CPU过温指示)ν当CPU的温度传感器侦测到CPU的温度超过它设定的最高度温度时,这个信号将会变Low,相应的CPU的温度控制电路就会动作.23. PWRGOOD(H_PWRGD)I Power Good(电源OK)ν这个信号通常由ICH(南桥)发给CPU,来告诉CPU电源已OK,若这个信号没有供到CPU,CPU将不能动作.24. REQ[4:0]# I/O Command Request(命令请求)ν这些信号由CPU接到NB(北桥),当总线拥有者开始一个新的交易时,由它来定义交易的命令.25. RESET# I Reset(重置信号)ν当Reset为High时CPU内部被重置到一个已知的状态并且开始从地址0FFFFFFF0H读取重置后的第一个指令.CPU 内部的TLB(地址转换参考缓存器)、BTB(分歧地址缓存器)以及SDC(区段地址转换高速缓存)当重置发生时内部数据全部都变成无效.26. RS[2:0]# I Response Status(响应状态)ν这些信号由响应方来驱动,具体含义请看下表:27. STKOCC# O Socket Occupied(CPU插入)ν这个信号一般由CPU拉到地,在主机板上的作用主要是来告诉主机板CPU是不是第一次插入.若是第一次插入它会让你进CMOS对CPU进行重新设定.28. SMI# I System Management Interrupt(系统管理中断)ν此信号为一由ICH输出至CPU的信号,当CPU侦测到SMI#为Low时,即进入SMM模式(系统管理模式)并到SMRAM(System Management RAM)中读取SMI#处理程序,当CPU在SMM模式时NMI、INTR及SMI#中断信号都被遮蔽掉,必需等到CPU执行RSM(Resume)指令后SMI#、NMI及INTR中断信号才会被CPU认可.29. STPCLK# I Stop Clock(停止时钟)ν当CPU进入省电模式时,ICH(南桥)将发出这个信号给CPU,让它把它的Clock停止.28. TRDY# I/O Target Ready(目标准备)ν当TRDY#为Low时,表示目标已经准备好,可以接收数据.当为High时,Target没有准备好.29. VID[4:0](CPU核心工作电压) O Voltage ID(电压识别)ν这些讯号主要用于设定CPU的工作电压,二、VGA接口信号说明1. HSYNC O CRT Horizontal Synchronization(水平同步信号)ν这个信号主要提供CRT水平扫描的信号.2. VSYNC O CRT Vertical Synchronization(垂直同步信号)这个信号主要提供CRT垂直扫描的信号.ν3. RED O RED analog video output(红色模拟信号输出)ν这个信号主要为CRT提供红基色模拟视频信号.4. GREEN O Green analog video output(绿色模拟信号输出)这个信号主要为CRT提供绿基色模拟视频信号.ν5. BLUE O Blue analog video output(蓝色模拟信号输出)ν这个信号主要为CRT提供蓝基色模拟视频信号.6. REFSET I Resistor Set(电阻设置)ν这个信号将会连接一颗电阻到地,主要用于内部颜色调色板DAC.这颗电阻的阻值一般为169奥姆,精度为1%.7. DDCA_CLK I/O Analog DDC Clockν这个信号连接NB(北桥)与显示器,这个Clock属于I²C接口,它与DDCA_DATA组合使用,用于读取显示器的数据.8. DDCA_DATA I/O Analog DDC Clockν这个信号连接NB(北桥)与显示器,这个Data与Clock 一样也属于I²C接口,它与DDCA_CLK组合使用,用于读取显示器的数据.三、AGP接口信号说明1. GPIPE# I/O Pipelined Read(流水线读)ν这个信号由当前的Master来执行,它可以使用在AGP 2.0模式,但不能在AGP 3.0的规范使用.在AGP 3.0的规范中这个信号由DBI_HI(Dynamic Bus Inversion HI)代替.2. GSBA[7:0] I Sideband Address(边带地址)这组信号提供了一个附加的总线去传输地址和命令从AGPν Master(显示卡)到GMCH(北桥).3. GRBF# I Read Buffer Full(读缓存区满)这个信号说明Master是否可以接受先前以低优先权请求的要读取的ν数据.当RBF#为Low时,中裁器将停止以低优先权去读取数据到Master.4. GWBF# I Write Buffer Full(写缓存区满)ν这个信号说明Master是否可以准备接受从核心控制器的快写数据.当WBF#为Low时,中裁器将停止这个快写数据的交易.5. ST[2:0] O Status Bus(总线状态)ν这组信号有三BIT,可以组成八组,每组分别表示当前总线的状态.6. ADSTB0 I/O AD Bus Strobe 0(地址数据总线选通)这个信号可以提供2X的时序为AGP,它负责总线AD[15:0].ν7. ADSTB0# I/O AD Bus Strobe 0(地址数据总线选通)ν这个信号可以提供4X的时序为AGP,它负责总线AD[15:0].8. ADSTB1 I/O AD Bus Strobe 1(地址数据总线选通)这个信号可以提供2X的时序为AGP,它负责总线AD[31:16].ν9. ADSTB1# I/O AD Bus Strobe 1(地址数据总线选通)ν这个信号可以提供4X的时序为AGP,它负责线总AD[31:16].10. SB_STB I SideBand Strobe(SideBand选通)这个信号主要为SBA[7:0]提供时序,它总是由AGPν Master驱动.11. SB_STB# I SideBand Strobe(SideBand选通)这个信号为SBA[7:ν0]提供时序只在AGP 4X 模式,它总是由AGP Master驱动.12. CLK O CLOCK(频率)ν为AGP和PCI控制信号提供参考时序.13. PME# Power Management Event(电源管理事件)这个信号在AGPν协议中不使用,但是它用在PCI协议中由操作系统来管理.关于PME#的详细定义请参加PCI协议规范.14. TYPEDET# Type Detect(类型检查)ν从AGP发展来看,有1X、2X、4X和8X四种模式,每种模式所使用的电压也不尽相同,那AGP控制器怎么知到你插的是什么样的显卡呢?就是通过这个信号来告诉AGP Control的.用这个信号来设定当前显卡所需的电压.15. FRAME# I/O Frame(周期框架)在AGP管道传输时这个信号不使用,这个信号只用在AGP的快写方式.ν16. IRDY# I/O Initiator Ready(起始者备妥)这个信号说明AGPν Master已经准备好当前交易所需的数据,它只用在写操作,AGP Master不允许插入等待状态. 17. TRDY# I/O Target Ready(目标备妥)这个信号说明AGPν Target已经准备好整个交易所需要读的数据,这个Target可以插入等待状态.18. STOP# I/O Stop(停止)ν这个信号在AGP交易时不使用.对于快写方式,当STOP#为Low时,停止当前交易.19. DEVSEL# I/O Device Select(设备选择)ν在AGP交易时不使用.在快写方式,当在一个交易不能完成时,它就会被使用.20. REQ# I Request(请求)这个信号用于向中裁器请求当前总线使用权为开始一个PCI orν AGP交易.21. GNT# O Grant(保证)ν当中裁器收到Initiator发出请求后,若当前总线为空闲,中裁器就会通过GNT#把总线控制权交给Initiator.22. AD[31:0] I/O Address Data Bus(数据地址总线)ν这些信号用来传输地址和数据.23. C/BE[3:0]# I/O Command/Byte Enable(命令/位致能)当一个交易开始时,提供命令信息.在AGPν Master做写交易时,提供有效的位信息.四、Memory 接口信号说明1. SCMDCLK[5:0] O Differential DDR Clock(时钟输出)ν SCMDCLK与SCMDCLK#是差分时钟输出对,地址和控制信号都在这个两个Clock正负边沿的交叉点采样.每个DIMM 共有三对.2. SCMDCLK[5:0]# O Differential DDR Clock(时钟输出)ν这个Clock信号的意义同上.3. SCS[3:0]# O Chip Select(芯片选择)当这些信号有效时,表示一个Chip已被选择了,每个信号对应于SDRAM的一行.ν4. SMA[12:0] O Memory Address(内存地址)ν这些信号主要用于提供多元的行列地址给内存.5. SBA[1:0] O Bank Address(Bank选择)ν这个些信号定义了在每个内存行中哪个Bank被选择.Bank选择信号和内存地址信号联合使用可寻址到内存的任何单元.6. SRAS# O Row Address(行地址)ν行地址,它和SCAS#、SWE#一起使用,用来定义内存的命令.7. SCAS# O Column Address(列地址)ν列地址,它和SRAS#、SWE#一起使用,用来定义内存的命令.8. SWE# O Write Enable(写允许)写允许信号,它与SRAS#、SCAS#一起使用,用来定义内存的命令.ν9. SDQ[63:0] I/O Data Lines(数据线)ν这些信号线用于传输数据.10. SDM[7:0] O Data Mask(数据屏蔽)当在写周期有效时,在内存中传输的数据被屏蔽.在这八个信号中每个信号负责八根数据线.ν11. SDQS[7:0] I/O Data Strobe(数据选通)ν这些信号主要用于捕获数据.这八个信号每个信号负责八根数据线.12. SCKE[3:0] O Clock Enable(时钟允许)这个信号在上电时对内存进行初始化,它们也可以用于关闭不使用的内存数据行. ν五、HUB 接口信号说明1. HL[10:0] I/O Packet Data(数据包)这些信号主要用于Hub Interface读写操作时传输数据.ν2. HISTRS I/O Packet Strobe(数据选通)3. HISTRF I/O Packet Strobe Complement这个信号与HISTRS一起在HUBν inteface上传输与接收数据.六、LAN LINK接口信号说明1. LAN_CLK I Lan I/F Clock(网络时钟)这个信号由Lanν Chipset驱动输出,它的频率范围在5~50Mhz.2. LAN_RXD[2:0] I Received Data(接收数据)这些信号是由Lan Chipset驱动输出到南桥.ν3. LAN_TXD[2:0] O Transmit Data(传输数据)这些信号是南桥驱动输出到Lan Chipset.ν4. LAN_RSTSYNC O Lan Reset(Lan Chip 复位信号)七、EEPROM 接口信号说明1. EE_SHCLK O EEPROM Shift Clock(EEPROM时钟)ν这个信号由南桥驱动输出到EEPROM.2. EE_DIN I EEPROM Data In(EEPROM数据输入)这个信号是由EEPROM传数据到南桥.ν3. EE_DOUT O EEPROM Data Out(EEPROM数据输出)ν这个信号是由南桥传数据到EEPROM.4. EE_CS O EEPROM Chip Select(片选信号)当这个信号有效时EEPROM被选择.ν八、PCI接口信号说明1. AD[31:0] I/O Address Data Bus(地址数据总线)ν是用来传送起始地址.在内存或组态的交易期间,此地址的分辨率是一个双字组(Double Word)(即地址可被四整除),在读取或写入的交易期间,它是一个字节特定地址.2. PAR I/O Parity Signal(同位信号)ν在地址阶段完成后一个频率,或是所有写入交易的数据阶段期间,在IDRY#被驱动到僭态后一个频率,由Initiator驱动.所有读取交易的数据阶段期间,在TRDY#被驱动到僭态后一个频率,它也会被目前所寻址的Target驱动.在地址阶段完成后的一个频率,Initiator将PAR驱动到高或低态,以保证地址总线AD[0:31]与四条指令/位组致能线C/BE#[0:3]是偶同位(Even Parity).3. C/BE[3:0]# I/O Command/Byte Enable(指令或字节致能)由Initiator驱动,在AD Bus上传输地址时,用来表示当前要动作的指令.在ADν Bus上传输数据时,用来表示在目前被寻址之Dword 内将要被传输的字节,以及用来传输数据的数据路径.4. RST# O PCI Reset(复位信号)当重置信号被驱动成低态时,它会强迫所有PCI组态缓存器νMaster及Target状态机器与输出驱动器回到初始化状态.RST#可在不同步于PCI CLK边缘的状况下,被驱动或反驱动.RST#的设定也将其它的装置特定功能初始化,但是这主题超出PCI规格的笵围.所有PCI输出信号必须被驱动成最初的状态.通常,这表示它们必须是三态的.5. FRAME# I/O Cycle Frame(周期框架)ν是由目前的Initiator驱动,它表示交易的开始(当它开始被驱动到低态时)与期间(在它被驱动支低态期间).为了碓定是否已经取得总线拥有权,Master必须在同一个PCI CLK信号的上边缘,取样到FRAME#与IRDY#都被反驱动到高态,且GNT#被驱动到低态.交易可以是由在目前的Initiator与目前所寻址的Target间一到多次数据传输组成.当Initiator准备完成最后一次数据阶段时,FRAME#就会被反驱动到高态.6. IRDY# I/O Initiator Ready(备妥)Initiatorν备妥被目前的Bus Master(交易的Initiator)驱动.在写入期间,IRDY#被驱动表示Initiator准备接收从目前所寻址的Target传来的资料.为了确定Master已经取得总线拥有权,它必须在同一个PCI CLK信号的上升边缘,取样到FRAME#与IRDY#都被反驱动到高态,且GNT#被驱动到低态.7. TRDY# I/O Target Ready(目标备妥)ν Target备妥被目前所寻址的Target驱动.当Target准备完成目前的数据阶段(数据传输)时,它就会被驱动到低态.如果在同一个PCI CLK信号的上升边缘,Target 驱动TRDY#到低态且Initiator驱动IDRY#到低态的话,则此数据阶段便告完成.在读取期间,TRDY#被驱动表示Target正在驱动有效的数据到数据总线上.在写入期间,TRDY#被驱动表示Target准备接收来自Master的资料.等待状态会被插入到目前的资料阶段里,直到取样到TRDY#与IRDY#都被驱动到低态为止.8. STOP# I/O Stop(停止)ν Target驱动STOP#到低态,表示希望Initiator停止目前正在进行的交易.9. DEVSEL# I/O Device Select(设备选择信号)ν该信号有效时,表示驱动它的设备已成为当前防问的目标设备.换言之,该信号的有效说明总在线某处的某一设备已被选中.如果一个主设备启动一个交易并且在6个CLK周期内设有检测到DEVSEL#有效,它必须假定目标设备没能反应或者地址不存在,从而实施主设备缺省.10. IDSEL I Initialization Device Select(初始化设备选择)IDSEL是PCI装置的一个输入端,并且在存取某个装置的组态缓存器期间,它用来选择芯片.ν11. LOCK# I/O Lock(锁定)ν这是在一个单元(Atomic)交易序列期间(列如:在读取/修改/写入操作期间),Initiator用来锁定(Lock)目前所寻址的Target的.12. REQ# I Request(请求)ν表示管理者要求使用总线,此为一对一之信号,每一管理者都有与其相对应之REQ#信号.13. GNT# O Grant(保证)ν表示管理者对总线使用之要求已被同意,此为一对一之信号,每一管理者都有与其相对应之GNT#信号.九、Serial ATA接口信号说明1. SATA0TXP O Serial ATA 0 Transmit(串行ATA0 传送)2. SATA0TXN O Serial ATA 0 Transmit(串行ATA0 传送)这个信号与SATA0TXP组成差分信号对,用于传输数据.ν3. SATA0RXP I Serial ATA 0 Receive(串行ATA0 接收)4. SATA0RXN I Serial ATA 0 Receive(串行ATA0 接收)ν这个信号与SATA0RXP组成差分信号对,用于接收数据.5. SATARBIAS I Serial ATA Resistor Bias(串行ATA电阻偏置)6. SATARBIAS# I Serial ATA Resistor Bias(串行ATA电阻偏置)这个信号与SATARBIAS一样外接一颗与GND相接的电阻,为SATA提供一个电压偏置. ν7. SATALED# OD SATA Drive Activity Indicator(SATA 读写指示)ν当这个信号为Low时,表示当前的SATA硬盘正在读写数据.十、IDE 接口信号说明1. DCS1# O Device Chip Select(设备芯片选择)ν这个信号为设备选择信号For Rang 100 .2. DCS3# O Device Chip Select(设备芯片选择)这个信号为设备选择信号For Rang 300.ν3. DA[2:0] O Device Address(设备地址)这些信号用于传输地址信号.ν4. DD[15:0] I/O Device Data(设备数据)ν这些信号用于传输数据信号.5. DREQ I Device Request(设备请求)当IDE Device要做一个DMA读写动作时,就会驱动这个信号向南桥发DMνA请求.6. DACK# O Device DMA Acknowledge(设备DMA确认)当IDEν Device已做了一个DMA请求后,若当前总线空闲,南桥就会驱动个信号,把控制权受权给IDE Device.7. DIOR# O Disk I/O Read(磁盘I/O读)ν这个信号由南桥来驱动,当它有效时,表示要对磁盘进行一个读操作.8. DIOW# O Disk I/O Write(磁盘I/O写)这个信号由南桥来驱动,当它有效时,表示要对磁盘进行一个写操作.ν9. IORDY I I/O Channel Ready(I/O通道备妥)这个信号由IDEν Device来驱动,当它有效时,表示IDE Device已经准备OK.十一、LPC接口信号说明1. LAD[3:0] I/O LPC Command、Address、Data这四信号线用来传输LPCν Bus的命令、地址和数据.2. LFRAME# I/O LPC Frame(LPC框架)ν当这个信号有效时,指示开始或结束一个LPC周期.3. LDRQ# I DMA Request(DMA请求)当Super I/O上的Device需要用DMA Channel时,就会驱动这个信号向南桥发出请求. ν十二、USB 接口信号说明1. USBP+ I/O USB Signal(USB 信号)2. USBP- I/O USB Signal(USB 信号)ν这个信号与USBP+组成差分信号对,组成一个USB Port,用来传输地址、数据和命令.3. OC# I Over Current(过电流保护)当有USBν Device过电流时,这个信号会拉Low,告知南桥有过电流发生.十三、SMBus接口信号说明1. SMBDATA I/O SMBus Data(数据线)2. SMBCLK I/O SMBus Clock(时钟线)ν上面两个信号线为系统管理总线,以南桥为控制中心,对主机板的一些Device进行读写操作,如时钟IC、SPD(SPD是一组关于内存模组的配置信息)等等.这两个信号在外部必须通过电阻进行Pull High.十四、AC-Link接口信号说明1. RST# O Reset(复位信号)这个讯信号由南桥驱动,对Audioν Chip进行初始化.2. SYNC O Sync(同步信号)3. BIT_CLK I Bit Clock(时钟输入)ν这是一个由Codec产生一个12.288Mhz串行数据时钟给南桥.4. SDOUT O Serial Data Out(串行数据输出)由南桥发出数据到Codec.ν5. SDIN I Serial Data In(串行数据输入)ν由Codec发出数据到南桥.十五、FDC接口信号说明1. DRVDEN0 OD Drive Density Select Bit(驱动器密度选择位)ν驱动器密度选择信号.2. INDEX# I INDEX(索引)ν此Pin为施密特触发器输入,当这个为Low(有效时),通过索引孔把磁头定位起始磁道.3. MOA# OD Motor A On(马达A打开)当此信号为Low时,马达A起动.ν4. DSA# OD Drive Select A(驱动A选择)当此信号为Low时,驱动器A被选择.ν5. DIR# OD DIR(列目录)ν磁头步进马达移动方向,为High时,向外移动,为Low时向内移动.6. STEP# OD Step(步进)步进输出脉冲,当此信号为Low时,将产生一个脉冲移动磁头到另一个磁道.ν7. WD# OD Write Data(写数据)ν写数据,当此信号为Low时,写数据到被选择的驱动器.8. WE# OD Write Enable(写允许)写允许,当为Low表示允许写入盘片.ν9. TRACK0# I Track 0(0磁道)0磁道,当此信号为Low时,磁头将被定位到最外的一个磁道(0磁道).ν10. WP# I Write Protected(写保护)ν写保护,当此信号为Low时,磁盘片被写保护,只能读出数据不能写入.11. RDATA# I Read Data(读数据)当为Low时从软盘读数据.ν12. HEAD# OD Head(磁头)磁头选择,当为High时选择0面的磁头,当为Low时选择1面的磁头.ν13. DSKCHG# I Diskette Change(更换磁盘)ν盘片更换,当此信号为Low时,在上电状态可随时取出盘片.十六、Parallel Port 接口信号说明1. SLCT I Printer Select Status(打印机状态选择)ν这个Pin主要用于选择打印机模式,为High时,表示打印机被选择.打印有两种模式可以被设定ECP和EEP.2. PE I Page End(页面结束)当这个信号为High时,表示打印机已检测到页面结束.ν3. BUSY I Busy(打印机忙)ν当这个信号为High时,表示打印机很忙没有准备去接收数据.4. ACK# I Acknowledge(确认)当这个信号为Low时,表示打印机已接收数据,并准备接受更多的数据.ν5. ERR# I Error(错误)ν当这个信号为Low时,表示打印机在打印时出错.6. SLIN# O Printer Select(打印机选择)这个信号为打印机输出线检查.ν7. INIT# O Initialization(初始化)当这个信号为Low时,表示对打印机进行初始化.ν8. AFD# O Auto Line Feed(自动走线)ν当打印机打印针出问题时,这个信号会被拉Low,打印机会自动再打一遍.9. STB# O Strobe(锁定)当这个信号为Low时,表示要把并行数据锁定到打印机里.ν10. PD[7:0] I/O Printer Data(打印机数据)ν这些信号用于传输打印机数据.十七、Serial Port 接口数据说明1. CTS# I Clear To Send(清楚发送)ν这个信号用于Modem控制输入,这个功能可以通过读握手状态寄存器Bit 4来测试.2. DSR# I Data Set Ready(数据准备)这个信号为Low时,表示Modem或数据放置已准备可以传输数据.ν3. RTS# I/O Request To Send(请求发送)ν这个信号为Low时,表示Modem或调制解调器可准备去发送数据.4. DTR# I/O Data Terminal Ready(数据终端准备)这个信号为Low时,表示数据终端已准备可以进行通信.ν5. SIN I Serial Data In(串行数据输入)ν这个信号用于去接收数据.6. SOUT O Serial Data Out(串行数据输出)这个信号用于去发送数据.ν十八、开机重要信号说明RSMRST#:RSMRST#信号是用来通知南桥5VSB和3VSB待机电压正常的信号,这个信号如果为低,则南桥收到错误的信息,认为相应的待机电压没有OK,所以不会进行下一步的上电动作SLP_S3#:S3 休眠控制信号: SLP_S3# 是电源层控制。
pwrbtn信号分析
电脑主板工作信号名词解释之PWRBTN#及IO_PWRBTN#
PWRBTN 主板上电时的一个信号,即电脑开关就是这个信号,在电脑接通电源的时候,
3VSB或5VSB通过一个4.7K或8.2K等的电阻给该信号提供上拉,所以在接通电源时该信号的电压是3.3V或5V的高电平,
而按下开关的时候该信号变为0V低电平(开关的另一端是接地的,按下开关时就是把PWRBTN信号接到地上了),
然后松开开关PWRBTN又回到3.3V或5V的高电平。
这一高低高的变化信号会送给IO或南桥或其它专门的开机复位芯片(有些中间会有一些电阻或门芯片中转一下)
IO或南桥或其它专门的开机复位芯片收到这一个方波信号后(在其它工作条件正常的情况下)就会发出下一步的工作信号(IO_PWRBTN)
IO_PWRBTN 就是IO收到开关信号后发出的一个同PWRBTN#一样的高低高变化的方波信号,这个信号送给南桥通知南桥开机
PWRBTN#及IO_PWRBTN#这个名称并不是唯一的在不同的电图图上标示的可能不一样,仅供参考!
PWRBTN#信号波形
PWRBTN#与IO_PWRBTN#波形关系。
主板信号
主板上各种信号说明一2007年08月26日星期日 13:20六、LAN LINK接口信号说明1. LAN_CLK I Lan I/F Clock(网络时钟)这个信号由Lann Chipset驱动输出,它的频率范围在5~50Mhz。
2. LAN_RXD[2:0] I Received Data(接收数据)这些信号是由Lan Chipset驱动输出到南桥。
n3. LAN_TXD[2:0] O Transmit Data(传输数据)这些信号是南桥驱动输出到Lan Chipset。
n4. LAN_RSTSYNC O Lan Reset(Lan Chip 复位信号)七、EEPROM 接口信号说明1. EE_SHCLK O EEPROM Shift Clock(EEPROM时钟)n 这个信号由南桥驱动输出到EEPROM。
2. EE_DIN I EEPROM Data In(EEPROM数据输入)这个信号是由EEPROM传数据到南桥。
n3. EE_DOUT O EEPROM Data Out(EEPROM数据输出) n 这个信号是由南桥传数据到EEPROM。
4. EE_CS O EEPROM Chip Select(片选信号)当这个信号有效时EEPROM被选择。
n八、PCI接口信号说明1. AD[31:0] I/O Address Data Bus(地址数据总线)n 是用来传送起始地址。
在内存或组态的交易期间,此地址的分辨率是一个双字组(Double Word)(即地址可被四整除),在读取或写入的交易期间,它是一个字节特定地址。
2. PAR I/O Parity Signal(同位信号)n 在地址阶段完成后一个频率,或是所有写入交易的数据阶段期间,在IDRY#被驱动到僭态后一个频率,由Initiator驱动。
所有读取交易的数据阶段期间,在TRDY#被驱动到僭态后一个频率,它也会被目前所寻址的Target驱动。
主板RESET信号介绍
主板上電時序
POST: Power On Self Test, 即主板開機自檢過程.主要任務是用來測試安裝於主機板上的各種硬體,如偵測到有硬體錯誤,即會依主機板廠商設計發出警示聲,或是產生Post Error Code輸出至位址Port 80H HA HD DMI LPC
RESET相關信號
PWRBTN#: (Power Button) 電源按鈕, 如果系統處在睡眠狀態,那麼按下此按鈕後將會喚醒系統(開機). 此信號如果按下超過4S, 將會無條件進入S5狀態.
RESET相關信號
NOTES: 除非Cleared CMOS, 當RTC電源OK後,此信號必須保持高電平. 如果主板上RTC電池漏裝或NG, RTCRST#信號必須在RSMRST#之前至high.
PWROK_3V
PWRGD_PS
ATX_PSON#
RSMRSH_PLTRST#
PIDE_PRST#
PCIE_RST_SLOT#
PCIE_RST_SLOT#
PCI_RST_SLOT#
PCI_RST_SLOT#
CPUPWRGD#
ICH_PLTRST#
CPURESET#
RESET相關信號
VRMPWRGD:(VRM Power Good) 此信號為VCORE電源管理芯片發出, 以通知南橋CPU VCORE電壓已經穩定.
RESET相關信號
SYSRESET#: (System Reset) 系統RESET信號, 當此信號被拉低時系統將被直接Reset. 在被reset之前,系統將會等待25ms ±2ms 讓SMBus 空閒.
笔记本主板信号详解
一 主板各芯片的功能及名词解释主板芯片组(chipset )(pciset) :分为南桥和北桥:分为南桥和北桥南桥(主外):即系统I/O 芯片(SI/O ):主要管理中低速外部设备;集成了中断控制器、DMA 控制器。
功能如下:功能如下:PCI 、ISA 与IDE 之间的通道。
之间的通道。
PS/2鼠标控制。
(间接属南桥管理,直接属I/O 管理)管理) KB 控制(keyboard )。
(键盘) USB 控制。
(通用串行总线)控制。
(通用串行总线) SYSTEM SYSTEM CLOCK CLOCK 系统时钟控制。
系统时钟控制。
I/O 芯片控制。
芯片控制。
ISA 总线。
总线。
IRQ 控制。
(中断请求)控制。
(中断请求) DMA 控制。
(直接存取)控制。
(直接存取) RTC 控制。
控制。
IDE 的控制。
的控制。
南桥的连接:南桥的连接: ISA ISA——PCI CPU CPU——外设之间的桥梁外设之间的桥梁 内存—外存外存北桥(主内):系统控制芯片,主要负责CPU 与内存、CPU 与AGP 之间的通信。
掌控项目多为高速设备,如:CPU 、Host Host Bus Bus 。
后期北桥集成了内存控制器、Cache 高速控制器;功能如下:高速控制器;功能如下: CPU 与内存之间的交流。
与内存之间的交流。
Cache 控制。
控制。
AGP 控制(图形加速端口)控制(图形加速端口) PCI 总线的控制。
总线的控制。
CPU 与外设之间的交流。
与外设之间的交流。
支持内存的种类及最大容量的控制。
(标示出主板的档次)内存控制器:决定是否读内存(高档板集成于北桥)。
586FX 82438FX VX 82438VX Cache :高速缓冲存储器。
:高速缓冲存储器。
(1)、high high——speed 高速高速 (2)、容量小)、容量小主要用于CPU 与内存北桥之间加速(坏时死机,把高速缓冲关掉)CPU Cache 内 存 I/O 芯片input/output ,(局部I/O )。
微星迫击炮主板指示灯讲解
微星迫击炮主板指示灯讲解
1、CPU指示灯常亮。
CPU指示灯常亮一般电脑会毫无反应,这种时候显示器会出现无信号的提示然后黑屏,不过不用慌,因为其常亮不一定代表CPU凉凉了,而且CPU指示灯常亮比较少
见。
2、DRAM指示灯常亮。
DRAM指示灯常亮是和很常见的问题,这说明主板的内存自检没过去,就是内存出现了问题,同样显示器会显示会出现无信号的提示然后黑屏。
3、BOOT指示灯常亮。
BOOT指示灯是代表了操作系统,常亮后说明电脑的系统不能正常运行,一般显示画面会卡在品牌的LOGO界面,这个灯常亮是最少见的情况。
4、VGA指示灯常亮。
最后就是VGA指示灯了,这个灯常亮说明了显示画面出现了问题,一般也表现在显示器会无信号上,画面黑屏。
主板信号走向(全)
下面解释信号标识的含义。
(1)ADS#:CPU地址选通信号,低电平有效。
地址选通信号,就是好像我们出行一样,有几条路可供选择,具体选择走哪一条,在CPU与北桥之间的地址线是单向传输的。
(2)DBSY#:FSB总线忙信号,高电平表示总线不忙,低电平表示总线忙。
总线忙表示地址线上正在传输信号。
(3)FRAME#:PCI帧周期信号,低电平表示PCI总线启动工作,高电平表示PCI总线没有工作。
(4)IRDY#:主设备淮备好信号,低电平有效。
主设备就绪信号和从设备就绪信号,从北桥到南桥传输数据的时候,以北桥为主,南桥为从;如果南桥到北桥传输数据的时候,南桥为主,北桥为从。
(5)CS#:片选信号。
低电平选中,高电平没有选中。
(6)A0一A31:地址线单向传输;D0一D63数据线双向传输。
A0一A31和D0一D63这些地址线和数据线一条都不能断路和短路,否则都会导致不能正常传输地址和数据,使得机器不能点亮。
(7)WE#:写允许信号,低电平表示可写,高电平表示只读。
(8)0E#:数据允许输出,低电平表示允许,高电平不允许,发给CPU让CPU执行相当指令。
2.CPU寻址过程详解在硬启动过程中,CPURST复位信号发出后并保持一定时间的低电平。
当供电已经稳定后,才撤去RESET低电平,保持高电平,CPU开始工作,硬启动完成,开始进行软启动,运行BIOS中的POST自检程序。
(1) CPU与北桥POST首先检查芯片、一级缓存和二级缓存是否正常工作。
无异常情况下,CPU会通过接口电路的DBSY#信号线检查FSB前端总线是否繁忙。
当DBSY#为低电平时表示FSB总线繁忙,只有繁忙解除,CPU才进行下一步工作;当DBSY#为高电平时表示FSB总线不繁忙,CPU会通过ADS#地址通信线告诉北桥我要发送数据了;当北桥接到这个信号后,如果自身完好并己准各好时,北桥会发一个低电平给CPU,向CPU表明我已经准备好,可以接收数据了,这时CPU才会通过A31一A0发送FFFOH地址信号,它是BIOS内的一条转移指令。
主板上各种信号说明
主板上各种信号说明⼀、CPU接⼝信号说明1. A[31:3]# I/O Address(地址总线)n 这组地址信号定义了CPU的最⼤内存寻址空间为4GB。
在地址周期的第⼀个⼦周期中,这些Pin传输的是交易的地址,在地址周期的第⼆个⼦周期中,这些Pin传输的是这个交易的信息类型。
2. A20M# I Adress-20 Mask(地址位20屏蔽)n 此信号由ICH(南桥)输出⾄CPU的信号。
它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0⽽使地址⾃动折返到第⼀个1Mbyte地址空间上。
3. ADS# I/O Address Strobe(地址选通)n 当这个信号被宣称时说明在地址信号上的数据是有效的。
在⼀个新的交易中,所有Bus上的信号都在监控ADS#是否有效,⼀但ADS#有效,它们将会作⼀些相应的动作,如:奇偶检查、协义检查、地址译码等操作。
4. ADSTB[1:0]# I/O Address Strobesn 这两个信号主要⽤于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿。
相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#。
5. AP[1:0]# I/O Address Parity(地址奇偶校验)n 这两个信号主要⽤对地址总线的数据进⾏奇偶校验。
6. BCLK[1:0] I Bus Clock(总线时钟)这两个Clock主要⽤于供应在Host Bus上进⾏交易所需的Clock。
n7. BNR# I/O Block Next Request(下⼀块请求)n 这个信号主要⽤于宣称⼀个总线的延迟通过任⼀个总线代理,在这个期间,当前总线的拥有者不能做任何⼀个新的交易。
8. BPRI# I Bus Priority Request(总线优先权请求)n 这个信号主要⽤于对系统总线使⽤权的仲裁,它必须被连接到系统总线的适当Pin 。
主板检测卡各指示灯说明
一、主板检测卡各指示灯说明BIOS灯:为BIOS运行灯、正常工作时应不停闪动CLK灯:为时钟灯、正常为常亮OSC灯:为基准时钟灯、正常为常亮RESET灯:为复位灯、正常为开机瞬间闪一下,然后熄灭RUN灯:为运行灯、工作时应不停闪动+12V、-12V、+5V、+灯正常为常亮二、常见代码检修1、00、CO、CF、FF或D1测BIOS芯片CS有无片选:1、有片选:换BIOS、测BIOS的OE是否有效、测PCI的AD线、测CPU 复位有无跳变2、无片选:测PCI的FRAME、测CPU的DBSY ADS,如不正常则北桥坏、若帧周期信号不正常则南桥坏2、C0CPU插槽脏、针脚坏、接触不好换电源、换CPU、换转接卡有时可解决问题刷BIOS、检查BIOS座I/O坏、北桥虚焊、南弱桥坏PCB断线、板上粘有导电物3、C1、C3、C6、A7或E1内存接触不良用镊子划内存槽测内存工作电压SDRAM ,DDR和测时钟CLK0~CLK3CPU旁排阻是否损坏测CPU地址线和数据线测DDR的负载排阻和数据排阻北桥坏4、C1~05循环跳变测是否正常BIOS损坏I/O或南桥损坏5、C1、C3、C6刷BIOS、检查BIOS座换电源、换CPU,换转接卡有时可解决问题PCB断线、板上粘有导电物换内存条,PC100、PC133,或速度更快更稳定的内存换内存插槽,有些主板的内存条插槽要先插最靠里面或最靠外面的槽才可工作目测内存槽是否有短路等机械类损坏现象没内存的CLK0、CLK1、CLK2、CLK3、CLK4,内存主供电打阻值检查是否有断路现象换I/O芯片、北桥虚焊或北桥坏6、循环显示C1-C3或C1-C5刷BIOS换I/O有时可解决问题、检查I/O外围电路PCB断线、板上粘有导电物换电源、换CPU、换内存南桥坏7、其它代码刷BIOS换电源、CPU、内存检查I/O外围电路、换I/O芯片PCB断线、板上粘有导电物、南桥坏8、bO代码测内存的数据负载电压、DDR清CMOS测北桥供电或北桥坏9、25代码测AGP核心供电4X、8X、2X北桥供电、北桥坏10、走od后不亮测PCI插槽之间电阻和排阻外频、倍频跳线11、若显示Ob显示器仍不亮换显卡,有时主板与显卡不兼容换电源、换CPU、换内存换显卡插槽、PCB断线、板上粘有导电物刷BIOS换I/O查北桥供电或南北桥坏查PCI、AGP槽附近的排阻和电容12、显2d代码测AGP的AD线初始化INTR信号北桥供电不正常或北桥坏13、显2d代码后不变刷BIOS时钟发生器不良清除CMOS北桥供电不正常或北桥坏14、显示50代码I/O供电或I/O芯片坏南桥供电或南桥坏BIOS坏、北桥坏15、显示41刷BIOSA18跳线PCB断线、板上粘有导电物I/O坏、南桥坏。
常用主板信号名词,电子缩写解释.
ADJ 可调 Adjustable 比如大小和方向控制的意思是通断了VID 电压识别 Voltage IdentificationSS 软启动 (soft Start两个单词的缩写FB 反馈 (feedback单词的缩写COMP 补偿 (Compensatory单词的缩写VSEN 电压侦测 voltage senserISP 电流侦测 p 正端与 isn n负端对应IRMP 没查到Ramp amplitude PWM ramp amplitude set by external resistor. Rampamplitude 脉宽调制用的用这个电阻调节振幅斜率DVD 没查到 uvlo 欠压锁定脚低于某值就保护IMAX 最大电流 (不知道对不对对 Over current protection amplitude set. 过流保护幅度设置PWM 脉宽调制 Pulse-Width ModulationISN 没查到CAS#:列选信号RAS#:行选信号WE#:允许信号(高电平允许读,低电平允许写CS#:片选信号SCL:串行时钟,SDA:串行数据,由南桥提供3.3V电压FRAME#:帧周期信号TRDY#:从设备准备好IRDY#:主设备准备好DEVSEL#:设备选择信号C/BE#(0、C/BE#(1、C/BE(2、C/BE(3,是命令/字节允许信号OVP 是过压保护,OCP是过流保护INV-PWM 是高压板驱动控制信号CLK:时钟INPUT CPU:初始化 RESET:复位ADS:地址状态BEO#-7#:字节使能 AP:地址偶校验AP:地址偶校验DP0-7:数据偶校验 INIR:可屏蔽中断请求DBSY:数据忙SCYC:裂开周期输出HIT#:命中指示NMI:非屏蔽中断请求INV:无效输入IERR:内部检验错BREQ:内部总线占用请求BUSCHK:总线检查输入A20M#:地址位20屏蔽PWT:页面高速缓存内存通写PCD:页面高速缓存禁止EWBE#:外部写缓冲器输入APCHK#:地址校验检测状态FLUSH#:高速缓存清洗AHOLD:地址占用请求M/IO#:内存/IO指示LOCK:总线封锁 SMIACT#:系统管理中断请求SMT#:系统管理中断FERR#:浮点数值出错BOFF#:总线屏蔽IGNNE#:忽略数值出错HLDA:总线占用响应HOLD:总线占用请求NMI:非屏蔽中断请求EADS#:有效外部地址INIR:可屏蔽中断请求KEN#:高速缓存使能PCHK#:奇偶校验错使能SDONE:监听完成信号SERR:系统错误报告PAK64:奇偶双字节校验DEVSEL:设备选择 STOP:停止数据传送TP_CLK TOUCH PAD CLOCK 触摸板时钟信号TP_DATA TOUCH PAD DATA 触摸板数据信号3S/4S# 这个不知道65W/90W# 适配器功率识别信号SBPWR_EN 这个不知道是哪个电压开启信号TV_THERM# 过温信号EC_SPIDI/FWR# BIOS数据输入信号EC_SPIDO/FRD# BIOS数据输出信号EC_SPICLK BIOS时钟同步信号EC_SPICS# BIOS片选信号FSTCHG FAST CHARGE快速充电?不确定BATT_GRN_LED# 电池绿色信号灯BATT_AMB_LED 电池黄SE闪烁灯CAPS_LED 大小写信号灯PWR_LED 电源指示灯SYSON 主电压开启信号VR_ON CPU核心供电开启信号ACIN 电源电压检测信号EC_RSMRST EC复信信号EC_LID_OUT# 待机信号EC_PWROK PG信号一般发给南桥BKOFF# 背光开启信号WL_OFF# 无线开启信号MEDIA_LED 音乐播放器快捷键SATA_LED# SATA硬盘指示灯信号IDE_LED# IDE硬盘指示信号EC_SMB_CK[2:1] EC系统管理总线时钟EC_SMB_CK[2:1] EC系统管理总线数据PM_SLP_S3# S3状态信号南桥发到EC的开关信号PM_SLP_S5# S5状态信号南桥发到EC的开关信号LID_SW# 待机信号PBTN_OUT# EC发给南桥的开机信号FAN_SPEED1 风扇控制信号BT_ON# 蓝牙开启信号ON/OFF 来自开关按钮的开机信号'NUM_LED# 小键盘数字键信号PWR_SUSP_LED 待机指示灯信号D/C# 适配器检测信号Shutdown的简写关闭 ,SHDN IN 应该就是关闭信号输入。
主板上各种标识的含义
四、主板维修中常用到的VDD,VTT,CS等含义VCC--为直流电压。
在主板上为主供电电压或一般供电电压。
例如一般电路VCC3--+3V供电。
VCC3: 3.3V VCC25: 2.5V VCC333: 3.3V VCC5: 5V VCC12: 12VVCORE: CPU核心电压(视CPU OR 电压治具而定)VDD--只是一个通称。
普通的IC电源,可能+3V, +1.5V之类,例如数字电路正电压、门电路的供电等。
VDDQ--需要经过滤波的电源,稳定度要求比VDD更高,VSS--指供电的负极,一般是0伏电压或电压参考点GND--地供电电压一般都标为Vdd,VccVCORE--CPU核心电压。
VID--是CPU电压识别信号。
以前的老主板有VID跳线,现在的一般没有,CUP工作电压就是由VID来定义。
通过控制电源IC输出额定电压给CPU。
VTT--是参考电压(有VTT1.5V、VTT2.5V),针对不同型号的CPU有1.8V,1.5V,1.125.测量点在cpu插座旁边,有很多56 的排阻,就是它了。
VTT--是AGTL总线终端电压。
CS--片选CAS--行选通RAS--列选通sclk--串行时钟主A或SA--地址线SYNC--串行同步SDATA--串行数据VDIMM--内存槽的电源。
5VSB--5V待机电源,待机电源是指电脑未开机,但插着外部电源,主板上有一部分供着电,可以做唤醒等作用的电。
3VSB--3V待机电源主板有+5VSB,+3VSB, +3V,+5V,+12V,+5V_DUAL(USB)。
SB=stand by--待机。
RESET--复位CLK--时钟POWER_OK OR POWER_GOOD: 3.3V或5VVCC---模拟电路中的电源电压正端GND---模拟电路中的电源电压的接地端VDD---数字电路中的电源电压正端VSS---数字电路中的电源电压接地端VCC:当然是主要的供电正端了VDD:........同上........VCC,C=circuit ,线路的意思,指连接到一个完整电路的电源输入正端,VDD,D=device,应该说是连接到元件的意思,如:指某IC的工作电压,不排除部分IC同时接VCC、VDD VSS:地、负电源端、公共点,S=seriesVEE:...同上...都有GND的意思(ground)也有这样理解的,VDD,接MOS管的D极,即漏极;VSS,接MOS管的S极,即源极,主板上IC里面太多CMOS器件了。
电脑主板工作信号名词解释集合
电脑主板工作信号名词解释之RSMRST# (1)电脑主板工作信号名词解释之PWRBTN#及IO_PWRBTN# (2)电脑主板工作信号名词解释之SLP_S3# SLP_S5#及SUSB# SUSC# (3)电脑主板工作信号名词解释之PSON# (4)电脑主板工作信号名词解释之VCORE_EN VTT_PWRGD (4)电脑主板工作信号名词解释之PWROK SB_PWROK NB_PWROK (5)电脑主板工作信号名词解释之RSMRST#RSMRST# IO芯片的准备好信号,就是IO的供电3VSB,BATT正常后IO就会送出该信号RSMRST#正常后IO芯片才会正常工作,所以在修不触发的板子时,这是一个关键测试点该信号在电脑接通电源后就应该一直保持在3V左右的高电平该信号一般是3VSB经过一个K级以上电阻提供上拉,常见的4.7K,8.2K等如果该信号没有或偏低,需检查其上拉电阻,有时主板该信号会连着网卡芯片,所以此信号不正常时需拆掉网卡芯片看是否是网卡芯片把它拉低了,然后就是更换IO芯片,然后就是南桥了,有部分主板(SIS芯片组的最常见)RSMRST#信号同时也会送给北桥,如华硕的P5SD2-A P5SD2-VM等电脑主板工作信号名词解释之RTCRST# BATOK# SYSRST#RTCRST# BATOK# SYSRST# 这几个信号其实就是同一个信号,只是在不同的芯片组中表示的不一样RTCRST#一般在INTEL芯片组及NVIDIA芯片组的电路图中标识(有些地方标识的RTC_RST#)BATOK#一般在SIS芯片组的电路图中标识SYSRST#一般在AMD芯片组的电路图中标识这些信号一般可以理解为CMOS跳线电压准备好,如BATOK#就很好理解,BAT代表CMOS电池电压,OK那就是准备好了的意思,连起来就是CMOS电池电压准备好这些信号大部分是从CMOS跳线的中间一针直接连着南桥给南桥提供最基本的供电,使南桥的32.768晶振起振,不过也有少数主板会经过一些电阻再接到南桥我们都知道32.768晶振不起振电脑就不能开机(部分主板可以开机),所以这个RTCRST# BATOK# S YSRST# 不正常时就会影响到开机,造成不能触发另外像图中那个双二极管会经常损坏,造成CMOS不能保存的问题RTCRST#简易图示电脑主板工作信号名词解释之PWRBTN#及IO_PWRBTN#PWRBTN 主板上电时的一个信号,即电脑开关就是这个信号,在电脑接通电源的时候,3VSB或5VSB通过一个4.7K或8.2K等的电阻给该信号提供上拉,所以在接通电源时该信号的电压是3. 3V或5V的高电平,而按下开关的时候该信号变为0V低电平(开关的另一端是接地的,按下开关时就是把PWRBTN信号接到地上了),然后松开开关PWRBTN又回到3.3V或5V的高电平。
主板信号说明
首先说ALW,它的英文全称是Alway,意思是总是,如+5V ALW,它用在当电源插上后,这个电压就应该都有的,所以我们在插上电源后,只有是ALW,不管是3V ALW,还是5V ALW,只要是ALW,都应该有它相应的电压,它是给开机电路用的,如EC等其次是SUS,它的英文全称是Suspend,意思是延缓,挂起的意思,如+3VSUS(SLP_S5# CTRLD POWER这些将在上电时序中讲解)它的电压产生实在ALW的电压后面,当接收到SUS_on控制电压后就会产生此一系列的电压,此电压不是主要供给电压,只是为下一步的电压产生提供铺垫,但不代表这电压不重要,没有SUS电压,后面的电压就不会产生。
再次是RUN电压,RUN电压没有缩写,它的意思就是跑、运行的意思,这个才是南北桥工作的主要电压,当然南北桥也需要SUS电压。
系统真正运行的话就需要RUN电压正常,如果RUN电压不稳定会造成主板的不稳定。
PLTRST#总复位信号: PLTRST#是Intel® ICH9整个平台的总复位(如:I/O、BIOS芯片、网卡、北桥等等)。
在加电期间及当S/W信号通过复位控制寄存器(I/O 寄存器CF9h)初始化一个硬复位序列时ICH9确定PLTRST#的状态。
在PWROK和VRMPWRGD为高电平之后ICH9 驱动PLTRST#最少1毫秒是无效的。
当初始化通过复位控制寄存器(I/O 寄存器CF9h)时ICH9驱动PLTRST#至少1毫秒是有效的。
注释: 只有VccSus3_3正常时PLTRST#这个信号才起作用.THRM# 热报警信号:激活THRM#为低电平信号使外部硬件去产生一个SMI#或者SCI 信号THRMTRIP# 热断路信号: 当THRMTRIP#信号为低电平型号时,从处理器发出热断路型号,ICH9马上转换为S5状态。
ICH9将不等待来自处理器的准予停止的信号返回便进入S5状态。
SLP_S3#S3 休眠控制信号: SLP_S3# 是电源层控制。
主板上各种信号说明
主板上各种信号说明一、CPU接口信号说明1. A[31:3]# I/O Address(地址总线)ν这组地址信号定义了CPU的最大内存寻址空间为4GB。
在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型。
2. A20M# I Adress-20 Mask(地址位20屏蔽)ν此信号由ICH(南桥)输出至CPU的信号。
它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上。
3. ADS# I/O Address Strobe(地址选通)ν当这个信号被宣称时说明在地址信号上的数据是有效的。
在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作。
4. ADSTB[1:0]# I/O Address Strobesν这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿。
相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#。
5. AP[1:0]# I/O Address Parity(地址奇偶校验)ν这两个信号主要用对地址总线的数据进行奇偶校验。
6. BCLK[1:0] I Bus Clock(总线时钟)这两个Clock主要用于供应在Host Bus上进行交易所需的Clock。
ν7. BNR# I/O Block Next Request(下一块请求)ν这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易。
8. BPRI# I Bus Priority Request(总线优先权请求)ν这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当Pin 。
常用主板信号名词,电子缩写解释
ADJ 可调 Adjustable 比如大小和方向控制的意思是通断了VID 电压识别 Voltage IdentificationSS 软启动 (soft Start两个单词的缩写)FB 反馈 (feedback单词的缩写)COMP 补偿 (Compensatory单词的缩写)VSEN 电压侦测 voltage senserISP 电流侦测 p 正端与 isn n负端对应IRMP 没查到Ramp amplitude PWM ramp amplitude set by external resistor. Rampamplitude 脉宽调制用的用这个电阻调节振幅斜率DVD 没查到 uvlo 欠压锁定脚低于某值就保护IMAX 最大电流 (不知道对不对)对 Over current protection amplitude set. 过流保护幅度设置PWM 脉宽调制 Pulse-Width ModulationISN 没查到CAS#:列选信号RAS#:行选信号WE#:允许信号(高电平允许读,低电平允许写)CS#:片选信号SCL:串行时钟,SDA:串行数据,由南桥提供3.3V电压FRAME#:帧周期信号TRDY#:从设备准备好IRDY#:主设备准备好DEVSEL#:设备选择信号C/BE#(0)、C/BE#(1)、C/BE(2)、C/BE(3),是命令/字节允许信号OVP 是过压保护,OCP是过流保护INV-PWM 是高压板驱动控制信号CLK:时钟INPUT CPU:初始化 RESET:复位ADS:地址状态BEO#-7#:字节使能 AP:地址偶校验AP:地址偶校验DP0-7:数据偶校验 INIR:可屏蔽中断请求DBSY:数据忙SCYC:裂开周期输出HIT#:命中指示NMI:非屏蔽中断请求INV:无效输入IERR:内部检验错BREQ:内部总线占用请求BUSCHK:总线检查输入A20M#:地址位20屏蔽PWT:页面高速缓存内存通写PCD:页面高速缓存禁止EWBE#:外部写缓冲器输入APCHK#:地址校验检测状态FLUSH#:高速缓存清洗AHOLD:地址占用请求M/IO#:内存/IO指示LOCK:总线封锁 SMIACT#:系统管理中断请求SMT#:系统管理中断FERR#:浮点数值出错BOFF#:总线屏蔽IGNNE#:忽略数值出错HLDA:总线占用响应HOLD:总线占用请求NMI:非屏蔽中断请求EADS#:有效外部地址INIR:可屏蔽中断请求KEN#:高速缓存使能PCHK#:奇偶校验错使能SDONE:监听完成信号SERR:系统错误报告PAK64:奇偶双字节校验DEVSEL:设备选择 STOP:停止数据传送TP_CLK TOUCH PAD CLOCK 触摸板时钟信号TP_DATA TOUCH PAD DATA 触摸板数据信号3S/4S# 这个不知道65W/90W# 适配器功率识别信号SBPWR_EN 这个不知道是哪个电压开启信号TV_THERM# 过温信号EC_SPIDI/FWR# BIOS数据输入信号EC_SPIDO/FRD# BIOS数据输出信号EC_SPICLK BIOS时钟同步信号EC_SPICS# BIOS片选信号FSTCHG FAST CHARGE快速充电?不确定BATT_GRN_LED# 电池绿色信号灯BATT_AMB_LED 电池黄SE闪烁灯CAPS_LED 大小写信号灯PWR_LED 电源指示灯SYSON 主电压开启信号VR_ON CPU核心供电开启信号ACIN 电源电压检测信号EC_RSMRST EC复信信号EC_LID_OUT# 待机信号EC_PWROK PG信号一般发给南桥BKOFF# 背光开启信号WL_OFF# 无线开启信号MEDIA_LED 音乐播放器快捷键SATA_LED# SATA硬盘指示灯信号IDE_LED# IDE硬盘指示信号EC_SMB_CK[2:1] EC系统管理总线时钟EC_SMB_CK[2:1] EC系统管理总线数据PM_SLP_S3# S3状态信号南桥发到EC的开关信号PM_SLP_S5# S5状态信号南桥发到EC的开关信号LID_SW# 待机信号PBTN_OUT# EC发给南桥的开机信号FAN_SPEED1 风扇控制信号BT_ON# 蓝牙开启信号ON/OFF 来自开关按钮的开机信号'NUM_LED# 小键盘数字键信号PWR_SUSP_LED 待机指示灯信号D/C# 适配器检测信号Shutdown的简写关闭 ,SHDN IN 应该就是关闭信号输入。
常用主板信号名词,电子缩写解释.
ADJ 可调Adjustable 比如大小和方向控制的意思是通断了VID 电压识别Voltage IdentificationSS软启动(soft Start两个单词的缩写FB反馈(feedback单词的缩写COMP补偿(Compe nsatory单词的缩写VSEN 电压侦测voltage senserISP 电流侦测p 正端与isn n 负端对应IRMP 没查到Ramp amplitude PWM ramp amplitude set by external resistor. Ramp amplitude 脉宽调制用的用这个电阻调节振幅斜率DVD 没查到uvlo 欠压锁定脚低于某值就保护IMAX 最大电流(不知道对不对对Over current protection amplitude set过流保护幅度设置PWM 脉宽调制Pulse-Width ModulationISN 没查到CAS#:列选信号RAS#:行选信号WE#:允许信号(高电平允许读,低电平允许写CS# :片选信号SCL:串行时钟,SDA:串行数据,由南桥提供3.3V电压FRAME#: 帧周期信号TRDY#: 从设备准备好IRDY#: 主设备准备好DEVSEL#:设备选择信号C/BE#(O、C/BE#(1、C/BE(2、C/BE(3,是命令/字节允许信号OVP是过压保护,OCP是过流保护INV-PWM 是高压板驱动控制信号CLK:时钟INPUT CPU:初始化RESET:复位ADS:地址状态BEO#-7#:字节使能AP:地址偶校验AP:地址偶校验DP0-7:数据偶校验INIR:可屏蔽中断请求DBSY:数据忙SCYC:裂开周期输出HIT#:命中指示NMI:非屏蔽中断请求INV:无效输入IERR:内部检验错BREQ:内部总线占用请求BUSCHK:总线检查输入A20M#:地址位20屏蔽PWT:页面高速缓存内存通写PCD:页面高速缓存禁止EWBE#:外部写缓冲器输APCHK#:地址校验检测状态FLUSH#:高速缓存清洗AHOLD:地址占用请求M/IO#:内存/IO指示LOCK:总线封锁SMIACT#:系统管理中断请求SMT#:系统管理中断FERR#:浮点数值出错BOFF#:总线屏蔽IGNNE# :忽略数值出错HLDA: 总线占用响应HOLD: 总线占用请求NMI: 非屏蔽中断请求EADS# :有效外部地址INIR: 可屏蔽中断请求KEN#: 高速缓存使能PCHK#:奇偶校验错使能SDONE:监听完成信号SERR:系统错误报告PAK64:奇偶双字节校验DEVSEL:设备选择STOP:停止数据传送TP_CLK TOUCH PAD CLOCK 触摸板时钟信号TP_DATA TOUCH PAD DATA 触摸板数据信号3S/4S#这个不知道65W/90W# 适配器功率识别信号SBPWR_EN 这个不知道是哪个电压开启信号TV_THERM# 过温信号EC_SPIDI/FWR# BIOS 数据输入信号EC_SPIDO/FRD# BIOS 数据输出信号EC_SPICLK BIOS 时钟同步信号EC_SPICS# BIOS 片选信号FSTCHG FAST CHARGE 快速充电?不确定BATT_GRN_LED# 电池绿色信号灯BATT_AMB_LED电池黄SE闪烁灯CAPS_LED 大小写信号灯PWR_LED 电源指示灯SYSON 主电压开启信号VR_ON CPU 核心供电开启信号ACIN 电源电压检测信号EC_RSMRST EC 复信信号EC_LID_OUT# 待机信号EC_PWROK PG 信号一般发给南桥BKOFF# 背光开启信号WL_OFF# 无线开启信号MEDIA_LED 音乐播放器快捷键SATA_LED# SATA 硬盘指示灯信号IDE_LED# IDE 硬盘指示信号EC_SMB_CK[2:1] EC 系统管理总线时钟EC_SMB_CK[2:1] EC 系统管理总线数据PM_SLP_S3# S3状态信号南桥发到EC的开关信号PM_SLP_S5# S5状态信号南桥发到EC的开关信号LID_SW# 待机信号PBTN_OUT# EC 发给南桥的开机信号FAN_SPEED1 风扇控制信号BT_ON# 蓝牙开启信号ON/OFF 来自开关按钮的开机信号'NUM_LED# 小键盘数字键信号PWR_SUSP_LED 待机指示灯信号D/C# 适配器检测信号Shutdown的简写关闭,SHDN IN应该就是关闭信号输入。
主板上各种信号说明及中断
主板上各种信号说明及中断一、CPU接口信号说明1. A[31:3]# I/O Address(地址总线)这组地址信号定义了CPU的最大内存寻址空间为4GB。
在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型。
2. A20M# I Adress-20 Mask(地址位20屏蔽)此信号由ICH(南桥)输出至CPU的信号。
它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上。
3. ADS# I/O Address Strobe(地址选通)当这个信号被宣称时说明在地址信号上的数据是有效的。
在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作。
4. ADSTB[1:0]# I/O Address Strobes这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿。
相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#。
5. AP[1:0]# I/O Address Parity(地址奇偶校验)这两个信号主要用对地址总线的数据进行奇偶校验。
6. BCLK[1:0] I Bus Clock(总线时钟)这两个Clock主要用于供应在Host Bus上进行交易所需的Clock。
7. BNR# I/O Block Next Request(下一块请求)这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易。
8. BPRI# I Bus Priority Request(总线优先权请求)这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当Pin 。
电脑主板常见信号功能解释
VCCRTC 实时时钟供电,(VBAT),电池+跑线,经过1k(有点板不是)电阻,到达二极管+,从-出来RTCRST# 实时时钟复位这两步满足后产生晶振32.768KHZ 晶振这三步没上ATX,都有V5REF-SUS 5V待机电压,主用于USB和键盘VCCSUS3-3 SB的3.3V待机电压(经1117,1084等转换而来)PCI 14脚.RSMRST# 待机电压好信号,正常工作为高电平,(低电平引起不开机)PWRBTN# 1 电源开关,送到南桥SLP-S5# 2 南桥发出 3 PS_ON# 这三个为开机信号SLP-S4# 2 南桥发出SLP-S3# 2 南桥发出三个S#有一个是开启内存供电的VDIMM 内存供电VCOREVCC CPU的核心电压,VRMPWRGD CPU供电好信号,当CPU供电电压值正常后,供电电源芯片发出高电平送到SB,用于SB内部产生CPUPWRGD和PLTRST#的重要条件.CLKCEN 时钟开启信号,用于开启时钟芯片工作,SB收到VRMPWRGD后发出高电平开启时钟PWROK 电源好信号,ATX电源供电正常后发出灰色线PG5V,经门电路,IO,后发送到SB,通知SB各路供电已正常CPUPWRGD cpu电源好信号,由SB发送到CPU,是CPU工作PLTRST# 平台复位/总复位,SB供电,时钟正常并收到两个PG信号后将PLTRST#置高发送到NB,IO(两个PG指PWROK,VRMPWRGD) PCIRST# PCI设备复位信号,PLTRST#在SB内部延时后发出到各个PCI设备,正常3.3V,在A15脚测量CPURST# 1.2V左右,由北桥收到PLTRST#产生,(NB没复位。
CPU就没有复位)INTEL的上电流程(五大待机条件和三大信号)VCCRTC--RTCRST#--32.768KHZ--3VSB(插电源5VSB-3VSB)--RSMRST#--PWRBTN#--SLP_S3#--PS_ON#--ATX输出5V,3V.12V.....待机时 VCCRTC 3V 高电平 RTCRST# 3V 高电平 32.768KHZ--3VSB(插电源5VSB-3VSB)--RSMRST# 3V 高电平 !开机触发 PWRBTN# 高--低--高 SLP_S3# 低--高 PS_ON# 高--低 ATX输出5V,3V.12V.....。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Data strobe used to latch inn D[63:0]# :17. FERR# O Floating Point Error(浮点错误)n 这个信号为一CPU输出至ICH(南桥)的信号。
当CPU内部浮点运算器发生一个不可遮蔽的浮点运算错误时,FERR#被CPU驱动为Low。
18. GTLREF I GTL Reference(GTL参考电压)这个信号用于设定GTLn Bus的参考电压,这个信号一般被设为Vcc电压的三分之二。
19. IGNNE# I Ignore Numeric Error(忽略数值错误)n 这个信号为一ICH输出至CPU的信号。
当CPU出现浮点运算错误时需要此信号响应CPU。
IGNNE#为Low时,CPU会忽略任何已发生但尚未处理的不可遮蔽的浮点运算错误。
但若IGNNE#为High时,又有错误存在时,若下一个浮点指令是FINIT、FCLEX、FSAVE等浮点指令中之一时,CPU会继续执行这个浮点指令但若指令不是上述指令时CPU会停止执行而等待外部中断来处理这个错误。
20. INIT# I Initialization(初始化)n 这个信号为一由ICH输出至CPU的信号,与Reset功能上非常类似,但与Reset不同的是CPU内部L1 Cache和浮点运算操作状态并没被无效化。
但TLB(地址转换参考缓存器)与BTB(分歧地址缓存器)内数据则被无效化了。
INIT#另一点与Reset 不同的是CPU必须等到在指令与指令之间的空档才会被确认,而使CPU进入启始状态。
21. INTR I Processor Interrupt(可遮蔽式中断)n 这个信号为一由ICH输出对CPU提出中断要求的信号,外围设备需要处理数据时,对中断控制器提出中断要求,当CPU侦测到INTR为High时,CPU先完成正在执行的总线周期,然后才开始处理INTR中断要求。
22. PROCHOT# I/O Processor Hot(CPU过温指示)n 当CPU的温度传感器侦测到CPU的温度超过它设定的最高度温度时,这个信号将会变Low,相应的CPU的温度控制电路就会动作。
23. PWRGOOD I Power Good(电源OK)n 这个信号通常由ICH(南桥)发给CPU,来告诉CPU电源已OK,若这个信号没有供到CPU,CPU将不能动作。
24. REQ[4:0]# I/O Command Request(命令请求)n 这些信号由CPU接到NB(北桥),当总线拥有者开始一个新的交易时,由它来定义交易的命令。
25. RESET# I Reset(重置信号)n 当Reset为High时CPU内部被重置到一个已知的状态并且开始从地址0FFFFFFF0H读取重置后的第一个指令。
CPU内部的TLB(地址转换参考缓存器)、BTB(分歧地址缓存器)以及SDC(区段地址转换高速缓存)当重置发生时内部数据全部都变成无效。
26. RS[2:0]# I Response Status(响应状态)n 这些信号由响应方来驱动,具体含义请看下表:27. STKOCC# O Socket Occupied(CPU插入)n 这个信号一般由CPU拉到地,在主机板上的作用主要是来告诉主机板CPU是不是第一次插入。
若是第一次插入它会让你进CMOS对CPU进行重新设定。
28. SMI#I System Management Interrupt(系统管理中断)n 此信号为一由ICH输出至CPU的信号,当CPU侦测到SMI#为Low时,即进入SMM模式(系统管理模式)并到SMRAM(System Management RAM)中读取SMI#处理程序,当CPU在SMM模式时NMI、INTR及SMI#中断信号都被遮蔽掉,必需等到CPU执行RSM(Resume)指令后SMI#、NMI及INTR中断信号才会被CPU认可。
29. STPCLK# I Stop Clock(停止时钟)n 当CPU进入省电模式时,ICH(南桥)将发出这个信号给CPU,让它把它的Clock停止。
28. TRDY# I/O Target Ready(目标准备)n 当TRDY#为Low时,表示目标已经准备好,可以接收数据。
当为High时,Target没有准备好。
29. VID[4:0] O Voltage ID(电压识别)n 这些讯号主要用于设定CPU的工作电压,在主机板中这些信号必须被提升到最高3V。
二、VGA接口信号说明1. HSYNC O CRT Horizontal Synchronization(水平同步信号)n 这个信号主要提供CRT水平扫描的信号。
2. VSYNC O CRT Vertical Synchronization(垂直同步信号)这个信号主要提供CRT垂直扫描的信号。
N3. RED O RED analog video output(红色模拟信号输出)n 这个信号主要为CRT提供红基色模拟视频信号。
4. GREEN O Green analog video output(绿色模拟信号输出)这个信号主要为CRT提供绿基色模拟视频信号。
N5. BLUE O Blue analog video output(蓝色模拟信号输出)n 这个信号主要为CRT提供蓝基色模拟视频信号。
6. REFSET I Resistor Set(电阻设置)n 这个信号将会连接一颗电阻到地,主要用于内部颜色调色板DAC。
这颗电阻的阻值一般为169奥姆,精度为1%。
7. DDCA_CLK I/O Analog DDC Clockn 这个信号连接NB(北桥)与显示器,这个Clock属于I²C接口,它与DDCA_DATA组合使用,用于读取显示器的数据。
8. DDCA_DATA I/O Analog DDC Clockn 这个信号连接NB(北桥)与显示器,这个Data与Clock 一样也属于I²C接口,它与DDCA_CLK组合使用,用于读取显示器的数据。
三、AGP接口信号说明1. GPIPE# I/O Pipelined Read(流水线读)n 这个信号由当前的Master来执行,它可以使用在AGP 2.0模式,但不能在AGP 3.0的规范使用。
在AGP 3.0的规范中这个信号由DBI_HI(Dynamic Bus Inversion HI)代替。
2. GSBA[7:0] I Sideband Address(边带地址)这组信号提供了一个附加的总线去传输地址和命令从AGPn Master(显示卡)到GMCH(北桥)。
3. GRBF# I Read Buffer Full(读缓存区满)这个信号说明Master是否可以接受先前以低优先权请求的要读取的n 数据。
当RBF#为Low时,中裁器将停止以低优先权去读取数据到Master。
4. GWBF# I Write Buffer Full(写缓存区满)n 这个信号说明Master是否可以准备接受从核心控制器的快写数据。
当WBF#为Low时,中裁器将停止这个快写数据的交易。
5. ST[2:0] O Status Bus(总线状态)n 这组信号有三BIT,可以组成八组,每组分别表示当前总线的状态。
6. ADSTB0 I/O AD Bus Strobe 0(地址数据总线选通)这个信号可以提供2X的时序为AGP,它负责总线AD[15:0]。
N7. ADSTB0# I/O AD Bus Strobe 0(地址数据总线选通)n 这个信号可以提供4X的时序为AGP,它负责总线AD[15:0]。
8. ADSTB1 I/O AD Bus Strobe 1(地址数据总线选通)这个信号可以提供2X的时序为AGP,它负责总线AD[31:16]。
N9. ADSTB1# I/O AD Bus Strobe 1(地址数据总线选通)n 这个信号可以提供4X的时序为AGP,它负责线总AD[31:16]。
10. SB_STB I SideBand Strobe(SideBand选通)这个信号主要为SBA[7:0]提供时序,它总是由AGPn Master驱动。
11. SB_STB# I SideBand Strobe(SideBand选通)12. CLK O CLOCK(频率)n 为AGP和PCI控制信号提供参考时序。
13. PME# Power Management Event(电源管理事件)这个信号在AGPn 协议中不使用,但是它用在PCI协议中由操作系统来管理。
关于PME#的详细定义请参加PCI协议规范。
14. TYPEDET# Type Detect(类型检查)n 从AGP发展来看,有1X、2X、4X和8X四种模式,每种模式所使用的电压也不尽相同,那AGP控制器怎么知到你插的是什么样的显卡呢?就是通过这个信号来告诉AGP Control的。
用这个信号来设定当前显卡所需的电压。
15. FRAME# I/O Frame(周期框架)在AGP管道传输时这个信号不使用,这个信号只用在AGP的快写方式。
N16. IRDY# I/O Initiator Ready(起始者备妥)这个信号说明AGPn Master已经准备好当前交易所需的数据,它只用在写操作,AGP Master不允许插入等待状态。
17. TRDY# I/O Target Ready(目标备妥)这个信号说明AGPn Target已经准备好整个交易所需要读的数据,这个Target可以插入等待状态。
18. STOP# I/O Stop(停止)n 这个信号在AGP交易时不使用。
对于快写方式,当STOP#为Low时,停止当前交易。
19. DEVSEL# I/O Device Select(设备选择)n 在AGP交易时不使用。
在快写方式,当在一个交易不能完成时,它就会被使用。
20. REQ# I Request(请求)这个信号用于向中裁器请求当前总线使用权为开始一个PCI orn AGP交易。
21. GNT# O Grant(保证)n 当中裁器收到Initiator发出请求后,若当前总线为空闲,中裁器就会通过GNT#把总线控制权交给Initiator。
22. AD[31:0] I/O Address Data Bus(数据地址总线)n 这些信号用来传输地址和数据。
23. C/BE[3:0]# I/O Command/Byte Enable(命令/位致能)当一个交易开始时,提供命令信息。
在AGPn Master做写交易时,提供有效的位信息。
四、Memory 接口信号说明1. SCMDCLK[5:0] O Differential DDR Clock(时钟输出)n SCMDCLK与SCMDCLK#是差分时钟输出对,地址和控制信号都在这个两个Clock正负边沿的交叉点采样。