本科生-计算机组成原理题库-期末试卷(3)及答案

合集下载

计算机组成原理 本科生期末试卷1~5选择填空答案

计算机组成原理 本科生期末试卷1~5选择填空答案

本科生期末试卷(一)一、选择题(每小题1分,共15分)1 从器件角度看,计算机经历了五代变化。

但从系统结构看,至今绝大多数计算机仍属于(冯.诺依曼)计算机。

2 某机字长32位,其中1位表示符号位。

若用定点整数表示,则最小负整数为(-(231-1) )。

3 以下有关运算器的描述,(算术运算与逻辑运算)是正确的。

4 EEPROM是指(电擦除可编程只读存储器)。

5 常用的虚拟存储系统由(主存-辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。

6 RISC访内指令中,操作数的物理位置一般安排在(两个通用寄存器)。

7 当前的CPU由(控制器、运算器、cache)组成。

8 流水CPU是由一系列叫做“段”的处理部件组成。

和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(具备同等水平)。

9 在集中式总线仲裁中,(独立请求)方式响应时间最快。

10 CPU中跟踪指令后继地址的寄存器是(程序计数器)。

11 从信息流的传输速度来看,(单总线)系统工作效率最低。

12 单级中断系统中,CPU一旦响应中断,立即关闭(中断屏蔽)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

13 安腾处理机的典型指令格式为(41位)位。

14 下面操作中应该由特权指令完成的是(从用户模式切换到管理员模式)。

15 下列各项中,不属于安腾体系结构基本特征的是(超线程)。

二、填空题(每小题2分,共20分)1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(IRA )码。

2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。

其中阶码E的值等于指数的真值( e )加上一个固定的偏移值(127 )。

3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。

4 虚拟存储器分为页式、(段)式、(段页)式三种。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A. 11001011B. 11010110 C。

11000001 D。

110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。

A.补码运算的二进制加法器 B。

补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D。

程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__.A。

存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C。

双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式.A. 堆栈 B。

立即 C。

隐含 D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ .A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C。

增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____.A。

11001011 B。

11010110 C。

11000001 D.110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。

A。

补码运算的二进制加法器 B. 补码运算的二进制减法器C。

补码运算的十进制加法器 D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C。

提高了外存储器的存取速度D。

程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__.A。

存储周期就是存储器读出或写入的时间B。

双端口存储器采用了两套相互独立的读写电路,实现并行存取C。

双端口存储器在左右端口地址码不同时会发生读/写冲突D。

在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式.A。

堆栈 B。

立即 C。

隐含 D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ .A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C。

增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___.A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用kM 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理试卷及答案03

计算机组成原理试卷及答案03

本科生期末试卷(三)一、选择题(每小题1分,共15分)1 下列数中最小的数是(C )。

A (101001)2B (52)8C (101001)BCD D (233)162 某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是(D )。

A 8,512B 512,8C 18,8D 19,83 在下面描述的汇编语言基本概念中,不正确的表述是( CD )。

A 对程序员的训练要求来说,需要硬件知识B 汇编语言对机器的依赖性高C 用汇编语言编写程序的难度比高级语言小D 汇编语言编写的程序执行速度比高级语言慢4 交叉存储器实质上是一种多模块存储器,它用(A )方式执行多个独立的读写操作。

A 流水B 资源重复C 顺序D 资源共享5 寄存器间接寻址方式中,操作数在(B )。

A 通用寄存器B 主存单元C 程序计数器D 堆栈6 机器指令与微指令之间的关系是(A )。

A 用若干条微指令实现一条机器指令B 用若干条机器指令实现一条微指令C 用一条微指令实现一条机器指令D 用一条机器指令实现一条微指令7 描述多媒体CPU基本概念中,不正确的是( C )。

A 多媒体CPU是带有MMX技术的处理器B MMX是一种多媒体扩展结构C MMX指令集是一种多指令流多数据流的并行处理指令D 多媒体CPU是以超标量结构为基础的CISC机器8 在集中式总线仲裁中,( A )方式对电路故障最敏感。

A 菊花链B 独立请求C 计数器定时查询9 流水线中造成控制相关的原因是执行(A )指令而引起。

A 条件转移B 访内C 算逻D 无条件转移10 PCI总线是一个高带宽且与处理器无关的标准总线。

下面描述中不正确的是( B )。

A 采用同步定时协议B 采用分布式仲裁策略C 具有自动配置能力D 适合于低成本的小系统11 下面陈述中,不属于外围设备三个基本组成部分的是( D )。

A 存储介质B 驱动装置C 控制电路D 计数器12 中断处理过程中,( )项是由硬件完成。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A。

11001011 B. 11010110 C. 11000001 D.110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。

A.补码运算的二进制加法器 B。

补码运算的二进制减法器C. 补码运算的十进制加法器 D。

原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__.A。

存储周期就是存储器读出或写入的时间B。

双端口存储器采用了两套相互独立的读写电路,实现并行存取C。

双端口存储器在左右端口地址码不同时会发生读/写冲突D。

在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A. 堆栈B. 立即C.隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__.A 。

计算机组成原理(期末考卷三套附带答案)

计算机组成原理(期末考卷三套附带答案)

计算机组成原理题型一、填空题(本大题共5小题,每题2分,共10分)1.若[x]原=xxxxxx ,则[x]补=( ) 2. 3. 4. 5.二、单项选择题(本大题共5小题,每题2分,共10分)从下列各题四个备选答案中选出一个正确答案,并将其代号写在题前面的括号内。

( )1.能够被计算机硬件直接识别的语言是A. 汇编语言B. 高级语言C. 机器语言D. 应用语言( )2. ( )3. ( )4. ( )5.三、计算题(本大题共2小题,每小题5分,共10分)1.用变形补码2 .四、简答题(本大题共2小题,每小题5分,共10分)1.说明2. 顺序存储器和交叉存储器√五、设计题(本大题共2小题,第一小题10分,第二小题20分,本大题30分)1.试用xxxxx 芯片,构成xxxxx 存储器.2.假设某计算机的数据通道如下图所示,请设计以下指令的微操作序列: 1) ADD Rxx ,Rxx 寄存器的内容相加后存入Rxx 。

2)六、分析题(本大题共2小题,第一小题10分,第二小题20分,本大题30分)1.现有xxxxxxx 个中断源,其优先级由高向低按xxxxxxx 顺序排列。

若中断服务程序的执行时间为xxxx μs ,根据下图所示时间轴给出的中断源请求中断的时刻。

画出CPU 执行程序的轨迹。

地址线存储总线C P U 内部总线D服务C服务B服务A服务0 10 20 30 40 50 60 70 80 90 100 120 130 140 t(μs)B与C请求D请求B请求A请求2.设磁盘组有xx片磁盘,每片有两个记录面,最上最下两个面不用。

存储区域内径xxxx,外径xxx,道密度为xxxx道/cm,内层位密度xxx0位/cm,转速转/分。

问:1)共有多少柱面?2)盘组总存储容量是多少?3)数据传输率多少?4)采用定长数据块记录格式,直接寻址的最小单位是什么?寻址命令中如何表示磁盘地址?本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A。

11001011 B。

11010110 C。

11000001 D。

11001001 2.在定点二进制运算器中,减法运算一般通过______ 来实现。

A.补码运算的二进制加法器B. 补码运算的二进制减法器C。

补码运算的十进制加法器 D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D。

程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。

A。

存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D。

在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式.A。

堆栈 B。

立即 C.隐含 D。

间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C。

增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案

(完整版)计算机组成原理期末考试试题及答案计算机组成原理期末考试试题及答案⼀、选择题1、完整的计算机系统应包括______。

DA. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实⽤程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。

DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机⼯作⽅式的基本特点是______。

BA. 多指令流单数据流B. 按地址访问并顺序执⾏指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。

DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能⽽⾔类似于软件,⽽从形态来说⼜类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. ⾯向⾼级语⾔的机器是完全可以实现的5、在下列数中最⼩的数为______。

CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在下列数中最⼤的数为______。

BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表⽰形式是唯⼀的。

BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位⼆进制数,下列说法中正确的是______。

BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、⼀个8位⼆进制整数采⽤补码表⽰,且由3个“1”和5个“0”组成,则最⼩值为______。

BA. –127B. –32C. –125D. –310、计算机系统中采⽤补码运算的⽬的是为了______。

CA. 与⼿⼯运算⽅式保持⼀致B. 提⾼运算速度C. 简化计算机的设计D. 提⾼运算的精度11、若某数x的真值为–0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码⽅法是______码。

计算机组成原理期末考试题及答案

计算机组成原理期末考试题及答案

计算机组成原理期末考试题及答案一、选择题(每题3分,共30分)1. 计算机系统由哪两大部分组成?A. 硬件和软件B. 中央处理器和外部设备C. 输入设备和输出设备D. 存储器和运算器答案:A2. 下面哪一个不是计算机硬件的基本组成?A. 运算器B. 控制器C. 存储器D. 键盘答案:D3. 下面哪一个寄存器不属于CPU内部寄存器?A. 指令寄存器(IR)B. 程序计数器(PC)C. 累加器(AC)D. 磁盘地址寄存器(MAR)答案:D4. 下面哪一个不是计算机的性能指标?A. 字长B. 主频C. 内存容量D. 操作系统答案:D5. 下面哪一个不是计算机的总线类型?A. 数据总线B. 地址总线C. 控制总线D. 信号总线答案:D6. 下面哪一个不是存储器的层次结构?A. 缓存(Cache)B. 主存储器(RAM)C. 辅助存储器(硬盘)D. 寄存器答案:D7. 下面哪一个不是计算机的输入设备?A. 键盘B. 鼠标C. 扫描仪D. 打印机答案:D8. 下面哪一个不是计算机的输出设备?A. 显示器B. 打印机C. 扬声器D. 键盘答案:D9. 下面哪一个不是计算机的总线标准?A. PCIB. USBC. SATAD. HTTP答案:D10. 下面哪一个不是计算机的指令类型?A. 数据传送指令B. 运算指令C. 控制指令D. 通信指令答案:D二、填空题(每题3分,共30分)1. 计算机硬件系统主要包括五大部件,分别是________、________、________、________和________。

答案:控制器、运算器、存储器、输入设备、输出设备2. 计算机的运算器主要由________、________和________组成。

答案:算术逻辑单元(ALU)、累加器(AC)、寄存器3. 计算机的指令系统主要包括________、________和________三种类型的指令。

答案:数据传送指令、运算指令、控制指令4. 计算机的存储器层次结构包括________、________和________。

计算机组成原理本科生期末试卷选择题答案

计算机组成原理本科生期末试卷选择题答案

计算机组成原理本科生期末试卷选择题答案本科生期末试卷(一)一、选择题(每小题1分,共15分)1 从器件角度看,计算机经历了五代变化。

但从系统结构看,至今绝大多数计算机仍属于(冯?诺依曼)计算机。

2 某机字长32位,其中1位表示符号位。

若用定点整数表示,则最小负整数为(-(231-1) )。

3 以下有关运算器的描述,(算术运算与逻辑运算)是正确的。

4 EEPROM是指(电擦除可编程只读存储器)。

5 常用的虚拟存储系统由(主存-辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。

6 RISC访内指令中,操作数的物理位置一般安排在(两个通用寄存器)。

7 当前的CPU由(控制器、运算器、cache)组成。

8 流水CPU是由一系列叫做“段”的处理部件组成。

和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(具备同等水平)。

9 在集中式总线仲裁中,(独立请求)方式响应时间最快。

10 CPU中跟踪指令后继地址的寄存器是(程序计数器)。

11 从信息流的传输速度来看,(单总线)系统工作效率最低。

12 单级中断系统中,CPU一旦响应中断,立即关闭(中断屏蔽)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

13 安腾处理机的典型指令格式为(41位)位。

14 下面操作中应该由特权指令完成的是(从用户模式切换到管理员模式)。

15 下列各项中,不属于安腾体系结构基本特征的是(超线程)。

本科生期末试卷(二)一、选择题(每小题1分,共15分)1 冯?诺依曼机工作的基本方式的特点是(按地址访问并顺序执行指令)。

2 在机器数(补码)中,零的表示形式是唯一的。

3 在定点二进制运算器中,减法运算一般通过(补码运算的二进制加法器)来实现。

4 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是(0—64M)。

5 主存贮器和CPU之间增加cache的目的是(解决CPU和主存之间的速度匹配问题)。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____.A. 11001011B. 11010110 C。

11000001 D。

110010012.在定点二进制运算器中,减法运算一般通过______ 来实现.A。

补码运算的二进制加法器 B。

补码运算的二进制减法器C. 补码运算的十进制加法器 D。

原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C。

提高了外存储器的存取速度D。

程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。

A。

存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A。

堆栈 B. 立即 C。

隐含 D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ .A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__.A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C。

增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___.A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__.A. ()i m n T I f C ,=B. ()i m n B I f C ,=C. ()i i k n B T M f C ,,=D.()i i k m n B T M I f C ,,,=10.下列关于PCI 总线的描述中,正确的是__A__。

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷及答案

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。

A。

11001011 B. 11010110 C。

11000001 D。

110010012.在定点二进制运算器中,减法运算一般通过______ 来实现.A.补码运算的二进制加法器 B。

补码运算的二进制减法器C。

补码运算的十进制加法器 D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。

A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C。

提高了外存储器的存取速度D。

程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。

A. 存储周期就是存储器读出或写入的时间B。

双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。

A. 堆栈 B。

立即 C.隐含 D。

间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。

A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。

缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。

A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。

A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。

计算机组成原理期末考试试题(含答案)

计算机组成原理期末考试试题(含答案)

计算组成原理期末考试1、图中所示的寻址方式是() (单选)A、基址寻址B、寄存器寻址C、间接寻址D、寄存器间接寻址2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选)A、1B、2C、4D、83、在小数定点机中,下列关于原码、反码、补码的描述中正确的是A、只有补码能表示-1B、只有反码能表示-1C、只有原码能表示-1D、三种机器数都能表示-14、移位运算对计算机来说的实用价值是A、可以采用移位和加法相结合,实现乘(除)运算B、采用移位运算可以防止数据溢出C、只采用移位运算就可以实现除法D、只采用移位运算就可以实现乘法5、float型数据通常用IEEE754单精度浮点数格式表示。

若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是()A、C104 0000HB、C184 0000HC、C1C2 0000H`D、C242 0000H6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。

A、5位B、4位C、3位D、2位7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为()A、4D3C2B1AB、1A2B2C3DC、2B1A4D3CD、3C4D1A2B8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( )A、1、0、1、0、1B、1、1、0、0、0C、0、1、0、0、1D、0、1、0、1、09、下列关于MIPS32指令系统中,与基址寻址相关的指令是()A、addi $rt, $rs, immB、lw $rt, $rs, immC、add $rd, $rs, $rtD、add $rd, $rs, $rt10、单周期MIPS在一个时钟周期中不能完成( )A、从数据存储器读数据和向数据存储器写数据B、ALU运算和向寄存器堆写数据C、更新PC内容和向数据存储器写数据D、寄存器堆读数据,ALU运算和数据存储器写数据11、下列按内容寻址,而不是按地址码寻址的存储器是( )A、双端口存储器B、相联存储器C、并行储器D、虚拟存储器12、某半导体14KB,按字节编址,其中0000H-1FFFH为ROM区,2000H-37FFH为RAM区,地址总线A15-A0(低),双向数据总线D7-D0(低),读写控制线R/W。

(完整word版)大学计算机组成原理期末考试试卷 附答案!(最新)..

(完整word版)大学计算机组成原理期末考试试卷 附答案!(最新)..

一、单项选择题1.运算器和控制器合称为( )A.主机B.外设C.ALUD.CPU4.补码加法运算是指( )A.操作数用补码表示,符号位单独处理B.操作数用补码表示,连同符号位一起相加C.操作数用补码表示,将加数变补,然后相加D.操作数用补码表示,将被加数变补,然后相加5.动态RAM存储信息依靠的是( )A.电容B.双稳态触发器C.晶体管D.磁场6.下列存储器中,属于半导体存储器的是( )A.硬盘B.动态存储器C.软盘D.光盘7.对于容量为8KB的存储器,寻址所需最小地址位数为( )A.2B.3C.12D.138.一条机器指令中通常包含的信息有( )A.操作码、控制码B.操作码、立即数C.地址码、寄存器号D.操作码、地址码9.下列指令助记符中表示减法操作的是( )A.ADDB.SUBC.ANDD.NEG10.从主存中取回到CPU中的指令存放位置是( )A.指令寄存器B.状态寄存器C.程序计数器D.数据寄存器11.指令执行所需的操作数不会..来自( )A.指令本身B.主存C.寄存器D.控制器12.微程序控制器将微程序存放在( )A.主存中B.寄存器中C.ROM中D.RAM中13.在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( )A.8bpsB.12bpsC.96bpsD.任意14.并行接口是指( )A.仅接口与外围设备之间采取并行传送B.仅接口与系统总线之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送15.在磁盘中实现输入输出的数据传送方式()A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式1.定点小数的补码表示范围是( )A.-1+2-n≤X≤1-2-nB.-1+2-n≤X≤1+2-nC.-1≤X≤1-2-nD.-1≤X≤1+2-n3.在计算机中磁盘存储器一般用作( C )A.主存B.高速缓存C.辅存D.只读存储器4.为了减少指令中的地址个数,采用的有效办法是( D )A.寄存器寻址B.立即寻址C.变址寻址D.隐地址5.组合逻辑控制器与微程序控制器相比( B )A.组合逻辑控制器的时序系统比较简单B.微程序控制器的时序系统比较简单C.两者的时序系统复杂程度相同D.微程序控制器的硬件设计比较复杂8.二进制补码定点小数1.101表示的十进制数是( C )A.+1.625B.-0.101C.-0.375D.-0.6259.用1K×4的存储芯片组成4KB存储器,需要几片这样的芯片?( A )A.8片B.4片C.2片D.1片10.一地址指令是指( C )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数11.微程序存放在( C )A.堆栈存储器中B.主存储器中C.控制存储器中D.辅助存储器中12.CPU响应DMA请求的时间是( B )A.必须在一条指令执行完毕时B.必须在一个总线周期结束时C.可在任一时钟周期结束时D.在判明没有中断请求之后13.在同步控制方式中( A )A.每个时钟周期长度固定B.各指令的时钟周期数不变C.每个工作周期长度固定D.各指令的工作周期数不变14.CPU响应中断请求( C )A.可在任一时钟周期结束时B.可在任一总线周期结束时C.可在一条指令结束时D.必须在一段程序结束时14.CPU响应中断请求是在( A )A.一个时钟周期结束时B.一个总线周期结束时C.一条指令结束时D.一段程序结束时15.串行接口是指( B )A.接口与系统总线之间为串行传送B.接口与外设之间为串行传送C.接口的两侧都为串行传送D.接口内部只能串行传送3.若16进制数为13F,则其对应的八进制数为( B )A.377 B.477C.577 D.6774.在下列存储器中,属于顺序存取存储器的是( D )A.U盘B.光盘C.磁盘D.磁带5.在下列浮点数的表示中,属于规格化编码的是( A )A.1.101l×2-3B.1.001l×23C.0.0101×2-3D.0.001l×237.在下列磁盘数据记录方式中,不具有...自同步能力的方式是( C )A.FM B.PMC.NRZl D.MFM8.寄存器堆栈初始化时堆栈指针SP的值为( A )A.0B.1C.栈顶地址D.最大地址9.采用直接寻址方式的操作数存放在( B )A.某个寄存器中B.某个存储器单元中C.指令中D.输入/输出端口中11.比较硬连线控制器和微程序控制器,下列说法正确的是( A )A.硬连线控制器结构简单规整B.硬连线控制器执行速度慢C.微程序控制器执行速度快D.微程序控制器容易实现复杂指令控制13.下列总线或接口中不属于...串行方式的是( D )A.PCI B.RS232C.UART D.USB15.控制DMA数据传送的是( A )A.DMA控制器B.CPUC.外设D.主存3.n+l位定点小数的反码表示范围是( A )A.-1+2-n≤X≤1-2-nB.-2n+1≤X≤2n-1C.-1-2n≤X≤1+2nD.-2n≤X≤-2n+15.若地址总线为A15(高位)~A0(低位),若用4KB的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是(D )A.A11~A0B.A10~A0C.A9~A0D.A8~A07.在存储器堆栈结构中,在栈底为最大地址的堆栈操作中压栈是指( D )A.先使SP减1,再将数据存入SP所指单元B.先使SP加l,再将数据存入SP所指单元C.先将数据存入SP所指单元,再将SP减lD.先将数据存入SP所指单元,再将SP加18.下列寻址方式中,执行速度最快的是( A )A.寄存器寻址B.相对寻址C.直接寻址D.存储器间接寻址9.采用微序控制的主要目的是( B )A.提高速度B.简化控制器设计与结构C.使功能很简单的控制器能降低成本D.不再需要机器语言10.采用异步控制的目的是( A )A.提高执行速度B.简化控制时序C.降低控制器成本D.支持微程序控制方式12.外部设备接口是指( C )A.CPU与系统总线之间的逻辑部件B.系统总线与外部设备之间的逻辑部件C.主存与外围设备之间的逻辑部件D.运算器与外围设备之间的逻辑部件13.在磁盘中实现输入输出数据传送的方式( C )A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式14.在CPU中,指令寄存器IR用来存放( A )A.正在执行的指令B.即将执行的指令C.已执行的指令D.指令地址15.中断屏蔽字的作用是( B )A.暂停外设对主存的访问B.暂停对某些中断的响应C.暂停对一切中断的响应D.暂停CPU对主存的访问4.在下列存储器中,属于挥发性的存储器是( D )A.ROMB.光盘C.磁盘D.RAM7.一地址指令是指( B )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数8.下列寻址方式中,执行速度最快的是( A )A.立即寻址B.寄存器间接寻址C.直接寻址D.相对寻址9.在微程序控制中,机器指令和微指令的关系是( B )A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微指令序列来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成10.同步控制方式是指( C )A.各指令的执行时间相同B.各指令占用的节拍数相同C.由统一的时序信号进行定时控制D.必须采用微程序控制方式11.CPU可直接访问的存储器是( D )A.虚拟存储器B.磁盘存储器C.磁带存储器D.主存储器14.在CPU中,程序计数器PC用来存放( D )A.现行指令B.下条指令C.操作数的地址D.下条指令的地址15.在磁盘的各磁道中( B )A.最外圈磁道的位密度最大B.最内圈磁道的位密度最大C.中间磁道的位密度最大D.所有磁道的位密度一样大7.零地址指令可选的寻址方式是(C)A.立即寻址B.间接寻址C.堆栈寻址D.寄存器寻址8.为了减少指令中的地址数,可以采用(B)A.直接寻址B.隐含寻址C.相对寻址D.变址寻址9.程序计数器是指(D)A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.存放下一条指令地址的寄存器10.在同步控制方式中(A)A.每个机器周期长度固定B.每个机器周期长度不固定C.每个工作周期长度固定D.各指令的机器周期数不变11.作为主要的控制方式,异步控制常用于(A)A.单总线结构中B.微型计算机中的CPU控制中C.组合逻辑控制器中D.微程序控制器中12.存放微程序的存储器是(D)A.主存B.硬盘C.随机存储器D.只读存储器13.并行接口是指(C)A.仅接口与系统总线之间采取并行传送B.仅接口与外围设备之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送14.主设备通常指(D)A.发送信息的设备B.接收信息的设备C.主要的设备D.申请并获取总线控制权的设备15.在磁盘数据记录方式中,用调频制记录数据“1”时,电流的变化方向是(C)A.0次B.1次C.2次D.无任何变化17.为了实现输入输出操作,指令中(D)A.必须指明外围设备的设备号B.必须指明外围接口中寄存器的地址码C.必须同时指明外围设备号与接口中寄存器的总线地址D.对单独编址方式,可以指明设备号或端口地址;对统一编址方式,可以指明寄存器的总线地址19.CPU响应中断的时机是(C)A.可在任一机器周期结束时B.可在任一工作周期结束时C.必须在一条指令执行完毕时D.必须在执行完当前程序段时20.在写磁盘过程中,适配器向主机发出DMA请求是在(B)A.扇区缓冲器满时B.扇区缓冲器空时C.寻道完成时D.启动磁盘时3.n+1位定点小数的补码表示范围是( B )A.1≤X≤1-2n B.-2n≤X≤2n-1C.1≤X≤1+2n D.2n≤X≤-2n +14.在下列存储器中,不属于...磁表面存储器的是( D )A.磁带B.磁盘C.磁鼓D.光盘7.在存储器堆栈结构中,堆栈指针SP的内容是( A )A.栈顶单元地址B.栈底单元地址C.栈顶单元内容D.栈底单元内容10.采用同步控制的目的是( C )A.提高执行速度B.简化控制时序C.满足不同操作对时间安排的需要D.满足不同设备对时间安排的需要14.在CPU中,数据寄存器DR是指( D )A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.可编程指定多种功能的寄存器15.在磁盘的各磁道中( D )A.最外圈磁道的道容量最大B.最内圈磁道的道容量最大C.中间磁道的道容量最大D.所有磁道的道容量一样大4.定点小数的补码表示范围是(C)A.-1<x<1B.-1<x≤1C.-1≤x<1D.-1≤x≤17.动态RAM的特点是(C)A.工作中存储内容会产生变化B.工作中需要动态地改变访存地址C.每次读出后,需根据原存内容重写一次D.每隔一定时间,需要根据原存内容重写一遍8.下列存储器中可在线改写的只读存储器是(B)A.EEPROMB.EPROMC.ROMD.RAM9.在计算机的层次化存储器结构中,虚拟存储器是指(C)A.将主存储器当作高速缓存使用B.将高速缓存当作主存储器使用C.将辅助存储器当作主存储器使用D.将主存储器当作辅助存储器使用10.单地址指令(D)A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能对单操作数进行加工处理,也能对双操作数进行运算D.无处理双操作数的功能12.在同步控制方式中(A)A.各指令的执行时间相同B.各指令占用的机器周期数相同C.由统一的时序信号进行定时控制D. CPU必须采用微程序控制方式13.CPU响应DMA请求的时间是(C)A.必须在一条指令执行完毕B.必须在一个总线周期结束C.可在任一时钟周期结束D.在判明设有中断请求之后14.在微程序控制中,机器指令和微指令的关系是(A)A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微程序来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成16.下列设备中,适合通过DMA方式与主机进行信息交换的是(B)A.键盘B.电传输入机C.针式打印机D.磁盘17.串行接口是指(C)A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送C.接口的两侧采取串行传送D.接口内部只能串行传送18.向量中断的向量地址是(D)A.通过软件查询产生B.由中断服务程序统一产生C.由中断源硬件提供D.由处理程序直接查表获得20.在调相制记录方式中(C)A.相邻位单元交界处必须变换磁化电流方向B.相邻位单元交界处,电流方向不变C.当相邻两位数值相同时,交界处变换电流方向D.当相邻两位数值不同时,交界外变换电流方向一、填空题(本大题共12小题,每空2分,共48分)请在每小题的空格中填上正确答案。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

本科生期末试卷三一.选择题(每小题 1 分,共10分)1冯•诺依曼机工作的基本方式的特点是___________ 。

A 多指令流单数据流B 按地址访问并顺序执行指令C 堆栈操作D 存贮器按内容选择地址2.在机器数___ 中,零的表示形式是唯一的。

A 原码B 补码C 移码D 反码3.在定点二进制运算器中,减法运算一般通过_________ 来实现。

A 原码运算的二进制减法器B 补码运算的二进制减法器C 原码运算的十进制加法器D 补码运算的二进制加法器4. 某计算机字长32 位,其存储容量为4MB ,若按半字编址,它的寻址范围是___________ 。

A 4MB B 2MBC 2MD 1M5. 主存贮器和CPU之间增加cache的目的是 ________ 。

A 解决CPU 和主存之间的速度匹配问题B 扩大主存贮器容量C 扩大CPU 中通用寄存器的数量D 既扩大主存贮器容量,又扩大CPU 中通用寄存器的数量6. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用______ 。

A 堆栈寻址方式B 立即寻址方式C 隐含寻址方式D 间接寻址方式7. 同步控制是 ______ 。

A 只适用于CPU 控制的方式B 只适用于外围设备控制的方式C 由统一时序信号控制的方式D 所有指令执行时间都相同的方式8. 描述PCI 总线中基本概念不正确的句子是_________ 。

A. PCI 总线是一个与处理器无关的高速外围总线B. PCI 总线的基本传输机制是猝发式传送C. PCI 设备一定是主设备D. 系统中只允许有一条PCI 总线9. CRT的分辨率为1024X 1024像素,像素的颜色数为256,则刷新存储器的容量为___________A 512KB B 1MBC 256KBD 2MB10. __________________________________________________________ 为了便于实现多级中断,保存现场信息最有效的办法是采用__________________________________ 。

A 通用寄存器B 堆栈C 存储器D 外存二.填空题(每小题 3 分,共15分)1 . 数的真值变成机器码可采用A. ______ 表示法, B. _____ 表示法, C. _____ 表示法,移码表示法。

2. 形成指令地址的方式,称为___ A. ____________ 方式,有B. 寻址和C. 寻址。

3. CPU从A. ______ 取出一条指令并执行这条指令的时间和称为 B. ______ 。

由于各种指令的操作功能不同,各种指令的指令周期是 C. ______ 。

4. 微型机的标准总线从16位的A. _______ 总线,发展到32位的B. ________ 总线和C._____ 总线,又进一步发展到64位的PCI总线。

5. _____________________________________________________ VESA标准是一个可扩展的标准,它除兼容传统的 A. ____________________________________ 等显示方式外,还支持 B.______ 像素光栅,每像素点 C. _______ 颜色深度。

三.(9 分)已知x = - 0.01111 , y = +0.11001,求[x ]补,[-x ]补,[y ]补,[-y ]补,x + y = ? , x -y = ?四.(9分)假设机器字长16位,主存容量为128K字节,指令字长度为16位或32位,共有128条指令,设计计算机指令格式,要求有直接、立即数、相对、基值、间接、变址六种寻址方式。

五.(9分)某机字长32位,常规设计的存储空间w 32M,若将存储空间扩至256M,请提出一种可能方案。

六.(10分)图B3.1所示的处理机逻辑框图中,有两条独立的总线和两个独立的存贮器。

已知指令存贮器IM最大容量为16384字(字长18位),数据存贮器DM最大容量是65536 字(字长16位)。

各寄存器均有"打入”(R in )和"送出” (R out)控制命令,但图中未标出。

图B3.1设处理机指令格式为:10 9 0加法指令可写为“ ADD X (R1)”。

其功能是(AC0)+ (( R i)+ XAC1,其中((R i)+ X )部分通过寻址方式指向数据存贮器,现取R i为R1。

试画出ADD指令从取指令开始到执行结束的操作序列图,写明基本操作步骤和相应的微操作控制信号。

七.(9分)总线的一次信息传送过程大致分哪几个阶段?若采用同步定时协议,请画出读数据的时序图来说明。

八.(9分)图B3.2是从实时角度观察到的中断嵌套。

试问,这个中断系统可以实行几重中断?并分析图B3.2的中断过程。

图B3.2九.(10分)机动题十.(10分)机动题本科生期末试卷三答案2. A.指令寻址 B.顺序 C.跳跃3. A.存储器 B.指令周期 C.不相同的4. A.ISA B.EISA C.VISA5. A.VGA B.1280 X 1024 C.24 位共128条指令,故OP字段占7位。

采用单字长和双字长两种指令格式,其中单字长指令用于算术逻辑和I / O 类指令,双字长用于访问主存的指令。

X定义如下:E = D (64K)D =操作数E = PC + D PC = 16 位E = R b + D , R b =16 位E = (D)E = R X + D , R X = 10 位五.解:可采用多体交叉存取方案,即将主存分成8个相互独立、容量相同的模块M o,M1, M2,…M7,每个模块32M X 32位。

它各自具备一套地址寄存器、数据缓冲寄存器,各自以同等的方式与CPU传递信息,其组成结构如图B3.3 :一.选择题2 B,C7 C 8 C, D 10二.填空题1. A.原码 B.补码 C.反码解:[x ]原=1.01111 [x ]补=1.10001 所以:[-X ]补=0.01111[y ]原=0.11001 [y ]补=0.11001 所以:[-y ]补=1.00111[x ]补11.10001[y ]补00.11001 +[x + y ]补00.01010所以:x + y = +0.01010[x ]补11.10001[-y ]补11.00111[x - y ]补10.11000因为符号位相异,结果发生溢出四.解:由已知条件,机器字长16位,主存容量128KB / 16= 64K字,因此MAR= 16 位,X==000直接寻址X==001立即数X==010相对寻址X==011基值寻址X==100间接寻址X==101变址寻址寻址方式由寻址模式CPU访问8个存贮模块,可采用两种方式:一种是在一个存取周期内,同时访问8个存贮模块,由存贮器控制器控制它们分时使用总线进行信息传递。

另一种方式是:在存取周期内分时访问每个体,即经过 1 / 8 存取周期就访问一个模块。

这样,对每个模块而言,从CPU合出访存操作命令直到读出信息,仍然是一个存取周期时间。

而对CPU来说,它可以在一个存取周期内连续访问8个存贮体,各体的读写过程将重叠进行。

六.解:加法指令“ ADD X (R i)”是一条隐含指令,其中一个操作数来自AC0,另一个操作数在数据存贮器中,地址由通用寄存器的内容(R i)加上指令格式中的X量值决定,可认为这是一种变址寻址。

因此,指令周期的操作流程图如图B3.4,相应的微操作控制信号列在框图外。

1\ PC-*iAR |IAR t»I读IM.IDRr.1[ (DR—IR \s11 AC DA R・DAU"I1 DEM —DDR| i^DM.DDRi.T"y sig |钦二卷翻二亠『--------- '图B3.4七.解:分五个阶段:请求总线,总线仲裁,寻址(目的地址)误报告),如图B3.5所示:,信息传送,状态返回(错图B3.3wm rniTLTE启动信号一II -----------读命令一*_____ _____________________地址线一〈応〉----------------------数据线---------------- ——认可---------------- 1图B3.5八.解:该中断系统可以实行5重中断,中断优先级的顺序是,优先权1最高,主程序运行于最低优先权(优先权为6)。

图B3.2中出现了4重中断。

中断过程如下:主程序运行到T i时刻,响应优先权4的中断源的中断请求并进行中断服务;到T3时刻,优先权4的中断服务还未结束,但又出现了优先权3的中断源的中断请求;暂停优先权4的中断服务,而响应优先权3的中断。

至U T4 时刻,又被优先权2的中断源所中断,直到T6时刻,返回优先权3的服务程序,到T7时刻,又被优先权1的中断源所中断,至U T8时刻,优先权1的中断服务完毕,返回优先权3的服务程序,直到T io优先权3的中断服务结束,返回优先权4的服务程序,优先权4的服务程序到T ii结束,最后返回主程序。

图B3.2中,优先权3的服务程序被中断2次。

而优先权5的中断未产生。

九.十.。

相关文档
最新文档