32位微机原理与接口技术试题

合集下载

16、32位微机原理、汇编语言与接口技术教程课后复习题答案

16、32位微机原理、汇编语言与接口技术教程课后复习题答案

《16/32 位微机原理、汇编语言及接口技术教程》部分习题参考解答第 1 章微型计算机系统概述〔习题 1.2 〕什么是通用微处理器、单片机(微控制器)、DSP芯片、嵌入式系统?〔解答〕通用微处理器:适合较广的应用领域的微处理器,例如装在PC 机、笔记本电脑、工作站、服务器上的微处理器。

单片机:是指通常用于控制领域的微处理器芯片,其部除CPU外还集成了计算机的其他一些主要部件,只需配上少量的外部电路和设备,就可以构成具体的应用系统。

DSP芯片:称数字信号处理器,也是一种微控制器,其更适合处理高速的数字信号,部集成有高速乘法器,能够进行快速乘法和加法运算。

嵌入式系统:利用微控制器、数字信号处理器或通用微处理器,结合具体应用构成的控制系统,其典型的特点是把计算机直接嵌入到应用系统之中。

〔习题 1.5 〕说明微型计算机系统的硬件组成及各部分作用。

〔解答〕CPU CPU也称处理器,是微机的核心。

它采用大规模集成电路芯片,芯片集成了控制器、运算器和若干高速存储单元(即寄存器)。

处理器及其支持电路构成了微机系统的控制中心,对系统的各个部件进行统一的协调和控制。

存储器:存储器是存放程序和数据的部件。

外部设备:外部设备是指可与微机进行交互的输入(Input )设备和输出(Output )设备,也称I/O 设备。

I/O 设备通过I/O 接口与主机连接。

总线:互连各个部件的共用通道,主要含数据总线、地址总线和控制总线信号。

习题 1.6 〕什么是总线?微机总线通常有哪 3 组信号?各组信号的作用是什么?解答〕总线:传递信息的共用通道,物理上是一组公用导线。

3 组信号线:数据总线、地址总线和控制总线。

I/O 端口的地址信息。

1)地址总线:传输将要访问的主存单元或2)数据总线:传输读写操作的数据信息。

3)控制总线:协调系统中各部件的操作。

〔习题 1.7 〕简答如下概念:(1)计算机字长(2)取指-译码-执行周期(3)ROM-BIOS(4)中断(5)ISA 总线〔解答〕(1)处理器每个单位时间可以处理的二进制数据位数称计算机字长。

微机原理与接口技术考试题库(选择题、判断题精选)

微机原理与接口技术考试题库(选择题、判断题精选)

一:选择题(70分)1. 堆栈指针的作用是用来指示 B 。

A 栈底地址B 栈顶地址C 下一条要执行指令的地址D 上一条要执行指令的地址2. CPU对存储器或I/O端口完成一次读/写操作所需的时间为一个 B 。

A 指令周期B 总线周期C 时钟周期D机器周期3. 微机读写控制信号的作用是 D 。

A 决定数据总线上的数据流的方向B 控制存储器读写操作的类型C 控制流入、流出存储器信息的方向D 以上三种作用4. 80X86中IP/EIP寄存器的作用是 C 。

A 保存当前栈顶地址B 保存代码段的基地址C 指示下一条要执行的指令地址D 暂存当前执行的指令地址5.一个具有24根地址线的微机系统中,装有16KB ROM、480KB RAM和100MB的硬盘,说明其内存容量为 A 。

A 496KB B 16MBC 100.496MBD 100MB6.查询方式输入/输出时,在I/O接口中设有状态寄存器,通过它来确定I/O设备是否准备好。

输入时,准备好表示(1)A,输出时准备好表示(2)B。

(1)A.稳定 B.已空 C.已满(2)A.稳定 B.已空 C.已满7.根据下面所提供的某80X86微机内存中的数据,判断INT 11H中断服务程序的入口地址是(A)。

0000:0040 B3188ACC4DF800F0 41F800F0C5188ACC0000:0050 39E700F0A0198ACC 2EE800F0D2EF00F0A. F000:F84DB. A019:8ACCC. CC8A:19A0D. 4DF8:00F08.存储字长是指 B 。

A 存放在一个存储单元中的二进制代码组合B 存放在一个存储单元中的二进制代码位数C 存储单元的个数D 寄存器的位数9. 指令寄存器的位数取决于 B 。

A 存储器的容量B 指令字长C 机器字长D 存储器的类型10. 主机与设备传送数据时,采用 C ,CPU的效率最高。

A 程序查询方式B 中断方式C DMA方式D 软件查询方式11.从硬件的角度而言,采用硬件最少的数据传送方式是 D 。

微机原理与接口技术考试试题与答案

微机原理与接口技术考试试题与答案

《微机原理与接口技术》课程期末考试试卷(A卷,考试)一、单项选择(在备选答案中选出一个正确答案,并将其填在题干后的括号。

每题 2 分,共30分)1 .某微机最大可寻址的存空间为16MB其CPU地址总线至少应有( )条。

A. 32B. 16C. 20D. 242 .用8088CPU组成的PC机数据线是( )。

A. 8 条单向线B. 16 条单向线C. 8 条双向线D. 16 条双向线3 . 微处理器系统采用存储器映像方式编址时存储单元与I/O 端口是通过( )来区分的。

A. 不同的地址编码B. 不同的读控制逻辑C. 不同的写控制逻辑D. 专用I/O 指令4 .要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW应为( )。

A. 80HB. 28HC. E8HD. 01H5 . 在8086 环境下,对单片方式使用的8259A 进行初始化时,必须放置的初始化命令字为( )。

A. ICW1,ICW2,ICW3B. ICW1,ICW2,ICW4C.ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW46.6166为2Kx8位的SRAM芯片,它的地址线条数为 ( )。

A. 11B. 12C. 13D. 147 . 在计算机系统中,可用于传送中断请求和中断相应信号的是( )。

A. 地址总线B. 数据总线C. 控制总线D. 都不对8 .段寄存器装入2300H,该段的最大结束地址是(A. 32FFFHB. 23000HC. 33FFFHD. 33000H9 .在进入DMA工作方式之前,DM/控制器当作CPU总线上的一个()。

A I/O设备B. I/O接口C.主处理器D.逻辑高10 .在8086宏汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是()OA.汇编指令B .宏指令C.机器指令D .伪指令11.中断向量表占用存地址空间为()。

A. 00000H〜003FFHB. 00000H〜000FFHC. 00000H〜00100HD. FFF00H H FFFFFH12 .实现CPU与8259A之间信息交换是()。

微机原理与接口技术试题库含答案

微机原理与接口技术试题库含答案

微机原理与接口技术试题库含答案一、问答题1.以下字符代表的相应ASCII码是什么?(1)换行0ah(2)字母“q”51h(3)空格20h2.以下机器编号代表的编号范围是多少?(1) 8位二进制无符号定点整数;0~255(2) 8位二进制无符号定点十进制;零点九九六零九四(3)16位二进制无符号定点整数;0~65535(4) 16位二进制有符号整数,由补码-32768~327673(111)x=273,基数x=?十六4、有一个二进制小数x=0.x1x2x3x4x5x6(1)如果x≥ 1/2,然后X1??X6应该满足什么条件?x1=1若使x>1/8,则x1??x6应满足什么条件?x1∨x2∨x3=1(2)5、有两个二进制数x=01101010,y=10001100,试比较它们的大小。

(1)x和y两个数均为无符号数;x>y(2) X和y都是有符号的补码。

x2。

填空1。

对于r进制数,其基数(可使用的数字符号数)为r,可使用的最小数字符号为0。

2.十进制数72转换为八进制数110q。

3.与十进制数67相当的十六进制数为43h。

4.将二进制数101.011转换为十进制数5.375。

5.将十六进制数0e12转换为二进制数1100000100B。

3、在计算机内部,所有信息都以D.a)EBCDIC代码B)ASCII代码c)十六进制代码D)二进制代码的形式进行访问、处理和传输。

相当于十进制数56的二进制数是a.a)111000b)111001c)101111d)1103。

十进制数59被转换成八进制数a)73qb)37qc)59qd)112q4。

相当于十进制数58.75的十六进制数是B.a)a3。

chb)3a。

chc)3a。

23hd)c.3ah5,二进制数1101.01转换为十进制数c.a)17.256b)13.5c)13.25d)17.56,二进制数111010.11转换为十六进制数B.a)3achb)3a。

chc)3a3hd)3a。

微机原理及接口技术试题及答案精选全文完整版

微机原理及接口技术试题及答案精选全文完整版

《微机原理及接口技术》试卷(A )适用专业(计算机科学与技术) 使用班级()一、选择题(每题 1 分,共 15 分) 1. 微机中控制总线传送的是 ( )。

A.存储器和I/O 接口的地址码B.微处理器向内存储器和I/O 的命令信号C.存储器和I/O 设备向微处理器传送的状态信号D.B 和C2. 8253可编程定时/计数器,在初始化时写入的最大计数初值是 ( )。

A.0000HB.7FFFHC.65535D.FFFFH3. 在异步串行通信中引入了"波特率因子"的概念,波特率因子为16,64时,接收时钟的频率为波特率的16,64倍,引入波特率因子的目的是 ( )。

A.识别正确的起始位 B.提高接收速度 C.提高采样精度 D.三者都是4. 8086 CPU 标志寄存器共有( )位,其中使用7位,未使用其它位均作为CPU 指令运行后的状态信息和控制标志信息。

A. 8 B. 10 C. 16 D. 205. 8086微处理器CLK 引脚输入时钟信号是由( )提供。

A.8284 B.8288C.8287 D.82896. 最基本的读操作包含4个状态,即T 1 、T 2、T 3和T 4 ,当存储器或 I/O 设备的速度慢于CPU 速度时,在( )状态之间插入1个或几个等待状态T W 。

A. T 3和T 4 B. T 1和T 2 C. T 2和T 3 D. T 1和T 37. 在计算机与外设之间数据的传送方式分为串行传送方式和( )传送方式两类。

A.并行传送方式 B. 同步传送方式 C. 异步传送方式 D. 串/并传送方式8. 8253的( )是软件触发选通方式。

A.方式OB.方式1C.方式2D.方式4 9.串行异步通信协议中一个字符正式发送前,先发送( )低电平有效。

A.两个起始位 B .3个起始位 C. 1.5个起始位 D .1个起始位 10.对8255A 的C 口执行按位置位/复位操作时,写入的端口地址是( )。

微机原理与接口技术期末考试试题及答案

微机原理与接口技术期末考试试题及答案

微机原理与接口技术期末考试题库1.微机系统的硬件由哪几部分组成?答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。

2.什么是微机的总线,分为哪三组?答:是传递信息的一组公用导线。

分三组:地址总线,数据总线,控制总线。

3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什么?答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU 与存储器或IO设备之间的数据传送。

执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接口部件进行算术运算。

4.8086指令队列的作用是什么?答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。

5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址.6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗?答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。

7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址为多少?答:偏移地址为54100H.(物理地址=段地址*16+偏移地址)8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意义各是什么?答:状态标志位有6个:ZF,SF,CF,OF,AF,PF。

微机原理与接口技术答案(含详解)

微机原理与接口技术答案(含详解)

微机原理与接口技术习题课后习题参考答案(含部分详解)第一章(p20)1、参考答案:冯•诺伊曼计算机的设计思想(EDVAC方案:存储程序通用电子计算机方案):①计算机分为计算器、控制器、存储器、输入和输出装置五个部分;②计算机内采用二进制;③将程序存储在计算机内,简称“程序存储”。

其中第三点是冯•诺依曼计算机设计的精华,所以人们又把冯•诺依曼原理叫做程序存储原理,即程序由指令组成并和数据一起存放在存储器中,机器则按程序指定的逻辑顺序把指令从存储器中读出来并逐条执行,从而自动完成程序描述的处理工作。

冯•诺伊曼计算机主要以运算器和控制器为中心,结构框图如下图所示。

2、参考答案:微处理器就是中央处理器CPU,是计算机的核心,单独的CPU不能构成计算机系统;微型计算机由微处理器、主存储器、I/O接口(注意:不是I/O设备)组成;而微型计算机系统除了包括微型计算机外,还有系统软件(即操作系统)、应用软件、外存储器和I/O设备等。

微型计算机系统结构如下图所示。

3、答案略,见p6~74、答案略,见图2,或教材图1-35、答案略,见p12~136、参考答案:由于8086微处理器的地址总线的宽度为20位,所以它可寻址220=1M字节的存储空间;而PentiumII微处理器的地址总线的宽度为36位,所以它可寻址236=64G字节的存储空间。

7、参考答案:①PCI(Peripheral Component Interconnect:外围设备互联),是Intel公司1992年发布486微处理器时推出的32/64位标准总线,数据传输速率位132MB/s,适用于Pentium 微型计算机。

PCI总线是同步且独立于微处理器的具有即插即用(PNP:Plug and play,所谓即插即用,是指当板卡插入系统时,系统会自动对板卡所需资源进行分配,如基地址、中断号等,并自动寻找相应的驱动程序)的特性.PCI总线允许任何微处理器通过桥接口连接到PCI 总线上。

微处置器_32位微型运算机原理_接口技术及应用_期末总结_期末试题

微处置器_32位微型运算机原理_接口技术及应用_期末总结_期末试题

微型运算机原理与接口技术期末总结(全能版)0~9的ASCⅡ码为30H ~39HA~F的ASCⅡ码为41H ~46H回车符的ASCⅡ码为0DH换行符的ASCⅡ码为0AH①机械数比真值数多一个符号位。

②正数的原、反、补码与真值数相同。

③负数原码的数值部份与真值相同;负数反码的数值部份为真值数按位取反;负数补码的数值部份为真值数按位取反末位加1。

④没有负零的补码,或说负零的补码与正零的补码相同。

一个计量器的最大容量称为该计量器的“模”运算机:硬件:中央处置器CPU、(运算器、操纵器)、存储器系统、I/O接口、电源系统、I/O设备软件:系统软件、应用软件总线是CPU与存储器、I/O接口互换信息的公共通道地址总线:传输CPU访问存储器,访问I/O端口的地址信号。

数据总线:传输CPU读/写内存,读写I/O端口时的数据。

操纵总线:CPU发出的操纵命令,或外部向CPU提出的请求地址总线一般是单向总线,数据总线一般是双向总线,大部份操纵线是单向,少数是双向。

寻址能力:指CPU能直接存取数据的内存地址的范围,它由CPU的地址总线的数量决定。

在实模式下,486只能访问第一个1M内存(00000H~FFFFFH)存储治理部件对存储器只进行分段治理,没有分页功能,每一逻辑段的最大容量为64K。

在实模式下,段寄放器中寄存段基址。

486有32条地址线,内存最大容量4G。

这4G字节称为物理存储器,每一单元的地址称为物理地址,其地址范围:0000,0000H~FFFF,FFFFH为物理存储空间。

486利用低16位地址线访问I/O端口,因此I/O端口最多有216=64K,I/O地址空间为0000H~FFFFH。

(从PC/XT~Pentium,基于Intel微处置器的系统机,事实上只利用低10位地址线,寻址210=1024个I/O端口)逻辑地址——程序中编排的地址,由段基址和段内偏移地址组成;物理地址——信息、数据在存储器中实际寄存的地址。

(完整版)微机原理与接口技术试题与答案

(完整版)微机原理与接口技术试题与答案

(完整版)微机原理与接口技术试题与答案微机原理与接口技术试题微型计算机原理与接口技术综合测试题一一、单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处)1.8086CPU通过(1 )控制线来区分是存储器访问,还是I/O 访问,当CPU执行IN AL,DX指令时,该信号线为(2 )电平。

(1) A. M/ B. C. ALE D. N/(2) A. 高 B. 低 C. ECL D. CMOS2.n+1位有符号数x的补码表示范围为()。

A. -2n < x < 2nB. -2n ≤ x ≤ 2n -1C. -2n -1 ≤ x ≤ 2n-1D. -2n < x ≤ 2n3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。

A. AND AL, 0FHB. AND AL, 0FOHC. OR AL, 0FHD. OR AL 0FOH4.下列MOV指令中,不正确的指令是()。

A. MOV AX, BXB. MOV AX, [BX]C. MOV AX, CXD. MOV AX, [CX]5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。

A. 00017HB. 00068HC. 0005CHD. 0005EH6.条件转移指令JNE的条件是()。

A. CF=0B. CF=1C. ZF=0D. ZF=17. 在8086/8088 CPU中,一个最基本的总线读写周期由(1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发(2 )信息。

⑴ A. 1个 B. 2个 C. 4个 D. 6个⑵ A. 数据 B . 地址 C. 状态 D. 其它8. 8086有两种工作模式, 最小模式的特点是(1 ),最大模式的特点是(2 )。

⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定C. 不需要8286收发器D. 需要总线控制器8288⑵ A. M/ 引脚可直接引用 B. 由编程进行模式设定C. 需要总线控制器8288D. 适用于单一处理机系统9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是( )。

微机原理及接口技术考试试题及答案

微机原理及接口技术考试试题及答案

微机原理及接口技术考试试题及答案第一部分:微机原理1. 基本知识部分答:微机是由微处理器、内存、输入输出设备以及系统总线构成的计算机系统。

2. CPU部分答:CPU主要由控制单元和算术逻辑单元组成,控制单元负责解码指令、控制程序流程,算术逻辑单元则负责进行算术和逻辑运算。

3. 存储器部分答:存储器按照存取方式可以分为随机存储器(RAM)和只读存储器(ROM),按照存储介质又可分为内存芯片和磁盘等。

4. 总线部分答:总线包括数据总线、地址总线和控制总线,用于在CPU、存储器和输入输出设备之间传输数据、地址和控制信息。

5. 输入输出部分答:输入输出设备用于将人与计算机之间的信息转换为计算机内部能处理的形式,常见的输入输出设备有键盘、鼠标、显示器和打印机等。

第二部分:接口技术1. 并行接口答:并行接口是指同时传送多个位的接口,常见的并行接口有并行打印接口(LPT接口)和并行通信接口(例如IEEE1284接口)。

2. 串行接口答:串行接口是指逐位传送数据的接口,常见的串行接口有串行打印接口(COM接口)和串行通信接口(例如RS-232C接口)。

3. USB接口答:USB接口是一种通用的外部总线接口,具有热插拔、高速传输和多设备连接等优点。

4. 接口传输速率答:接口传输速率是指单位时间内接口所能传输的数据量,常见的接口传输速率有Mbps、Gbps等。

5. 接口阻抗匹配答:接口阻抗匹配是指信源电路和信宿电路的阻抗之间的匹配关系,目的是提高信号传输的质量。

第三部分:考试试题1. 选择题:(1)微机是由以下哪些部分构成的?A. CPU、内存、输入输出设备B. CPU、显卡、硬盘C. 内存、硬盘、显示器D. CPU、显卡、键鼠(2)CPU由以下哪些单元构成?A. 控制单元和算术逻辑单元B. 存储单元和控制单元C. 控制单元和输入输出单元D. 算术逻辑单元和输入输出单元2. 简答题:(1)请简要解释存储器的随机存取特性。

微机原理与接口技术习题及参考答案精选全文完整版

微机原理与接口技术习题及参考答案精选全文完整版

可编辑修改精选全文完整版《微机原理与接口技术》复习题一、填空题1、微型计算机由、、和构成。

2、在8086CPU中,寄存器指向下一条要执行的指令。

3、微型计算机的总线根据功能可分为、和。

4、主存储器和CPU之间增加高速缓冲存储器的目的是。

5、在计算机系统中定时信号一般可以用和两种方法来获得。

6、中断类型码为31H的中断向量存放在从开始的4个存储单元。

7、系统工作于实模式,设BX=4000H,DI=0100H,DS=3100H,在指令MOV AX,[BX+DI]中,源操作数的寻址方式为;物理地址为。

8、在异步传输中,设每个字符对应1个起始位、7个数据位、1个奇偶校验位、1个停止位,如果波特率为1200bps,则每秒钟传输的最大字符数是个。

9、CPU和输入/输出设备之间的信号分为、和三类。

10、CPU的可屏蔽中断受标志的影响,如果允许CPU接受可屏蔽中断请求,则该标志取值为。

11、是微型计算机的核心。

12、在8086CPU中,一个最基本的总线周期有个时钟周期组成。

M/为高电平,表示。

13、在最小模式下,如果8086CPU的引脚IO14、8086CPU有16根数据线和20根地址线,所以可寻址的地址空间最大为字节。

15、存储器扩展有两种方法,分别是扩展和扩展。

16、8086复位时,代码寄存器CS和指令指针寄存器IP分别初始化为和。

17、系统工作于实模式,设BX=4000H,SI=0100H,DS=3100H,在指令MOV DX,[BX+SI]中,源操作数的寻址方式为;物理地址为。

18、9片8259中断控制器组成两级级联,则最多能提供个中断。

19、8086CPU的编程结构包括和。

20、CPU和外设之间的数据传送方式包括、和。

21、当CS=,WR=,RD=,A0=时,CPU设置8259的ICW1。

二、选择题1、8086CPU的指令队列为 ( ) 个字节。

A 2B 4C 6D 82、标志寄存器的标志位ZF=1表示运算结果()。

微机原理与接口技术考试试题与答案

微机原理与接口技术考试试题与答案

微机原理与接口技术考试试题与答案第一篇:微机原理与接口技术考试试题与答案一、填空题(每空1 分,共15 分)1.RESET 信号到来后8088/86 的CS 和IP 分别为_FFFF_H 和 _0000_H。

2.在特殊全嵌套方式下,8259 可响应同级或高级中断请求。

3.CPU 与外设接口通过数据总线传送状态信号与命令信号。

4.8255 有3 种工作方式, 其中方式2 只允许A 口使用。

5.有地址重迭现象的译码方式为部分译码和线选法。

6.外设端口的编址方式有I/O 端口独.立编址和I/O 端口与存储器统一编址。

7.INT8253 采用BCD 码计数时,其最大计数值为__10000__,此时的计数初值为 __0000__。

8.8088/8086 的AD7-AD0 是地址数据复用引脚,在T1 时传送__地址信号__。

9.8259A 作为主片时其引脚CAS0-CAS2 的信息传送方向是_向外_。

10.RS-232C 是适用于__数据终端设备DTE__和__数据通信设备DCE__间的接口。

二、单项选择题(每小题1 分,共20 分)1.8086CPU 寻址I/O 端口最多使用(4)条地址线。

(1)8(2)10(3)12(4)16 2.CPU 执行IN 指令时有效的信号组合是(1)。

(1)RD =0, IO/M=1(2)RD =0, IO/M=0(3)WR =0, IO/M=1(4)WR =0, IO/M=0 得分评阅人得分评阅人3.某计算机的字长是16 位,它的存储器容量是64KB,若按字编址那么它的最大寻址范围是(2)。

(1)64K 字(2)32K 字(3)64KB(4)32KB 4.某一SRAM 芯片的容量是512×8 位,除电源和接地线外,该芯片的其他引脚最少应为(4)根。

(1)25(2)23(3)21(4)19 5.8088/8086 的基本总线周期由(2)个时钟周期组成。

(1)2(2)4(3)5(4)6 6.在8086 系统中中断号为0AH,则存放中断向量的内存起始地址为(2)。

32位微处理机接口试卷(武汉理工)

32位微处理机接口试卷(武汉理工)

一、选择题(每题2分,共40分)下面各题A)、B)、C)、D)四个选项中,只有一个选项是正确的,请将正确的选项写在答题卡上,答在试卷上不得分。

1.连接主机与外设的电路称为:( )A.端口B. 数字电路C.接口D.转换电路2.类型码为8的中断服务程序入口地址放在内存地址为()开始的4个单元中。

A.8B.0.8C.32HD.323.能够提供中断类型码的芯片是( )A. 8259AB. 8255AC.8253AD.8251A4.8255A的初始化控制字是通过( )写入的:A、数据总线缓冲器B、读/写控制逻辑C、A组控制D、B组控制5.微机执行OUT DX,AL命令时,( )的值输出到地址总线上:A.ALB. AXC.DXD.DL6.8253记数器工作在方式2或方式3时,GA TE=1表示:( )A.禁止计数器计数B.允许计数器计数C.OUT端输出高电平D. OUT端输出低电平7.8086的地址线是20位的,CPU可寻址的范围是( )A.0000H~FFFFH B.00H~FFH C.00000H~FFFFFH D.-32678~+327688.地址译码的作用是( ):A.设计接口B. 区分不同外设C.接至地址总线D.向外设输出数据9.半导体E2PROM,写入的内容,可以通过()擦除。

A.紫外线照射B.电信号C.口令D.DOS命令10.在定时器/计数器8253的输出端可产生( )波形:A 三角波B 正弦波C 方波D 斜波11.8253的一个计数器,工作在方式2,当计数初值为( )时,输出信号的周期最长:A、0B、1C、16位全1D、6553612.8255A的内部B组控制:( )A.PB口和PC口高4位B.PB口和PC口C.PB口和PC口低4位D.PB口13.( )是一个并行通信接口芯片A. 8259AB. 8255AC.8253AD.8251A14.不可屏蔽中断的中断类型号是固定的,为( )A. 1B. 2C.3D.415.Intel8259中断控制器可接受两种命令:()A.中断开始命令和中断结束命令B.3个初始化命令和4个操作命令C.ICW1~ICW4及OCW1~OCW3D.输入命令和输出命令16.中断I/O方式能有效发挥CPU的工作效率,其原因是:()A.中断I/O不须CPU执行指令,节约CPU的时间开销B.外设接口与存储器直接交换数据C.CPU交出了总线控制权D.由接口硬件实现数据传输17.下面关于DMA概念中不正确的是( ):A. DMA传送方式可以提高数据的吞吐量,它是以增加系统硬件的复杂性合成本为代价的。

微机原理与接口技术

微机原理与接口技术

单选题()表示中,二进制数11111111B表示十进制数-132位PC机中整数的有效范围是()4片8259级联工作,可管理的外部中断源的级数为()80486CPU工作在实模式下执行指令INT 30H时,中断服务程序的入口地址存放在以()开80486CPU响应中断时,自动压入堆栈的信息是80486CPU有()引脚可接收外部中断请求信号8086/8088 CPU的引脚中,接有硬中断信号的引脚有8086/8088CPU采用()方式,保证在有多个中断源的中断系统中,确定一个中断源并转8259A应用中,需对IR5,IR3进行屏蔽,操作命令字OCW1应写入8位的二进制数的补码形式表示一个带符号数,它能表示的整数范围是CPU对存储器或I/O端口完成一次读/写所需的时间称为一个()周期CPU响应INTR和NMI中断时,相同的必要条件是()CPU与I/O设备间传送的信号有()CPU与慢速的外设进行数据传送时,采用()方式可提高CPU的效率。

CPU与外设间数据传送的控制方式有INC指令不影响()标志JMP WORO PTR[DI]是()PC机执行输出指令OUT时,向相应的I/O接口芯片产生的有效控制信号是PC机中为使工作于一般全嵌套方式的8259中断控制器能接受下一个中断请求,在中断服SP的作用是用来指示按与存储器的关系,I/O端口的编址方式分为采用高速缓存Cache的目的是采用虚拟存储器的目的是储存器FLAGS中存放两类标志,即存存周期是指当AH=()时,执行INT 21H指令可在屏幕上显示一组字符当M/IO=0,W/R=0时,80486CPU完成的操作为当系统发生某个事件时,CPU暂停现行程序的执行转去执行相应程序的过程,称为对存储器访问时,地址线有效和数据线有效的时间关系应该是()对可编程接口芯片进行读/写操作必要条件是改变()寄存器的值,可改变堆栈中栈顶元素的位置和外存储器相比,内存储器的特点是计算机工作中只读不写的存储器是计算机内部,一切信息的存取,处理和传送都是以()形式进行计算机中运算器和控制器合称为寄存器间接寻址方式中,操作数在()中加减类运算指令对标志位的状态将微处理器、内存储器及I/O接口连接起来的总线是利用DOS系统功能调用的9号(AH=9)功能,显示一个字符串,其入口参数应为()连续启动两次独立的存储器操作之间的最小间隔叫逻辑移位指令SHL用于某CPU的主频为250MHZ,则它的时钟周期为某系统中,已知SS=2360H,SP=08000H,若将20H个字节的数据入栈,则SP的内容为如果访问存储器时使用BP寻址,则默认的段寄存器是如果一个程序在执行前CS=1000H,IP=2000H,该程序的起始地址是如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断若(AX)=96H,(BX)=65H,依次执行ADD AX,BX指令和DAA指令后,(AL)=若8259工作在自动循环方式下,当前IR3上的中断请求已执行并返回,则8个中断源中优若AL=3B,AH=7DH,则AL和AH中的内容相加后,标志CF、SF和OF的状态分别是若某数据段位于存储区68000H~7FFFF,则该数据段的段基址是若已知【X】补=11101011B,【Y】补=01001010B,则【X-Y】补=()若用MB作为PC机主存容量的计量单位,1MB等于()字节设某一个单元的物理地址是54321H,则正确的逻辑地址表为()设某中断服务程序在中断向量表的地址为0:70H,则该中断的中断类型码应是实模式下,80486管理的内存空间中,地址为00000H~003FFH中存放着实模式下,NMI中断的中断矢量表中的位置是实模式下,对于80486微机系统,其中断类型码为18H的中断向量从内存中物理地址为(实时模式下的80486CPU对指令的寻址由()决定算术移位指令SAR用于特殊屏蔽方式要解决的主要问题是微机系统中的存储器可分为四级,其中存储容量最大的是微机中控制总线提供微型计算机的型号是奔四800,则其中800的含义是()伪指令END告诉汇编程序下列几种芯片是PC机的常用I/O接口芯片,它们之中可接管总线控制数据传送的是下列描述正确的是下列能使CF标志置1的指令是下列说法中,错误的是下列四条指令都可用来使累加器清“0”,但其中不能清“进位”位的是()下列引起CPU程序中断的四种情况中,()需要由硬件提供中断类型码下列有关指令指针寄存器的说法中,哪一个是正确的下列指令中,能使AL的内容固定为偶数的是下列指令中不会改变指令指针寄存器内容的是下列指令中不属于逻辑运算指令的是下列总线中,属于局总线的是下面的说法中,()是正确的是下面关于主存储器(也称为内存)的叙述中,不正确的是下面有关MN/MX的叙述正确的是现行PC机中,I/O口常用的I/O地址范围是以80486CPU构成的PC机,其系统总线至少应采用用3片8259A级联,最多可管理的中断数是欲从存储单元取某操作数,可采用()欲读取8259A的IMR内容,必须先写()命令字欲读取8259A的IMR内容,可()运算器的主要功能是运算型指令的寻址和转移型指令的寻址,其不同点在于在保护模式下,代码段的段基址存在于()中在数据传送指令执行过程中,不能直接与立即数进行传送的是在下列伪指令中定义字变量的是在下列指令中,能使PC机CPU对I/O端口进行读写访问的是在下面关于微处理器的叙述中,错误的是在中断传送方式下,主机与外部设备间的数据传送通路是支持无条件传送方式的接口电路中,至少应包含执行返回指令,退出中断服务程序,这时返回地址来自指令ADD CX,55H[BP]的源操作数的寻址方式是中断向量可以提供主存和CPU之间增加高速缓存的目的的是转移类指令对标志位的状态状态信息是通过()总红进行传送的。

2022年微机原理与接口技术试题及答案

2022年微机原理与接口技术试题及答案

一.选择(每题 1 分)以下问题中的四个选项中惟独一个是正确的。

请在相应的空白位置填写正确的选项编号。

1.系统总线也称为__________________。

1) 主板总线 2)内部总线 3)内部总线 4)本地总线2.目前市场上出售的台式 pc 机中 pentium4 微处理器的主频普通为 1)0.5ghz 摆布 2) 1ghz 摆布 3) 3ghz 摆布 4) 5ghz 以上 3..按诺依曼结构理论,下面哪个不是计算机组成部分: 1)运算器 2)控制器 3)打印机 4)复印机4.程序员不能直接使用的寄存器是__________1)通用寄存器 2)指令指针寄存器 3)标志寄存器 4)段寄存器5.奔腾微处理器的结构被称为超标量结构,是因为以下哪一个原因? 1) 奔腾微处理器不仅可以执行 32 位操作,还可以执行 64 位操作。

2) 奔腾微处理器包含多条指令管道和多个执行组件。

3) 数据传输速度非常快,每一个总线周期最多可以传输 4 个 64 位数据。

4) 微处理器芯片中集成的晶体管数量超过 100 万个,耗电巨大6.在任何时刻,存储器中会有一个程序是现役的,每一个现役程序最多可以使用___________① 3 段② 4 段③ 5 段④ 6 段 7。

奔腾微处理器配备 5 个控制寄存器。

没有定义,但供将来使用_______1) cr12) cr23) cr34) cr48.pentium 地址总线是 32 位的,它的内部数据总线的宽度是: 1) 16 位 2) 32 位 3)64 位 4) 36 位9.奔腾寄存器可分为浮点寄存器、系统级寄存器等。

1)22)33)44)510.属于系统级寄存器的是________。

1) 系统地址寄存器和控制寄存器 2)通用寄存器和系统地址寄存器 3)通用寄存器和控制寄存器 4)系统地址寄存器和段寄存器11.下面是关于 cpu 与 cache 之间关系的描述,其中正确的一条描述是: 1)cache 中存放的是主存储器中一部份信息的映像 2)用户可以直接访问cache3) 片上缓存的容量远大于二级缓存。

微机原理接口技术——考试题库及答案

微机原理接口技术——考试题库及答案

处理器通过总线操作与外界进行一次数据交换的过程常被称为__________。

A.T状态B.指令周期C.时钟周期D.总线周期回答错误!正确答案: D指令__________实现对EAX当中D0位求反,其他位不变的功能。

A.not eaxB.xor eax,1C.or eax,1D.and eax,1回答错误!正确答案: B下列存储器在断电后,存储信息会消失的是_____________。

A.Flash memoryB.EEPROMC.SRAMD.EPROM回答错误!正确答案: C总线操作实现数据传输,可以不使用时钟信号的同步方式是__________。

A.同步时序B.半同步时序C.异步时序D.交叉时序回答错误!正确答案: C减法指令产生差值为38H,则标志正确的是__________。

A.ZF=1B.SF=1C.PF=0D.PF=1回答错误!正确答案: C8086处理器上电后,执行的第一条指令所在的主存储器物理地址是__________。

A.FFFF0HB.3FFHC.D.FFFFFH回答错误!正确答案: A指令__________实现对EAX当中D0位设置为1,其他位不变的功能。

A.xor eax,1B.not axC.and eax,1D.or eax,1回答错误!正确答案: D8086处理器的基本总线周期包含有__________个时钟周期。

A.4B.C.3D.5回答错误!正确答案: A寄存器EDX的低8位部分可以用_____________表达。

A.DLB.DHC.DXD.EX回答错误!正确答案: AIA-32处理器包括__________。

A.80868088C.80286D.80386回答错误!正确答案: D当逻辑运算后,低8位结果中“1”的个数是零或偶数发生转移的指令是__________。

A.JPB.JNZC.JNPD.JZ回答错误!正确答案: AI/O接口电路中,状态寄存器保存__________。

微机原理与接口技术试题

微机原理与接口技术试题

《微机原理与接口技术》试题一、单项选择题(每小题1分,共15分)1.指令MOV AX,[3070H]中源*作数的寻址方式为( )A.寄存器间接寻址B.立即寻址C.直接寻址D.变址寻址2.Reset信号有效后,8086CPU的启动地址( )A.FFFFFhB.0FFFFhC.FFFF0hD.00000h3.在8086CPU的标志寄存器中,控制标志位占( )A.3位B.9位C.4位D.16位4.堆栈的工作方式是( )A.先进先出B.随机读写C.只能读出不能写入D.后进先出5.CPU与外设间数据传送的控制方式有( )A.中断方式B.程序控制方式C.DMA方式D.以上三种都是6.设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率为2400位/秒,则每秒传输的最大字符个数为( )A.10个B.110个C.120个D.240个7.CPU与I/O设备间传送的信号有( )A.控制信息B.状态信息C.数据信息D.以上三种都有8.若传送率为1200,波特率因子n=16,则收、发时钟(RxC.TxC)的频率为( )A.1MHzB.19.2KHzC.20KHzD.2400Hz9.在DMA方式下,外设数据输入到内存的路径是( )A.外设→CPU→DMAC→内存B.外设→DMAC→内存C.外设→存储器D.外设→数据总线→存储器10.8255A中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端口是( )A.B口B.A口C.C口D.以上三个端口均可以11.8251A的方式控制字(即模式字)的作用是( )A.决定8251的数据格式B.决定8251的数据格式和传送方向C.决定8251何时收发D.以上都不对12.在数据传输率相同的情况下,同步字符串送的速度高于异步字符传输,其原因是( )A.字符间无间隔B.双方通信同步C.发生错误的概率少D.附加位信息总量少13.采用高速缓存的目的是( )A.提高主存速度B.提高总线传输率C.使CPU全速运行D.扩大可寻址空间14.CPU响应中断请求和响应DMA请求的本质区别是( )A.程序控制B.需要CPU干预C.响应中断时CPU仍控制总线而响应DMA时,让出总线D.速度快15.用三片8259A级数是( )A.24级B.22级C.23级D.21级二、填空题(每空1分,共20分)1.微型计算机由______________________________________四部分组成。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

32位微机原理与接口技术试题信息科学技术学院(答案写在答题纸上,写在试题纸上无效)一、 填空题(30分)1、计算机存储信息是按位存放的,1个字节等于 个二进制位,1KB 等于 个字节。

2、设A=10001110,B=11001100,则A 和B 的“或”A+B= ,A 和B 的“与”A •B= ,A 和B 的异或A ⊕B = , A 的“非”A = 。

3、布尔代数中的摩根定理是:B A += ,B A •= 。

4、8088CPU 的数据总线是 位的,地址总线是 位的。

5、8086CPU 从功能上可分为两部分,即 和 。

6、8086CPU 的4个段地址寄存器分别是CS 、DS 、ES 、SS,其中CS 是 寄存器,DS 寄存器,ES 是 寄存器,SS 是寄存器。

7、8086CPU 的标志寄存器的标志位可分为控制标志和状态标志,其中ZF 是 标志,DF 是 标志。

8、8086CPU 的4个通用寄存器分别是 、 、 、 ,它们既可以作为 位寄存器使用,也可以作为 位寄存器使用。

9、8086CPU 可用20位地址寻址 字节的内存空间。

10、计算机I/O 接口电路与外部设备间可以交换的信号类型有4类,除了 量和 量外,还包括开关量和脉冲量。

11、在8086的几种寻址方式中,采用立即数寻址时操作数在指令中提供,那么采用寄存器寻址时操作数在 中,采用直接寻址方式时操作数在 中,采用寄存器间接寻址方式时操作数在 中。

二、 选择题(14分)1、与十进制数88等值的二进制数是 。

A )1110001B )1110011C )1011000D )11011002、十进制数63.875转换成二进制数是 。

A )110100.01 B)111111.111 C)100110.11 D)100101.1013、十进制数64转换成八进制数是 。

A )001QB )100QC )161QD )112Q4、将二进制小数11.11转换成十进制小数是 。

A )3.75 B)2.75 C)3.25 D)3.55、 是计算机的记忆装置的基本单元。

A )触发器 B)寄存器 C)存储器 D)计数器6、常见的通信方式有并行通信和串行通信,那么8255A 是一颗 芯片。

A )并行通信B )串行通信C )既可以进行并行通信也可以进行串行通信D )无线通信7、8086计算机系统中常用的中断处理芯片是 。

A )8259AB )8255AC )8286D )8284A8、计算机系统中的I/O 接口又被称为 。

A )输入/输出接口B )并行通信接口C )串行通信接口D )控制接口9、DW 是 伪指令。

课程考试试题学期学年 拟题人:校对人: 拟题学院(系):适 用 专2 微信息科学技术学院(答案写在答题纸上,写在试题纸上无效)三、 填空题(30分)1、计算机存储信息的最小单位是 ,1个字节等于 个二进制位,1KB等于 个字节。

2、设A=10101,B=11011,则A 和B 的“或”A+B= ,A 和B 的“与”A •B= ,A 的“非”A = 。

3、布尔代数中的摩根定理是:B A += ,B A •= 。

4、8086CPU 的数据总线是 位的,8088CPU 的数据总线是 位的。

5、8086CPU 从功能上可分为两部分,即 和 。

6、8086CPU 的4个段地址寄存器分别是 、 、 、 。

7、根据功能,8086CPU 的标志可分为两类: 标志和 标志。

8、8086CPU 的4个通用寄存器分别是 、 、 、 ,它们既可以作为 位寄存器使用,也可以作为 位寄存器使用。

9、8086CPU 可用20位地址寻址 字节的内存空间。

10、用汇编语言编写的程序需要经过 翻译成机器语言后,才能在计算机中执行。

11、立即数寻址方式中,操作数在 中,寄存器寻址方式中,操作数在 中,直接寻址方式中,操作数在 中,寄存器间接寻址方式中,操作数在 中。

四、 选择题(15分)1、与十进制数56等值的二进制数是 。

A )111000B )111001C )101111D )1101102、十进制数36.875转换成二进制数是 。

A )110100.01 B)100100.111 C)100110.11 D)100101.101课程考试试题B 学期 学年拟题人: 校对人: 拟题学院(系):适 用 专3、十进制数59转换成八进制数是。

A)73Q B)37Q C)59Q D)112Q4、将十进制小数0.6875转换成八进制小数是。

A)0.045Q B)0.054Q C)0.54Q D)0.45Q5、与十进制数58.75等值的十六进制数是。

A)A3.CH B)3A.CH C)3A.23H D)C.3AH6、二进制数10101转换成十进制数是。

A)25 B)23 C)21 D)227、十进制负数-61的八位二进制原码是。

A)10101111 B)10111101 C)10101011 D)001101018、十进制正数38的八位二进制补码是。

A)00011001 B)10100110 C)10011001 D)001001109、十进制负数-38的八位二进制补码是。

A)01011011 B)10100110 C)10011001 D)1101101010、有一个八位二进制数补码是11111101,其相应的十进制数是。

A)-3 B)-2 C)509 D)25311、指令MOV AL,56H中,源操作数采用的寻址方式是:。

A)立即数寻址 B)寄存器寻址 C)直接寻址 D)寄存器间接寻址12、指令MOV AL,BL中,源操作数采用的寻址方式是:。

A)立即数寻址 B)寄存器寻址 C)直接寻址 D)寄存器间接寻址13、指令MOV AX,[1070H]中,源操作数采用的寻址方式是:。

A)立即数寻址 B)寄存器寻址 C)直接寻址 D)寄存器间接寻址14、指令MOV AX,[BX]中,源操作数采用的寻址方式是:。

A)立即数寻址 B)寄存器寻址 C)直接寻址 D)寄存器间接寻址15、设DS=2000H,则指令MOV AX,[1050H]的源操作数的物理地址是。

A)21050H B)2000H C)1050H D)3050H五、简答题(25分)1、简述算术逻辑单元(ALU)的功能,并画出其框图。

2、简述8086CPU总线接口部件BIU的功能和结构。

3、简述汇编语言程序的优点,并简述86系列汇编语言指令语句的格式。

4、何谓寄存器寻址方式?何谓寄存器间接寻址方式?二者的区别是什么?5、简述汇编语言程序设计的步骤。

六、程序分析题(15分)1、(5分)分析下面的程序段所实现的功能:SAL AL,1MOV BL,ALMOV CL,2SHL AL,CLADD AL,BL2、(5分)分析下面的程序段所实现的功能:MOV CL,4SHL BL,CLAND AL,0FHOR AL,BL3、(5分)分析下面的程序段所实现的功能:MOV CX,8MOV SI,1000HL1: INC BYTE PTR[SI]INC SILOOP L1七、应用题(15分)1、(8分)编制程序,对两个16位数做加法运算。

这两个数从地址10050H开始连续存放,低位在小地址一端,结果放在这两个数之后。

2、(7分)编制程序,求AX累加器和BX寄存器中两个无符号数之差的绝对值,结果放在内存(2800H)单元中。

拟题学院(系): 信息科学技术学院 2005-2006 学年 2 学期 微机 (答案要注明各个要点的评分标准) 八、 填空题(30分,每空1分) 1、计算机存储信息的最小单位是二进制的位,1个字节等于8个二进制位,1KB等于1024个字节。

2、设A=10101,B=11011,则A 和B 的“或”A+B=11111,A 和B 的“与”A •B=10001,A 的“非”A =01010。

3、布尔代数中的摩根定理是:B A += A B •,B A •=A +B 。

4、8086CPU 的数据总线是16位的,8088CPU 的数据总线是8位的。

5、8086CPU 从功能上可分为两部分,即总线接口部件BIU 和执行部件EU 。

6、8086CPU 的4个段地址寄存器分别是CS 、DS 、ES 、SS 。

7、根据功能,8086CPU 的标志可分为两类:状态标志和控制标志。

8、8086CPU 的4个通用寄存器分别是AX 、BX 、CX 、DX ,它们既可以作为16位寄存器使用,也可以作为8位寄存器使用。

9、8086CPU 可用20位地址寻址1M 字节的内存空间。

10、用汇编语言编写的程序需要经过汇编程序翻译成机器语言后,才能在计算机中执行。

11、立即数寻址方式中,操作数在 指令 中,寄存器寻址方式中,操作数在 寄存器中, 直接寻址方式中,操作数在 存储器 中,寄存器间接寻址方式中,操作数在存储器 中。

九、 选择题(15分,每小题1分)1、与十进制数56等值的二进制数是 A ) 。

拟 题 人:曲英杰A)111000 B)111001 C)101111 D)1101102、十进制数36.875转换成二进制数是 B) 。

A)110100.01 B)100100.111 C)100110.11 D)100101.1013、十进制数59转换成八进制数是 A)。

A)73Q B)37Q C)59Q D)112Q4、将十进制小数0.6875转换成八进制小数是 C) 。

A)0.045Q B)0.054Q C)0.54Q D)0.45Q5、与十进制数58.75等值的十六进制数是 B) 。

A)A3.CH B)3A.CH C)3A.23H D)C.3AH6、二进制数10101转换成十进制数是 C)。

A)25 B)23 C)21 D)227、十进制负数-61的八位二进制原码是 B)。

A)10101111 B)10111101 C)10101011 D)001101018、十进制正数38的八位二进制补码是 D)。

A)00011001 B)10100110 C)10011001 D)001001109、十进制负数-38的八位二进制补码是 D)。

A)01011011 B)10100110 C)10011001 D)1101101010、有一个八位二进制数补码是11111101,其相应的十进制数是 A)。

A)-3 B)-2 C)509 D)25311、指令MOV AL,56H中,源操作数采用的寻址方式是: A) 。

A)立即数寻址 B)寄存器寻址 C)直接寻址 D)寄存器间接寻址12、指令MOV AL,BL中,源操作数采用的寻址方式是: B) 。

A)立即数寻址 B)寄存器寻址 C)直接寻址 D)寄存器间接寻址13、指令MOV AX,[1070H]中,源操作数采用的寻址方式是: C) 。

相关文档
最新文档