数字电路模拟试题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2011-2012学年第一学期
《数字逻辑分析与设计》模拟试题
一、 单项选择题
1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器
2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器
B. 译码器
C. 数值比较器
D. 计数器
3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( )
A. A 、B 两端并联使用
B. A 或B 中有一个接低电平0
C. 不能实现 4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32
B. 16
C. 8
D. 4
5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步
B. Qn+1与S 同步
C. Qn+1与R 同步
D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD
B. A B CD
C. A B C D
D. AB C D
7. 与A B C ++相等的为( )
A. A B C ∙∙
B. A B C ∙∙
C. A B C ++
8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( )
A. F=AB
B. F=A+B
C.B A F ⊕=
D.B A F =
图1
9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。 A. AC AB F +=
B. C B AB F +=
C. AC B A F +=
D. AC B A F +=
10. 要实现n n Q Q =+1,JK 触发器的J 、K 取值应为( )。
A J=K=0
B J=K=1
C J=0 K=1
11. 可以用来实现并/串转换和串/并转换的器件是( ) A. 计数器
B. 全加器
C. 移位寄存器
D. 存储器
12. 下列触发器中没有计数功能的是( )
A. RS 触发器
B. T 触发器
C. JK 触发器
D. Tˊ触发器 13. 某逻辑电路输入A 、B 和输出Y 的波形如图2所示,则此电路实现的逻辑功能是( )
表1
A. 与非
B. 或非
C. 异或
D. 异或非
图2
14. 若两个逻辑函数相等,则它们必然相同的是( ) A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为( )
A. 译码器
B. 编码器
C. 数据选择器
D. 数据分配器
二、 填空题
1. 完成下列数制之间的转换(25.25)10=( )2=( )8
2. 十进制数7对应的8421码为 ,对应的余3码为 。
3. 用反演规则求出逻辑函数() ()F A+BC D+A+B CD =的反函数
F = 。
4. 用公式法化简F ABC +ABC +BC = = 。
5. 三态逻辑门,简称TSL 门,该门的输出有三种状态,分别为 、 、 。
6. 半导体数码显示器的内部接法有两种形式:共 接法和共 接法。
7.
数字电路按照是否有记忆功能通常可分为两类: 、 。 8.
集电极开路门(OC 门)能够实现的功能
为 , , 。
9. 图3中图形符号依次表示、逻辑运算。
图3
10. 数字电路中的三极管一般工作在或状态。
11. 逻辑代数有、和逻辑非三种基本运算。
12. 如果输入与输出的关系是"有0出1,全1出0",这是逻辑运算。"全0
出0,有1出1",这是逻辑运算。
13. 一个三位二进制译码器的输入线应有根,输出线最多有根。
14. 常用的集成触发器按功能可分为RS触发器、、、和T触发器。
15.若要存储5位2进制数,需要个触发器。
三、简答题
1. 同步时序逻辑电路与异步时序电路有何区别?
2. 4-2线编码器往往省略0输入线,这是为什么?
3. 实验时只有74LS112双JK触发器,怎么将其转换为T触发器使用?
4. 试给出常用的两种实现组合逻辑函数的常用电路?
四、分析题
1. 用卡诺图化简函数F(A,B,C,D)=∑(0,7,9,11) +∑d (3,5,15)。
2. 如图4是一片4选1数据选择器实现F(A,B,C)函数,试写出F表达式,并转换成
标准与或式。
图4
3. 写出如图5所示组合逻辑电路的表达式,列出真值表。
图5
4. 由四位二进制计数器74161及门电路组成的时序电路如图6所示,其中74161的功能表如表2所示。要求画出状态转换图,说明电路为几进制计数器。
图6
五、 作图题(9分)
1. JK 触发器的CP ,J, K 端分别加上如图7所示的波形时,试画出Q 端的输出波形。设初始状态为0。
Q
J K
Q
CP J
K
图7
2. 基本R-S 触发器的电路如图8所示,根据输入波形画出对应的输出Q 波形。
图8