数字电子技术基础模拟试题A_及答案

合集下载

陕西科技大学模拟电子技术和数字电子技术期末考试题A

陕西科技大学模拟电子技术和数字电子技术期末考试题A

2. 双极型三极管工作在放大区时发射结需
偏置,集电结需要
偏置。
3. 有偶数级共射电路组成的多级放大电路中,输入和输出电压的相位________,
有奇数级组成的多级放大电路中,输入和输出电压的相位__________。
4. 电压负反馈稳定的输出量是__________,使输出电阻__________,电流负反
C. 11110111
D. 11111111
6. 一只四输入端或非门,使其输出为 1 的输入变量取值组合有(
A.15
B.8
C.7
D.1
)种。
7. 随机存取存储器具有(
)功能。
A.读/写 B.无读/写 C.只读
D.只写
8.N 个触发器可以构成最大计数长度(进制数)为(
A.N
B.2N
C.N2
D.2N
9.某计数器的状态转换图如下,
)V,其输出高电平为(
)V,
输出低电平为(
)V, CMOS 电路的电源电压为(
)V。
8.74LS138 是 3 线—8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110 时,输出
Y7 Y6Y5Y4Y3Y2Y1Y0 应为(
)。
9.将一个包含有 32768 个基本存储单元的存储电路设计 16 位为一个字节的 ROM。该 ROM 有
C. Qn1 AQn BQn
D. Qn+1 = B
11. 有一个 4 位的 D/A 转换器,设它的满刻度输出电压为 10V,当输入数字量为 1101 时,
输出电压为( A. 8.125V
)。 B.4V
C. 6.25V
D.9.375V
12.函数 F=AB+BC,使 F=1 的输入 ABC 组合为(

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

《数字电子技术基础》期末试卷(A)答案

《数字电子技术基础》期末试卷(A)答案

《数字电子技术基础》期末试卷(A)答案:学号:专业班级:总成绩:一、客观题:请选择正确答案,将其代号填入();(本大题共10小题,每空2分,共20分)⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是:A.与非门及或非门; B.与门及或门;C.或门及异或门; D.与门及或非门.( B )⒉在如下所列4种门电路中,与图示非门相等效的电路是:( B )⒊已知,则函数F和H的关系,应是:( B )A.恒等; B.反演; C.对偶; D.不确定.⒋若两个逻辑函数恒等,则它们必然具有唯一的:(A)A.真值表; B.逻辑表达式; C.电路图; D.逻辑图形符号.⒌一逻辑函数的最小项之和的标准形式,它的特点是:(C)A.项数最少; B.每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现一次;D.每个乘积项相应的数值最小,故名最小项.⒍双向数据总线可以采用( B )构成。

A.译码器; B.三态门; C.与非门; D.多路选择器.⒎在下列逻辑部件中,不属于组合逻辑部件的是( D )。

A.译码器; B.编码器; C.全加器; D.寄存器.⒏八路数据选择器,其地址输入端(选择控制端)有( C )个。

A.8个 B.2个 C.3个 D.4个⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应是( D )。

A.或非门 B.与非门 C.异或门 D.同或门⒑为产生周期性矩形波,应当选用( C )。

A.施密特触发器 B.单稳态触发器C.多谐振荡器 D.译码器二、化简下列逻辑函数(每小题5分,共10分)⒈用公式法化简逻辑函数:⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14)给定约束条件为m0+m5+ m10+m15 =0三、非客观题(本题两小题,共20分)⒈如图所示为三输入变量的或门和与门的逻辑图。

根据两种不同的输入波形(见图b),画出Y1、Y2的波形。

(本题共8分,每个Y1、Y2各 2分)解:2.某一组合逻辑电路如图所示,试分析其逻辑功能。

数字电子技术-模拟题

数字电子技术-模拟题

《数字电子技术》模拟题一,选择题1.下列选项中,叙述不正确的是().A.接入滤波电容引入是消除竞争冒险的方法之一.B.引入选通脉冲不能消除竞争冒险.C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法.D.化简电路,减少逻辑器件数目,不能消除竞争冒险.[答案]:B2.下列选项中,叙述不正确的是().A.任意两个不同的最小项之积,值恒为0.B.RAM的特点是一旦停电,所存储的内容不会丢失.C.在逻辑代数中,常用的逻辑运算是与非,或非,与或非,异或等.D.单向导电特性是半导体二极管最显著的特点.[答案]:B3.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需()片.A.3B.4C.5D.10[答案]:A4.余3码10001000对应的2421码为().A.1010101B.10000101C.10111011D.11101011[答案]:C5.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中.A.1B.2C.4D.8[答案]:D6.A+BC=().A.A+BB.A+CC.(A+B)(A+C)D.B+C[答案]:C7.EEPROM是指().A.随机读写存储器B.一次编程的只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器[答案]:D8.下列说法正确的是()A.JK之间有约束B.主从JK触发器的特性方程是CP上升沿有效.C.主从JK触发器没有空翻现象D.JK之间没有约束[答案]:C9.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为().A.JK=00B.JK=01C.JK=10D.JK=11[答案]:D10.n位触发器构成的扭环形计数器,其无关状态数有()个.A.2n-nB.2n-2nC.2nD.2n-1[答案]:B11.N个触发器可以构成能寄存()位二进制数码的寄存器.A.NB.N+1C.N-1D.2N[答案]:A12.OC门在使用时须在()之间接一个电阻.A.输出与地B.输出与电源C.输出与输入D.输入与电源[答案]:B13.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有().A.触发器C.MOS管D.电容[答案]:A14.欲将容量为128×8的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为().A.1B.2C.3D.8[答案]:D15.若在编码器中有50个编码对象,则要求输出二进制代码位数为()位.A.5B.6C.10D.50[答案]:B16.存储8位二进制信息要()个触发器.A.4B.8C.2D.16[答案]:B17.触发器有两个稳态,存储8位二进制信息要()个触发器.A.2B.8C.16D.32[答案]:B18.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容().A.不确定B.保持不变C.全部为0D.全部改变[答案]:A19.只读存储器ROM在运行时具有()功能.A.读/无写B.读写D.无读/无写[答案]:A20.随机存取存储器具有()功能.A.读/写B.无读/写C.只读D.只写[答案]:A21.求一个逻辑函数F的对偶式,不可将F中的().A.”·”换成”+”,”+”换成”·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中”0”换成”1”,”1”换成”0”[答案]:B22.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用()级触发器.A.2B.3C.4D.8[答案]:B23.对于四位二进制译码器,其相应的输出端共有().A.4个B.16个C.8个D.10个[答案]:B24.函数F(A,B,C)=AB+BC+AC的最小项表达式为().A.(A,B,C)=∑m(3,5,6,7)B.F(A,B,C)=∑m(0,2,3,4C.F(A,B,C)=∑m(0,2,4)D.F(A,B,C)=∑m(2,4,6,7)[答案]:C25.在何种输入情况下,”或非”运算的结果是逻辑1.()A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1[答案]:A26.把一个五进制计数器与一个四进制计数器串联可得到()进制计数器.A.9B.20C.4D.5[答案]:B27.一个容量为512×1的静态RAM具有().A.地址线9根,数据线1根B.地址线1根,数据线9根C.地址线512根,数据线9根D.地址线9根,数据线512根[答案]:A28.以下参数不是矩形脉冲信号的参数().A.周期B.占空比C.脉宽D.扫描期[答案]:D29.相同为”0”不同为”1”它的逻辑关系是().A.异或逻辑B.与逻辑C.或逻辑D.同或逻辑[答案]:A30.下列四种类型的逻辑门中,可以用()实现三种基本运算.A.与门B.或门C.非门D.与非门[答案]:D31.下列说法正确的是()A.多谐振荡器有两个稳态B.多谐振荡器有三个稳态C.多谐振荡器有一个稳态和一个暂稳态D.多谐振荡器有两个暂稳态[答案]:D32.555定时器的阈值为().A.1/3VCCB.2/3VCCC.1/3VCC和2/3VCCD.1/3VCC和VCC[答案]:C33.555定时器构成施密特触发器时,其回差电压为().A.VCCB.1/2VCCC.2/3VCCD.1/3VCC[答案]:D34.十进制数25用8421BCD码表示为().A.10101B.00100101C.100101D.10101[答案]:B35.余3码01111001对应的8421BCD码为:()A.1000110B.111001C.1100110D.10011100[答案]:A36.常用的BCD码有().A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D37.要构成容量为4K×8的RAM,需要()片容量为256×4的RAM.A.2B.4C.8D.32[答案]:D38.由n个变量构成的最大项,有()种取值组合使其值为1.A.nB.2nC.2nD.2n-1[答案]:D39.当逻辑函数有n个变量时,共有()个变量取值组合?A.nB.2nC.n2D.2n[答案]:D40.某RAM有8位数据线,13位地址线,则其存储容量为().A.4KBB.8KBC.16KBD.64KB[答案]:B41.以下表达式中符合逻辑运算法则的是().A.C·C=C2B.1+1=10C.0<1D.A+1=1[答案]:D42.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小,能耗最低,能得到普及应用的实现方式是().A.机械式B.电磁式C.分立元件式D.集成电路[答案]:D43.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用()个触发器.A.2B.3C.4D.10[答案]:C44.下列门电路属于双极型的是().A.OC门C.NMOSD.CMOS[答案]:A45.设计一个模10计数器需要()个触发器.A.3B.4C.6D.10[答案]:B46.某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是:()A.32GB.64GC.128GD.16G[答案]:B47.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要()个异或门.A.2B.3C.4D.5[答案]:B48.下列属于有权码的是().A.2421码B.余3循环码C.格雷码D.ASCⅡ码[答案]:A49.下列逻辑门中,()可以实现三种基本运算.A.与门B.或门C.非门D.与或非门[答案]:D50.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于().A.组合逻辑电路B.时序逻辑电路D.数模转换器[答案]:A51.一位十六进制数可以用()位二进制数来表示.A.1B.2C.4D.16[答案]:C52.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为().A.4VB.8.125VC.6.25VD.9.375V[答案]:B53.下列各门电路中,()的输出端可直接相连,实现线与.A.一般TTL与非门B..集电极开路TTL与非门C..一般CMOS与非门D.一般TTL或非门[答案]:B54.实现两个四位二进制数相乘的组合电路,应有()个输出函数.A.8B.9C.10D.11[答案]:A55.函数F=AB+BC,使F=1的输入ABC组合为()A.ABC=110B.ABC=101C.ABC=010D.ABC=000[答案]:A56.十六路数据选择器的地址输入(选择控制)端有()个.A.16B.2C.4D.8[答案]:C57.下列不属于数字逻辑函数的表示方法的是().A.真值表B.占空比C.逻辑表达式D.逻辑图[答案]:B58.下面几种逻辑门中,可以用作双向开关的是().A.CMOS传输门B.OD门C.异或门D.三态门[答案]:A59.四个触发器组成的环行计数器最多有()个有效状态A.4B.16C.8D.6[答案]:B60.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.8B.15C.7D.1[答案]:B61.以下各电路中,()可以完成延时功能.A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器[答案]:B62.表示任意两位无符号十进制数需要()二进制数.A.6B.7C.8D.9[答案]:B63.在一个8位的存储单元中,能够存储的最大无符号整数是().A.(256)10B.(127)10C.(128)10D.(255)10[答案]:D64.五个D触发器构成环形计数器,其计数长度为().A.5B.10C.15D.20[答案]:A65.利用异步清零端构成N进制加法计数器,则应将()所对应的状态译码后驱动清零控制端.A.NB.N-1C.N+1D.0[答案]:A66.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时作用[答案]:C67.4线-16线译码器有()输出信号.A.1B.4C.8D.16[答案]:D68.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出的值是().A.111B.10C.0D.101[答案]:C69.在何种输入情况下,”与非”运算的结果是逻辑0.()A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1[答案]:D70.补码1.1000的真值是().A.1.0111B.-1.0111C.-0.1001D.-0.1000[答案]:D71.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态.B.暂稳状态维持一段时间后,将自动返回稳定状态.C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数.D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态. [答案]:A72.多谐振荡器可产生().A.正弦波B.矩形脉冲C.三角波D.锯齿波[答案]:B73.多谐振荡器有().A.两个稳定状态B.一个稳定状态,一个暂稳态C.两个暂稳态D.记忆二进制数的功能[答案]:C74.多谐振荡器与单稳态触发器的区别之一是().A..前者有2个稳态,后者只有1个稳态B..前者没有稳态,后者有2个稳态C.前者没有稳态,后者只有1个稳态D.两者均只有1个稳态,但后者的稳态需要一定的外界信号维持[答案]:C75.一个触发器可记录一位二进制代码,它有()个稳态.A.0B.2C.1D.4[答案]:B76.卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上的相邻关系表示逻辑上的相邻.A.二进制码B.循环码C.ASCII码D.十进制码[答案]:B77.标准或-与式是由()构成的逻辑表达式.A.与项相或B.最小项相或C.最大项相与D.或项相与[答案]:B78.逻辑函数的表示方法中具有唯一性的是().A.真值表B.表达式C.逻辑图D.状态图[答案]:A79.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().A.不应考虑B.令函数值为1C.令函数值为0D.根据化简的需要令函数值为0或者1[答案]:D80.时序逻辑电路的一般结构由组合电路与()组成.A.全加器B.存储电路C.译码器D.选择器[答案]:B二,判断题1.”0”的补码只有一种形式.[答案]:T2.构成一个7进制计数器需要3个触发器[答案]:T3.8421码1001比0001大.[答案]:T4.A/D转换器的功能是将数字量转换成模拟量.[答案]:F5.A+AB=A+B[答案]:F6.CMOS与非门的未用输入端应连在高电平上.[答案]:T7.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能.[答案]:F8.Mealy型时序电路:电路输出是输入变量与触发器状态的函数.[答案]:T9.输出与输入有直接的关系,输出方程中含输入变量的是Moore型时序电路.[答案]:F10.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性.[答案]:T11.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态.[答案]:T12.PAL的每个与项都一定是最小项.[答案]:F13.PAL和GAL都是与阵列可编程,或阵列固定.[答案]:T14.PROM不仅可以读,也可以写(编程),则它的功能与RAM相同.[答案]:F15.PROM的或阵列(存储矩阵)是可编程阵列.[答案]:T16.ROM的每个与项(地址译码器的输出)都一定是最小项.[答案]:T17.ROM和RAM中存入的信息在电源断掉后都不会丢失.[答案]:F18.RS触发器的输出状态QN+1与原输出状态QN无关.[答案]:F19.八进制数(8)8比十进制数(8)10小.[答案]:F20.Moore型时序电路:电路输出仅仅是触发器状态的函数.[答案]:T21.RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息. [答案]:T22.电平异步时序逻辑电路反馈回路之间的竞争可能导致错误的状态转移. [答案]:T23.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号. [答案]:T24.反码和补码均可实现将减法运算转化为加法运算.[答案]:F25.环形计数器如果不作自启动修改,则总有孤立状态存在.[答案]:T26.用或非门可以实现3种基本的逻辑运算.[答案]:T27.由或非门构成的基本RS触发器输入端RS为10时,次态为1.[答案]:F28.计数器的模是指对输入的计数脉冲的个数.[答案]:F29.计数器的模是指构成计数器的触发器的个数.[答案]:F30.并行加法器采用先行进位(并行进位)的目的是提高运算速度.[答案]:F31.在系统可编程逻辑器件ISP-PLD不需编程器就可以高速而反复地编程,则它与RAM随机存取存储器的功能相同.[答案]:F32.逻辑变量的取值,1比0大.[答案]:F33.若逻辑方程AB=AC成立,则B=C成立.[答案]:F34.在若干个逻辑关系相同的与-或表达式中,其中包含的与项数最少,且每个与项中变量数最少的表达式,称最小项表达式.[答案]:F35.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等.[答案]:F36.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件.[答案]:T37.计数器除了能对输入脉冲进行计数,还能作为分频器用.[答案]:T38.脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲.[答案]:T39.计数模为2n的扭环计数器所需的触发器为n个.[答案]:T40.采用奇偶校验电路可以发现代码传送过程中的所有错误.[答案]:F三,问答题1.TTL与非门闲置的输入端能否悬空处理?CMOS与非门呢?[答案]:TTL与非门闲置的输入端一般也不要悬空处理,但当外界干扰较小时,就可以把闲置的输入端悬空处理:而CMOS与非门闲置的输入端是不允许悬空处理的.2.在数字系统中为什么要采用二进制?[答案]:1.可行性采用二进制,只有0和1两个状态,需要表示0,1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止,磁元件的正负剩磁,电位电平的高与低等都可表示0,1两个数码.使用二进制,电子器件具有实现的可行性.2.简易性二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化(十进制的乘法九九口诀表55条公式,而二进制乘法只有4条规则).3.逻辑性由于二进制0和1正好和逻辑代数的假(false)和真(true)相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然.3.时序逻辑电路的基本单元是什么?组合逻辑电路的基本单元又是什么?[答案]:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路.4.试述卡诺图化简逻辑函数式的步骤.[答案]:利用卡诺图化简逻辑函数式的步骤:1.根据变量的数目,画出相应方格数的卡诺图;2.根据逻辑函数式,把所有为”1”的项画入卡诺图中;3.用卡诺圈把相邻最小项合并,合并时就遵照卡诺圈最大优化原则;4.根据所圈的卡诺圈,消除圈内全部互非的变量,每一个圈作为一个”与”项,将各”与”项相或,即为化简后的最简与或表达式.5.在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象是什么?抑制空翻的最好措施是什么?[答案]:在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象称为空翻.抑制空翻的最好措施就是让触发器采取边沿触发方式.6.分析组合逻辑电路目的是什么?有几个步骤?[答案]:分析组合逻辑电路,目的就是清楚该电路的功能.分析步骤一般有以下几个步骤:1.根据已知逻辑电路图写出相应逻辑函数式:2.对写出的逻辑函数式进行化简.如果从最简式中可直接看出电路功能,则以下步骤可省略:3.根据最简逻辑式写出相应电路真值表,由真值表输出,输入关系找出电路的功能:4.指出电路功能.。

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。

二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。

A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。

A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。

8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

( )2、对于MOS 门电路多余端可以悬空。

( )3、计数器的模是指对输入的计数脉冲的个数。

( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。

数字电子技术试卷A及答案

数字电子技术试卷A及答案

1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。

设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。

A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。

(完整版)数字电子技术基础模拟试题及答案完整

(完整版)数字电子技术基础模拟试题及答案完整
入最大时输出近似为 16V,请求当 8 位二进制输入数码用 16 进制表示为 30H 时的模拟信号输出 电压 UO
四.分析题(24 分)
五.应用题(43 分)
1.请用 74LS138 设计一个三变量的多数表决电路。具体要求如下: (1)输入变量 A、B、C 为高电平时表示赞同提案 (2)当有多数赞同票时提案通过,输出高电平 74LS138 的逻辑功能及引脚图如下:
三.计算题(8 分) 1、在如图所示电路中,Ucc=5V,UBB=9V,R1=5.1kΩ, R2=15kΩ,Rc=1kΩ,β=40,请计算 UI
分别为 5V,0.3V 时输出 UO 的大小?。
学号
年级、 班
专业
系名
a.“101” b.“100” c.“011” d.“000”
姓名
2.已知一个 8 位权电阻 DAC 系统的参考电源 UREF= -16V,转换比例系数 2RF 为 1。当输 R
姓名
学号
三(本大题 2 小题每小题 4 分共 8 分) 1 结果正确 1 分,步骤正确 3 分,参考结果如下:
UI=5V,UO≈0.3V UI=0.3V,UO≈5V
2 结果正确 1 分,步骤正确 3 分,参考结果如下:UO=3V 四(本大题 2 小题每小题 12 分共 24 分)
1.(1)Y Y2Y3Y4 AABC • B ABC • C ABC(4 分)
1”,LD =0 并保持,请画出在两个 CP↑作用下的状态转换关系? (2)请用清零法设计一个八进制记数器(可附加必要的门电
路)
学号
年级、 班
(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图
该电路具有什么逻辑功能并说明能否自启动

数电试题及答案(共11套)

数电试题及答案(共11套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A A , =⊕1A 。

2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。

3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。

6、一个四选一数据选择器,其地址输入端有 2 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = (1E.4 ) 16 。

2 . 逻辑函数L = + A+ B+ C +D =1 。

3 . 三态门输出的三种状态分别为:低电平、高电平和高阻态。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。

A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。

数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。

2. 十进制数15 对应的二进制数是()。

A. 1111B. 1101C. 1011D. 1001答案:A。

15=8+4+2+1,对应的二进制为1111。

3. 二进制数1010 对应的十进制数是()。

A. 8B. 9C. 10D. 11答案:C。

1010=2³+2¹=8+2=10。

4. 8421BCD 码1001 表示的十进制数是()。

A. 9B. 11C. 13D. 15答案:A。

8421BCD 码中1001 对应9。

5. 逻辑函数的最小项之和表达式是()。

A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。

逻辑函数的最小项之和表达式是唯一的。

二、逻辑门电路6. 以下不属于基本逻辑门的是()。

A. 与门B. 或门C. 非门D. 与非门答案:D。

与非门是由与门和非门组合而成,不属于基本逻辑门。

7. 三输入端与门的输出为0,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。

与门只有当所有输入都为1 时输出才为1,否则输出为0。

8. 三输入端或门的输出为1,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。

或门只要有一个输入为1 时输出就为1。

9. 非门的逻辑功能是()。

A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

非门对输入信号取反。

10. 与非门的逻辑功能是()。

A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

数电试题及答案

数电试题及答案

数电试题及答案# 数字电子技术基础试题及答案## 一、选择题1. 题目:数字电路中最基本的逻辑关系是()。

- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案:AC2. 题目:在数字电路中,以下哪个不是逻辑门的类型? - A. AND门- B. OR门- C. NOT门- D. ADD门答案:D3. 题目:以下哪个是组合逻辑电路的特点?- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案:B## 二、填空题1. 题目:在数字电路中,一个基本的逻辑门至少需要____个输入端。

答案:22. 题目:触发器是一种具有______功能的逻辑电路。

答案:记忆3. 题目:在数字电路设计中,使用______可以减少噪声对电路的影响。

答案:滤波器## 三、简答题1. 题目:请简述什么是二进制数,并给出一个二进制数到十进制数的转换例子。

答案:二进制数是一种数制系统,它只使用两个数字:0和1。

在二进制数中,每一位的权重是2的幂次方,从右到左依次增加。

例如,二进制数1011转换为十进制数的过程如下:- 1 * 2^3 = 8- 0 * 2^2 = 0- 1 * 2^1 = 2- 1 * 2^0 = 1- 8 + 0 + 2 + 1 = 112. 题目:解释什么是同步时序逻辑电路,并简述其特点。

答案:同步时序逻辑电路是一种在统一时钟信号控制下工作的数字电路。

其特点是电路的状态转换完全依赖于时钟信号的上升沿或下降沿,这保证了电路的同步操作,减少了由于时钟偏差引起的不确定性。

## 四、计算题1. 题目:给定一个逻辑表达式 Y = A'B + AB',求当 A = 1, B = 0时,Y 的值。

答案:首先,根据给定的 A 和 B 的值,我们可以计算 A' 和 B': - A' = NOT A = NOT 1 = 0- B' = NOT B = NOT 0 = 1然后,将这些值代入逻辑表达式 Y:- Y = A'B + AB' = 0 * 0 + 1 * 1 = 0 + 1 = 1## 五、应用题1. 题目:设计一个简单的数字电路,实现一个四人投票系统,其中每个人可以投赞成票(1)或反对票(0)。

数字电子技术基础 题库

数字电子技术基础 题库

数字电子技术基础tk A卷一、单选题(每题1分)1.将模拟信号转换为数字信号,应选用。

A DAC电路B ADC电路C 译码器D 可编程器PLDQ=Q , 则对输入信号描述不正确的2. JK触发器在CP脉冲作用下,欲使n+1n是。

A J=K=0B J=Q,K=QC J=Q,K=QD J=Q,K=03.在下列逻辑电路中,不是组合逻辑电路的有。

A 译码器B 编码器C 全加器D 寄存器4.在组合逻辑电路的常用设计方法中,可以用来表示逻辑函数。

A 真值表B 状态表C 状态图D 特性方程5.已知一个3位十进制(DCB编码)D/A转换器的输出最小单位电压S = 0.01V,则它的最大输出电压为 V。

A 10.0B 9.99C 8.0D 7.06.能把缓变输入信号转换成矩形波的电路是。

A 单稳态触发器B 多谐振荡器C 施密触发器D 边沿触发器7. T触发器的状态方程是。

Q=TQ+TQA n+1n nQ=TQB n+1nCn+1n Q =T Q D n+1n Q =TQ8. 用n 个触发器构成计数器,可得到的计数器的模(计数器的状态总数)为 。

An B2n Cn 2 D 2n9. 十进制数127.25对应的二进制数为 。

A 1111111.01B 10000000.10C 1111110.01D 1100011.1110. 在何种输入情况下,“与非”运算的结果式为逻辑“0”A 全部输入是“0”B 任意输入是“0”C 仅一输入是“0”D 全部输入是“1”11. 欲得到频率稳定度高的矩形波,应选择 电路。

A RC 振荡器B 石英振荡器C 单稳态触发器D 施密特触发器12. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为 。

A RS=0B R+S=1C RS=1D R+S=013. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为 。

A RS=0B R+S=1C RS=1D R+S=014. 下列触发器中没有约束条件的是 。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。

答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。

数字电子技术模拟试题一和答案

数字电子技术模拟试题一和答案

读书破万卷下笔如有神《数字电子技术》模拟试题一一、单项选择题本题共小题每小题分,分)10202( 1.下列四个数中,与十进制数(163)不相等的是( )。

D A、(A3) B、(10100011)C、(000101100011) D、8421BCDHB(203) O。

)2.函数的标准与或表达式是(m(0,2,3)、CF=∑、F=∑m(0,2,3,5) B、F=∑m(1,4,5,6,7)Am(0,1,5,7)∑、F=D 。

)3.下列说法不正确的是(时称为正逻辑、低电平表示逻辑1A、当高电平表示逻辑0) (高阻态、高电平、低电平B、三态门输出端有可能出现三种状态OC门输出端直接连接可以实现正逻辑的线与运算C、OC门D、集电极开路的门称为)。

( 4.引起组合逻辑电路竞争与冒险的原因是、电源不D、电路延时B、干扰信号CA、逻辑关系错稳定。

)触发器转换为D触发器,应使( 5.为实现将JK为集成异步十进制加计数器芯片,其初始状态为6.74390)。

CP脉冲后,计数器的状态为(6QQQQ=1001,经过个02130101 D、C、B0011 、0100 0000 A、。

)( ,有(ROM)存储容量的只读存储器864k×一片7.读书破万卷下笔如有神A、64条地址线和8条数据线B、64条地址线和16条数据线C、16条地址线和8条数据线D、16条地址线和16条数据线8.对电压、频率、电流等模拟量进行数字处理之前,必须将其进行()。

A、直接输入B、随意C、D/A转换D、A/D转换9.石英晶体多谐振荡器的突出优点是( )。

A、振荡频率稳定B、电路简单C、速度高D、输出波形边沿陡峭10.用555定时器构成单稳态触发器,其输出脉宽为()。

A、0.7RCB、1.1RCC、1.4RCD、1.8RC二、判断题本题共小题每题分共分)(21020,,( )1. 在二进制与十六进制的转换中,有下列关系:(1001110111110001)B=(9DF1)H( )2. 8421码和8421BCD码都是四位二进制代码。

数字电子技术试卷A答案

数字电子技术试卷A答案
主从触发器 以及各种形式的边沿触发器。 4、半导体存储器按存取功能分为 RAM 存储器和 ROM 存储器。 5、时序逻辑电路通常包含 组合电路 和 存储电路两个组成部分;描述时序逻辑 电路有三组方程,指的是 驱动方程 、状态方程和输出方程。
第1页共8页
姓名:
学号:
得分
二、选择题(共 10 小题,每小题 2 分,共 20 分)
Q2n Q3n
⎪⎩Q3n+1 = Q2nQ1nQ3n + Q1nQ3n
3) 输出方程 Y: (2 分)
Q1n Q2n Q3n
/0
/0
000 001 011
/1
/0
100 110 111
/0
/1
/1
010
/1
101
Y = Q1n
4) 列状态转换表如下:(令 Q1n Q2n Q3n =000)
Q1n Q2n Q3n
解: W = ∑m (5, 11, 12, 14) X = ∑m (2, 4, 7, 8, 10, 13) Y = ∑m (0, 6, 7, 9, 13, 15) Z = ∑m (0, 1, 3, 4, 5, 8, 9, 10, 12, 13, 14, 15)
在 CP 作用下,由 WXYZ 组成的 8421BCD 码依次输出 3.141592653589793….. 即:是一个π常数存储器。
1、下列说法正确的是 C

(A)若 X+Y=X+Z,则 Y=Z
(C)若 X+Y=X+Z,且 XY=XZ,则 Y=Z
(B)若 XY=XZ,则 Y=Z (D)以上说法都不对
2、下列各门电路中 D
的输出端不可以并联使用;
(A)CMOS OD 门

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。

12. 一个二进制数1101转换为十进制数是________。

13. 数字电路与模拟电路相比,具有________、________和________等优点。

14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。

15. 触发器是一种________电路,用于存储________。

数字电子技术试题及答案

数字电子技术试题及答案

数字电子技术试题及答案### 数字电子技术试题及答案#### 一、选择题1. 数字电路中,最基本的逻辑关系是:- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案: A2. 以下哪个不是数字电子技术中的逻辑门:- A. AND门- B. OR门- C. NOT门- D. ADD门答案: D3. 在数字电路中,触发器的主要用途是:- A. 存储信息- B. 放大信号- C. 转换信号- D. 滤波答案: A4. 以下哪个是组合逻辑电路的特点:- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案: B5. 在数字电路中,一个二进制数“1010”转换为十进制数是:- A. 8- B. 10- C. 14- D. 16答案: C#### 二、简答题1. 简述数字电路与模拟电路的区别。

- 数字电路主要处理数字信号,以二进制形式表示,具有离散性、抗干扰性强、易于集成等特点。

模拟电路则处理模拟信号,以连续变化的电压或电流表示,适合处理连续变化的物理量。

2. 解释什么是二进制数,并给出一个例子。

- 二进制数是一种数制,使用两个数字0和1来表示所有数值。

例如,二进制数“1101”表示十进制数13。

3. 描述一个基本的逻辑门如何工作。

- 一个基本的逻辑门,如AND门,接收两个或多个输入信号,并根据其逻辑功能产生一个输出信号。

例如,AND门只有在所有输入都为高电平时才输出高电平。

#### 三、计算题1. 给定逻辑表达式 Y = A'B + AB',求当A=0, B=1时的Y值。

- 首先计算A'和B'的值,A' = 1,B' = 0。

然后将这些值代入表达式,Y = 1*1 + 0*0 = 1。

2. 一个4位二进制计数器从0000开始计数,求它第10次计数后的二进制状态。

- 4位二进制计数器的计数序列是0000, 0001, 0010, 0011, 0100, 0101, 0110, 0111, 1000, 1001。

数电试题及答案

数电试题及答案

数字电子技术基础(A 卷)(无答案)一. 解答下列问题(共40分,每小题5分)1. 十进制数 X = 117,其ASCII 码表示为: 。

在8位机器中,[X]补 = ,[-X]补 = 。

2. 已知逻辑函数:()F A C BC A B CD =+++,直接用反演规则写出其反函数和对偶函数。

3. 用卡诺图化简逻辑函数∑∑+=)15,1013,8,2,1()14,12,7,6,0(44d m F4. 用OC 门驱动发光二极管电路如图,若V F =2V ,I F =20mA ,试完善电路并计算电阻R=?5. 画出图示电路的输出波形6. 主-从JK 触发器,已知CP 、J 、K 信号波形如图示,画出输出波形(初始状态为0)。

7. 分析函数F AB ABC =+ 所组成的电路存在何种险象。

8. 图示电路中触发器:建立时间 t su = 20ns , 保持时间 t h = 5ns ,传输迟延时间t pdcp-Q,/Q = 30ns , 门G 迟延t pd G = 10ns , 时钟脉冲F max = ?二. 逻辑函数 (,,)F A B C ABC BC AC =++(本题共14分,每小题7分)1. 用3-8译码器及适当门电路实现。

2. 用“四选一”数据选择器及适当门电路实现。

三. 分析下列电路所实现的逻辑功能(本题共16分,每小题8分)ABC YYA B C &E nCPJK QD QCPCKG1. 由2-5-10进制异步计数器构成的电路。

2. 由74LS163构成计数器电路。

四. 某同步时序系统的原始状态表如图示(本题15分)1. 用隐含表法化简;2. 自然序编码;3. 用JK 触发器及适当门设计电路;4. 检查是否可以自启动。

数字电子技术基础(A 卷)一、 填空题(本大题共22分)1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制数 。

2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

74LS191功能表LD CT DU/CP D0 D1D2D3Q0 Q1Q2Q30 ×××d0d1d2d31 0 0 ↑××××1 0 1 ↑××××1 1 ××××××d0d1d2d3加法计数减法计数保持一.选择题(16分)1.已知ABABBAY+++=,下列结果正确的是()a.Y=A b.Y=B c.ABY+=d.Y=12.已知A=(10.44)10(下标表示进制),下列结果正确的是()a.A=(1010.1)2b.A=(0A.8)16c.A=(12.4)8d.A=(20.21)53.下列说法不正确的是()a.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线与运算d.集电极开路的门称为OC门4.以下错误的是()a.数字比较器可以比较数字大小b.半加器可实现两个一位二进制数相加c.编码器可分为普通全加器和优先编码器d.上面描述至少有一个不正确5.下列描述不正确的是()a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.主从JK触发器具有一次变化现象6.电路如下图(图中为上升沿Jk触发器),触发器当前状态Q3 Q2 Q1为“100”,请问在时钟作用下,触发器下一状态(Q3 Q2 Q1)为()a.“101”b.“100”c.“011”d.“000”7.电路如下图,已知电路的当前状态Q3Q2Q1Q0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3 Q2 Q1 Q0)为()a.“1100”b.“1011”c.“1101”d.“0000”8.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便b.DAC的含义是数-模转换、ADC的含义是模数转换c.积分型单稳触发器电路只有一个状态d.上面描述至少有一个不正确二.判断题(9分)1.TTL输出端为低电平时带拉电流的能力为5mA()2.TTL、CMOS门中未使用的输入端均可悬空()3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。

()4.将代码状态的特点含义“翻译”出来的过程称为译码。

实现译码操作的电路称为译码器。

()5.设计一个3进制计数器可用2个触发器实现()6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n的计数器。

所以又称为移存型计数器()7.判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现()8.施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态()9.DRAM需要定期刷新,因此,在微型计算机中不如SRAM应用广泛()三.计算题(8分)1、在如图所示电路中,U cc=5V,U BB=9V,R1=5.1kΩ,R2=15kΩ,R c=1kΩ,β=40,请计算U I 分别为5V,0.3V时输出U O的大小?。

2.已知一个8位权电阻DAC 系统的参考电源U REF = -16V ,转换比例系数RR F 2为1。

当输入最大时输出近似为16V ,请求当8位二进制输入数码用16进制表示为30H 时的模拟信号输出电压U O四.分析题(24分)1.分析下面的电路并回答问题(1)写出Y1、Y3、Y 的输出表达式 (2)列出输出Y 的真值表 (3)说明电路的逻辑功能2.分析下面的电路并回答问题(触发器为TTL 系列)(分析时请考虑异步复位信号的作用)(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图该电路具有什么逻辑功能并说明能否自启动五.应用题(43分)1.请用74LS138设计一个三变量的多数表决电路。

具体要求如下: (1)输入变量A 、B 、C 为高电平时表示赞同提案 (2)当有多数赞同票时提案通过,输出高电平74LS138的逻辑功能及引脚图如下: 74LS138译码器真值表T S 21S S + A 2A 1A 0 输 出0 × ××× 全1 × 1 ××× 全1 1 0 0 0 000=Y ,其余为1 1i mi i m Y =,其余为12.请用卡诺图化简下面的逻辑函数D C A C B A D C B A Y ++⊗=)( 给定约束条件为:AB+CD=0 3. 74LS161逻辑符号及功能表如下74LS161功能表CR LD CT P CT T CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × × ××××1 0 × × ↑ d 0d 1 d2 d3 1 1 1 1 ↑ ×××× 1 1 × 0 × ×××× 1 1 0 1 × ××××0 0 0 0 d 0 d 1 d 2 d 3 正常计数保持(但C =0)保持(1)若161当前状态Q 3 Q 2 Q 1Q 0为0111,D 0 D 1 D 2 D 3为“全1”,LD =0并保持,请画出在两个CP ↑作用下的状态转换关系? (2)请用清零法设计一个八进制记数器(可附加必要的门电路)4.请用555定时器实现一个单稳态触发电路(暂态时间为1S ),555定时器功能表及引脚图如下: 555定时器的功能表U I1 U I2 D R 输出U O T D 状态 × × 0 >CC U 32 >CC U 311 >CC U 32<CC U 311<CC U 32 >CC U 311<CC U 32 <CC U 3110 导通0 导通1 截止保持 保持1 截止真值表A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 111一. (本大题8小题每小题2分共16分) 1D 2D 3A 4C 5A 6C 7D 8C二.(本大题9小题每小题1分共9分) 1. × 2. × 3. × 4. √5. × 6. √ 7. × 8. √ 9. ×三(本大题2小题每小题4分共8分)1 结果正确1分,步骤正确3分,参考结果如下:U I =5V ,U O ≈0.3V U I =0.3V ,U O ≈5V2 结果正确1分,步骤正确3分,参考结果如下:U O =3V四(本大题2小题每小题12分共24分)1.(1)ABC C ABC B ABC A Y Y Y Y ∙∙==432(4分) 真值表AB C Y 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 111(2)真值表见右表,利用摩根定理变换过程如下(5分):CB C A B A B A C C A B C B A ABC AC B BC A ABC C ABC B ABC A ABC C ABC B ABC A Y ++=+++++=++=++=∙∙= ) () () (仿真波形如下(3)结论(3分)由真值表及仿真波形可看出,当电路输入端A 、B 、C 不完全相同时,电路输出Y 为“1”;否则,输出Y 为“0”。

该电路又称为三变量不一致电路。

2.(1) J 1=1 K 1=1;Q nJ 12= Q nK 12=;Q Q J n n 213= Q Q K n n 213=n Q Y 3=;Q Q n n 111=+ Q Q Q Q Q Q Q n n n n n n n 21212112⊕=++=Q Q QQQ Q Qnn n n n n n 32132113+=+ 复位:Q Q R n n23D = (5分)(2)(4分)(3)可以自启动的六进制加法计数器(3分)五.应用题(43分) 1.(1)逻辑抽象,求出真值表,有: (2)变换令74LS1383线-8线译码器的地址端分别为A 2=A 、A 1=B 、A 0=C ,则76537653 m m m m m m m m Y =+++=(3)画出电路如下2.AC D A B Y ++=3.(1)0111→1111→1111(2)电路如右4. 电路如右,参考参数如下: R =230k C =4uF。

相关文档
最新文档