数字电子技术期末复习资料.
《数字电子技术》课期末考试复习题复习课程

《数字电子技术》课期末考试复习题复习课程一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运就是(与)运算、(或)运算和(非)运算。
(2)逻辑变量和逻辑函数的取值惟独(0)和(1)两种取值。
它们表示两种相反的逻辑状态。
(3)与逻辑运算规则能够归纳为有0出(0),全1出(1)。
(4)或逻辑运算规则能够归纳为有1出(1),全0出(0)。
(5)与非逻辑运算规则能够归纳为有(0)出1,全(1)出0。
(6)或非逻辑运算规则能够归纳为有(1)出0,全(0)出1。
(7)二极管从导通到截止所需时刻称为(开通)时刻。
(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。
(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。
(10)三态输出门输出的三个状态分不为(低电平)、(高电平)、(高阻态)。
(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。
(12)化简逻辑函数的要紧办法有(代数)化简法和(卡诺图)化简法。
(13)逻辑函数的表示办法要紧有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。
(31)编码器按功能别同分为(二进制)编码器、(二-十进制)编码器和优先编码器。
(32)译码器按功能别同分为(二进制)译码器、(二-十进制)译码器和显示译码器。
(33)8选1数据挑选器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。
(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。
(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。
而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。
(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。
(42)十进制数转换为二进制数的办法是:整数部分用(除2取余),小数部分用(乘2取整)法。
《数字电子技术》经典复习资料

《数字电子技术》经典复习资料标准化文件发布号:(9312-EUATWW-MWUB-WUNN-INNUL-DQQTY-《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD 、格雷码之间进行相互转换。
举例1:()10= ( )2= ( )16= ( )8421BCD 解:()10= ( )2= ( )16= ( )8421BCD 2.逻辑门电路: (1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
2)TTL 门电路典型高电平为 V ,典型低电平为 V 。
3)OC 门和OD 门具有线与功能。
4)三态门电路的特点、逻辑功能和应用。
高阻态、高电平、低电平。
5)门电路参数:噪声容限V NH 或V NL 、扇出系数N o 、平均传输时间t pd 。
要求:掌握八种逻辑门电路的逻辑功能;掌握OC 门和OD 门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。
举例2:画出下列电路的输出波形。
解:由逻辑图写出表达式为:C B A C B A Y ++=+=,则输出Y 见上。
3.基本逻辑运算的特点:与 运 算:见零为零,全1为1;或 运 算:见1为1,全零为零; 与非运算:见零为1,全1为零;或非运算:见1为零,全零为1; 异或运算:相异为1,相同为零;同或运算:相同为1,相异为零; 非 运 算:零 变 1, 1 变 零; 要求:熟练应用上述逻辑运算。
4. 数字电路逻辑功能的几种表示方法及相互转换。
①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。
②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。
④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。
数字电子技术期末复习题库及答案

数字电子技术期末复习题库及答案第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。
(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
数字电子技术复习资料

数字电子技术复习资料数字电子技术复习资料数字电子技术是现代电子技术中的重要分支,它以数字信号的处理和传输为核心,广泛应用于计算机、通信、控制等领域。
本文将为大家提供一份数字电子技术的复习资料,希望能够帮助大家系统地回顾和巩固相关知识。
一、数字电路基础知识数字电路是数字电子技术的基础,了解数字电路的基本概念和特点对于深入理解数字电子技术至关重要。
1. 逻辑门:逻辑门是数字电路的基本构建单元,常见的逻辑门包括与门、或门、非门等。
它们通过逻辑运算实现不同的功能,如与门实现与运算,或门实现或运算。
2. 布尔代数:布尔代数是描述逻辑运算的数学工具,它通过与、或、非等逻辑运算符号表示逻辑关系。
深入理解布尔代数的基本原理和运算规则,对于设计和分析数字电路至关重要。
3. 真值表:真值表是逻辑函数的一种表示形式,它列出了逻辑函数在不同输入组合下的输出值。
通过真值表可以直观地了解逻辑函数的逻辑关系。
二、组合逻辑电路组合逻辑电路是一种由逻辑门构成的数字电路,它的输出仅依赖于当前的输入。
了解组合逻辑电路的基本原理和设计方法,对于理解和设计复杂的数字电路至关重要。
1. 真值表和逻辑函数:通过真值表可以得到逻辑函数的表达式,通过逻辑函数可以设计出对应的组合逻辑电路。
2. 卡诺图:卡诺图是一种用于简化逻辑函数的工具,通过画出逻辑函数的卡诺图,可以直观地找出逻辑函数的最简表达式。
3. 编码器和解码器:编码器和解码器是常用的组合逻辑电路。
编码器将多个输入信号转换为较少的输出信号,解码器则将较少的输入信号转换为多个输出信号。
三、时序逻辑电路时序逻辑电路是一种在组合逻辑电路的基础上加入了时钟信号的数字电路,它的输出不仅依赖于当前的输入,还依赖于过去的输入。
了解时序逻辑电路的基本原理和设计方法,对于理解和设计时序电路至关重要。
1. 触发器:触发器是时序逻辑电路的基本构建单元,它可以存储和传输信息。
常见的触发器包括RS触发器、D触发器、JK触发器等。
数字电子技术基础期末复习试题

1、(48)10 =( )16 =( )2.2、对于TTL 与非门的闲置输入端可接 ,TTL 或非门不使用的闲置输入端应接 。
3、格雷码的特点是任意两组相邻代码之间有 位不同。
4、在下列JK 触发器、RS 触发器、D 触发器 和T 触发器四种触发器中,同时具有保持、置1、置0和翻转功能的触发器是 。
5、OC 门可以实现 功能,CMOS 门电路中的 门也可以实现该功能.6、一只四输入端与非门,使其输出为0的输入变量取值组合有 种.7、常见的组合逻辑电路有编码器 、 和 。
8、逻辑函数BD AC AB F ++=的反函数为 ,对偶函数为 。
9、一个同步时序逻辑电路可以用 、 、 三组函数表达式描述.10、加法器的进位方式有 和 两种.11、16选1的 数据选择器有 个地址输入端。
12、存储器的种类包括 和 。
13、在时钟脉冲CP 作用下, 具有 和 功能的触发器称为T 触发器,其特性方程为 。
14、三态门输出的三种状态分别为: 、 和 。
15、用4个触发器可以存储 位二进制数。
16、逻辑电路中,高电平用1表示,低电平用0表示,则成为 逻辑。
17、把JK 触发器改成T 触发器的方法是 。
18、组合逻辑电路是指电路的输出仅由当前的 决定。
19、5个地址输入端译码器,其译码输出信号最多应有 个。
20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做 。
21、一个ROM 有10根地址线,8根数据输出线,ROM 共有 个存储单元.22、N 个触发器组成的计数器最多可以组成 进制的计数器。
23、基本RS 触发器的约束条件是 .24、逻辑代数中3种基本运算是 、 和 。
25、逻辑代数中三个基本运算规则 、 和 .26、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM.该ROM 有 根地址线,有 根数据输出线。
28、74LS138是3线—8线译码器,译码输出低电平有效,若输入为A 2A 1A 0=110时,输出76543210''''''''Y Y Y Y Y Y Y Y Y1= .29、两片中规模集成电路10进制计数器串联后,最大计数容量为 位。
《数字电子技术》复习资料

《数字电子技术》复习资料第一部分说明一、课程的性质和作用数字电子技术是自动化专业、电子信息专业、以及其它电类专业的一门重要专业基础课,是自动化专业的必修课程。
本课程主要介绍半导体逻辑器件的性能和组成结构、数字逻辑电路分析和设计以及大规模可编程逻辑器件的应用,是进入专业学习的入门课程。
其作用就是使学生获得数字电子技术必备的基本理论知识,掌握数字电路的基本分析设计方法。
本课程的任务就是培养学生针对计算机科学,控制科学、电子信息及工程专业领域内,面对数字信号,初步具备分析与解决问题的能力,掌握各种规模集成电路的使用及各种数字系统的构成和基本工作原理,为学习后续课程及从事实际工作奠定坚实的基础。
二、课程的任务与基本要求本课程的任务是针对数字逻辑信号,在掌握数字逻辑信号的处理和基本逻辑器件的原理和组成结构的基础上,对逻辑电路进行分析和设计。
通过数字电子技术的学习,应达到如下基本要求:1、了解二值数字逻辑、逻辑电平、脉冲波形、数制及编码等概念,掌握几种数制的转换规律,能正确运用二进制数表达十进制数。
掌握与、或、非及其组合逻辑门电路的工作原理,各触发器的逻辑功能及使用方法,能正确运用逻辑器件。
2、了解逻辑函数的几种表达方法与逻辑函数的化简,掌握组合逻辑电路的分析与设计。
了解常用组合逻辑功能器件的基本原理与使用方法,能正确运用常用组合逻辑功能器件。
3、掌握时序逻辑电路的分析与设计,了解常用时序逻辑器件的基本原理与使用方法,能正确运用常用时序逻辑器件。
4、了解半导体存储器和可编程逻辑器件的基本结构与基本原理,掌握它们的功能及使用方法与功能扩展,能正确运用半导体存储器和可编程逻辑器件。
5、了解常用脉冲波形产生与整形电路的结构及原理,掌握施密特触发器及555时基电路的功能与应用,能正确运用于实际电路或控制之中。
6、了解D/A、A/D转换的基本原理,掌握常用D/A、A/D芯片的使用方法,能正确运用于相应的转换电路之中。
数电复习资料(含答案)

数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)8比十进制数(18)10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。
()9.十进制数(9)10比十六进制数(9)16小。
数字电子技术试题库及答案(学霸专用,用了都说好)资料

数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
数电期末知识点总结

数电期末知识点总结一、数字逻辑1. 数字系统数字系统是一种表示数值和计算的方式。
常见的数字系统有二进制、八进制、十进制和十六进制。
二进制是计算机内部用的数字系统,十六进制则是计算机系统常见的数字系统。
2. 基本逻辑门基本逻辑门包括与门、或门、非门、异或门、同或门等。
这些逻辑门可以用来构建各种数字逻辑系统。
3. 逻辑函数逻辑函数可以表示为逻辑表达式或者真值表。
逻辑函数的不同表示方式可以用来进行数字逻辑系统的设计和分析。
4. 布尔代数布尔代数是逻辑函数的数学理论基础。
在数字逻辑系统的设计和分析中,布尔代数是非常重要的基础知识。
5. 组合逻辑电路组合逻辑电路是由逻辑门直接连接而成的数字逻辑系统。
组合逻辑电路的设计和分析是数字逻辑课程的重点内容之一。
6. 时序逻辑电路时序逻辑电路是由组合逻辑电路和时钟信号组成的数字逻辑系统。
时序逻辑电路的设计和分析是数字逻辑课程的另一个重要内容。
二、数字电路1. 数字集成电路数字集成电路是由大量的逻辑门和触发器等数字元件组成的电路芯片。
数字集成电路是数字逻辑系统的基础。
2. 二极管逻辑电路二极管逻辑电路是由二极管直接连接而成的数字逻辑系统。
二极管逻辑电路在数字逻辑发展的早期有重要的应用。
3. TTLTTL是一种重要的数字电路技术标准。
TTL技术具有高速、稳定、可靠等特点,是数字集成电路的主要技术之一。
4. CMOSCMOS是另一种重要的数字电路技术标准。
CMOS技术具有低功耗、高密度等特点,是数字集成电路的主要技术之一。
5. FPGAFPGA是一种灵活可编程的数字逻辑芯片。
FPGA具有很高的可编程性和并行性,可以实现各种复杂的数字逻辑系统。
6. ASICASIC是一种专门定制的数字逻辑芯片。
ASIC可以根据特定的应用需求进行设计和制造,具有很高的性能和可靠性。
三、数字信号处理1. 采样采样是将连续信号转换为离散信号的过程。
在数字信号处理中,采样是非常重要的步骤。
2. 量化量化是将连续信号的幅度值转换为离散值的过程。
《数字电子技术》经典复习资料可参照打印

《数字电子技术》经典复习资料可参照打印《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及切换:建议:能够娴熟在10十进制、2十进制、8十进制、16入制、8421bcd、格雷码之间进行相互转换。
举例1:(37.25)10=()2=()16=()8421bcd求解:(37.25)10=(100101.01)2=(25.4)16=(00110111.00100101)8421bcd2.逻辑门电路:(1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
2)ttl门电路典型高电平为3.6v,典型低电平为0.3v。
3)oc门和od门具备线与功能。
4)三态门电路的特点、逻辑功能和应用。
高阻态、高电平、低电平。
5)门电路参数:噪声容限vnh或vnl、扇出系数no、平均传输时间tpd。
要求:掌握八种逻辑门电路的逻辑功能;掌握oc门和od门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。
举例2:画出下列电路的输出波形。
求解:由逻辑图写下表达式为:y?a?bc?a?b?c,则输入y见到上。
3.基本逻辑运算的特点:与运算:见到零为零,全1为1;或运算:见到1为1,全系列零为零;与非运算:见到零为1,全1为零;或非运算:见到1为零,全系列零为1;异或运算:雷同为1,相同为零;同或运算:相同为1,雷同为零;非运算:零变1,1变零;建议:娴熟应用领域上述逻辑运算。
4.数字电路逻辑功能的几种表示方法及相互转换。
①真值表(女团逻辑电路)或状态切换真值表(时序逻辑电路):就是由变量的所有可能将值域女团及其对应的函数值所形成的表格。
②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。
④逻辑图:就是由则表示逻辑运算的逻辑符号所形成的图形。
⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。
数字电子技术期末复习资料

数字电子技术复习一、单选题1.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=000时,输出应为(A)。
A.11111110 B。
11011111 C。
11110111 D.11111011。
2。
以下电路中可以实现“线与”功能的有BA.与非门B。
三态输出门C.集电极开路门D.不定3.,当时,DA。
B.C。
D。
4.分别用842lBCD码表示(10011000)2为(B)(2分)A。
230 B.98 C。
9805.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为BA.RS=0 B。
R+S=1 C。
RS=1 D。
R+S=0。
6。
由两个TTL或非门构成的基本RS触发器的置0端及置1端初始态均为高电平,若同时由高电平跳到低电平,则触发器状态应变为D A。
置0 B。
置1 C。
保持D。
不定。
7。
以下电路中常用于总线应用的有AA.TSL门B.OC门C.漏极开路门D。
CMOS与非门8。
功能最全的触发器是(B)A。
主从RS触发器B.JK触发器C.同步RS触发器D.D触发器9.存在约束条件的触发器是AA。
基本RS触发器B。
D锁存器C.主从JK触发器D。
D触发器。
10。
数字电路中使用的数制是(A)。
A.二进制B。
八进制C。
十进制D.十六进制。
11.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A.m1与m3B。
m4与m6C.m5与m13D.m2与m812.仅具有“置0”“置1”“保持”“翻转”功能的触发器是___A________. A。
JK触发器;B.T触发器;C.D触发器;D。
T’触发器.13。
下列触发器具有空翻现象(B)A。
边沿D触发器B.同步D触发器C。
主从JK触发器14.设计一个6进制的同步计数器,需要个触发器。
AA.3B.4 C。
5 D。
6。
15。
42.下列关于74LS194的描述,__A___是错误的。
A。
74LS194是通用移位寄存器,可以实现四种基本移位功能B。
数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术期末复习题

《数字电子技术》期末复习题一、填空题:1、数字信号要求分辨两种状态,分别是、,对应表示为________和________。
2、对同或门和异或门来说,它们关系是3、逻辑变量只有________、________两种取值;在正逻辑规定中分别用________、________电平表示。
4 在数字电路中只处理二进制数,二制数的数码为、两个;写出从(0000)2依次加1的所有4位二进制数的前三个数:____________________________ 。
5完成二进制加法(1011)2 +1 =()2。
6、常用的BCD码有、、、等。
常用的可靠性代码有、等。
7、二制数的数码为_____、_____两个;二进制加法:0+1=______;1+1=______ 。
8、14=(________)2;(5A)16= (________)2;(10011101)2=(_____)16。
9、23=()2;(3D)16=()2;(1110 0101)2=()16。
10、完成二进制加法(1111)2 +1 =()211、(38)10用8421BCD码表示为()8421BCD。
11、在计算机内部,只处理二进制数;二制数的数码为、两个;写出从(00)2依次加1的所有2位二进制数:。
11、14=()2;(7A)16= ()2;(10101101)2=()16。
12、(10110010.1011)2=( )8=( )1613、逻辑函数的常用表示方法有、、。
14、逻辑函数F=A B C D+A+B+C+D= 。
15、309用8421BCD码表示为()8421BCD。
16、逻辑变量只有、两种取值;在正逻辑规定中分别用、电平表示。
17、基本的逻辑运算是、、三种。
18、计算机中字符也用二进制表示,写出一种字符的编码标准名称。
19、基本的逻辑运算是________、________、________三种;逻辑运算:1+1=________;1•1=________。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术复习一、单选题1.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=000时,输出应为(A)。
A.11111110B.11011111C.11110111D.111110112.以下电路中可以实现“线与”功能的有BA.与非门B.三态输出门C.集电极开路门D.不定3.,当时,DA.B.C.D.4.分别用842lBCD码表示(10011000)2为(B)(2分)A.230B.98C.9805.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为BA.RS=0B.R+S=1C.RS=1D.R+S=06.由两个TTL或非门构成的基本RS触发器的置0端及置1端初始态均为高电平,若同时由高电平跳到低电平,则触发器状态应变为DA.置0B.置1C.保持D.不定7.以下电路中常用于总线应用的有AA.TSL门B.OC门C.漏极开路门D.CMOS与非门8.功能最全的触发器是(B)A.主从RS触发器B.JK触发器C.同步RS触发器D.D触发器9.存在约束条件的触发器是AA.基本RS触发器B.D锁存器C.主从JK触发器D.D触发器10.数字电路中使用的数制是(A)。
A.二进制B.八进制C.十进制D.十六进制11.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A.m1与m3B.m4与m6C.m5与m13D.m2与m812.仅具有“置0”“置1”“保持”“翻转”功能的触发器是___A________。
A.JK触发器;B.T触发器;C.D触发器;D.T’触发器。
13.下列触发器具有空翻现象(B)A.边沿D触发器B.同步D触发器C.主从JK触发器14.设计一个6进制的同步计数器,需要个触发器。
AA.3B.4C.5D.615.42.下列关于74LS194的描述,__A___是错误的。
A.74LS194是通用移位寄存器,可以实现四种基本移位功能B.74LS194无法实现同步清零C.是双向移位寄存器D.74LS194的清零端子是以异步方式工作的16.有一个与非门构成的基本RS触发器,欲使该触发器保持原态,则输入信号应为_B_____。
A.S=R=0B.S=R=1C.S=1,R=OD.S=0,R=117.由与非门构成的基本RS触发器,当时,则(A)。
A.Q=1B.Q=0C.Q不变D.Q不定18.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出应为(A)。
A.10111111B.11111110C.11111101D.1111101119.n个触发器的最大状态数是_C_。
A.nB.2nC.2nD.2n-120.不能用作计数器的触发器是AA.同步RS触发器B.边沿D触发器C.边沿JK触发器21.5.对于T触发器,若原态Q=0,欲使新态Q n+1=1,应使输入T=DA.0B.不确定C.QD.22.对于CMOS门电路,以下说法错误的是AA.输入端悬空会造成逻辑出错B.输入端接510KΩ的大电阻接地相当于接高电平C.输入端接510Ω的小电阻接地相当于接低电平D.噪声容限与电源电压有关23.TTL门电路输入端悬空时,应视为AA.高电平B.低电平C.零电平D.不定24.摩尔型时序逻辑电路的输出BA.只与当时外输入信号有关B.只与当时电路内部状态有关C.与外输入和内部状态都有关D.以上三种说法都对25.由或非门组成的基本RS触发器,当R=1,S=0时,则是BA.Q=0B.Q=1C.无效状态D.保持状态26.已知Q1Q2Q3Q4是同步十进制计数器的输出,若以Q3作为进位。
则其周期和正脉冲宽度是BA.10个cp脉冲,正脉冲宽度为1个cp周期B.10个cp脉冲,正脉冲宽度为2个cp周期C.10个cp脉冲,正脉冲宽度为4个cp周期D.10个cp脉冲,正脉冲宽度为8个cp周期27.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为BA.RS=0B.R+S=1C.RS=1D.R+S=028.寄存器由组成。
CA.门电路B.触发器C.触发器和具有控制作用的门电路。
29在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A.m1与m3B.m4与m6C.m5与m13D.m2与m830.在下列触发器中,有约束条件的是CA.主从JK触发器B.主从D触发器C.同步RS触发器D.边沿D触发器31.电路的输出状态仅与当前的输入信号有关,与前一时刻的输出无关,这种电路为AA.组合电路B.时序电路C.门电路D.分立元件32.二进制数[101101]2和下列数中(B)相等A.[46]10B.[2D]16C.[54]8D.[101101]BCD33.寄存器在电路组成上的特点是BA.有CP输入端,无数据输入端B.有CP输入端和数据输入端C.无CP输入端,有数据输入端D.CP输入端与数据输入端相连34.TTL与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是DA.输入端经10kΩ电阻接地B.输入端接同类与非门的输出电压3.6VC.输入端悬空D.输入端经51Ω电阻接地35.异步计数器设计时,比同步计数器设计多增加的步骤是CA.画原始状态转换图B.进行状态编码C.求时钟方程D.求驱动方程36.某电视机水平-垂直扫描发生器需要一个分频器将31500Hz的脉冲转换为60Hz的脉冲,欲构成此分频器至少需要。
个触发器。
AA.10B.60C.525D.3150037.4选1数据选择器构成逻辑函数产生器的电路连接如图所示,该电路实现的逻辑函数是CA.B.C.D.38.逻辑函数F(A,B,C)=AB+BC+的最小项标准式为(D)。
A.F(A,B,C)=∑m(0,2,4)B.F(A,B,C)=∑m(1,5,6,7)C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(3,4,6,7)39.含有n个变量的逻辑函数包含(C)个最小项。
A.nB.2nC.2nD.n240.存在约束条件的触发器是AA.基本RS触发器B.D锁存器C.主从JK触发器D.D触发器标准答案:A41.四输入的译码器,其输出端最多为(D)。
A.4个B.8个C.10个D.16个42.仅具有“翻转”功能的触发器叫AA.JK触发器B.T′触发器C.D触发器43.TTL门电路输入端悬空时,应视为AA.高电平B.低电平C.零电平D.不定44.定时器和计数器是同一个概念,具有相同的电路结构,通常对脉冲的计数,是计算事件发生的次数,称为计数器.DA.偶发B.上升沿C.下降沿D.周期性45一个4位二进制加法计数器初始状态为0000,经过2008次CP触发后它的状态将变为CA.0000B.0110C.1000D.100146.逻辑函数的最简与或式为(A)。
A.B.C.D.47.如果对键盘上108个符号进行二进制编码,则编码器输出至少()位二进制数码才能满足要求。
BA.6B.7C.8D.948.4个触发器可以构成位二进制计数器。
CA.6位B.5位C.4位D.3位49.一位8421BCD码十进制计数器至少需要个触发器。
BA.3个B.4个C.5个D.6个50.利用M进制计数器构成N(N<M)进制计数器,异步清0法或异步置0法用于产生清0或置0信号的状态是AA.S N-1B.S N-2C.S ND.S N+1二、填空题1.(95.12)10=_____10010101.00010010_______8421BCD2.三态逻辑电路有三种状态,分别是___高电平_____|__低电平______和__高阻态______3.当T触发器的T=1时,触发器具有功能___翻转_____4.在状态图中,只要包含有_______一个循环_________的时序电路都可称为计数器。
5.产生序列11101000,至少需要_3___个触发器。
6.TTL与非门多余端的处理方法是___将多余输入端接高电平________________。
7.函数的反演式=__(A+B’)(B+C”)__________________;函数的对偶式=________A(B+C)_______________________________________8.门电路使用时需要外接负载电阻和电源的是__OC门__________9.(10111.011)B→___23.375_______________D10.(465.4)O→_____309.5_______________D11.图中能实现TTL门的功能_____与非________________12.多个OC门输出端并联到一起可实现__线与______功能。
13.请将下列各数按从大到小的顺序依次排列:(246)O;(165)D;(10100111)B;(A4)H14.在下列JK触发器、RS触发器、D触发器和T触发器四种触发器中,具有保持、置1、置0和翻转功能的触发器是____JK触发器__________15.优先编码器74LS148输入为,的优先级最高,输出为、、。
当选通输入端,,其余输入端为1时,应为__001__________16.用二进制代码表示十进制数85时,至少需要____位二进制。
17.触发器可以记录_一___位二进制码。
18.在门电路中接口电路的作用______驱动作用_____________________________19.(316)10=______001100010110__________________________________________8421BCD20.(0.1001)2=_______0.5625____________1021.CMOS门电路的静态功耗很低,随着输入信号频率的增加,功耗也会___增加_____。
22.TTL集成JK触发器正常工作时,其和端应接_低___电平。
23.一个基本RS触发器在正常工作时,它的约束条件是,则它不允许输入=_0__且=_0__的信号。
24.与TTL门电路相比,CMOS电路具有结构简单,便于___提高______集成的优点。
25.三态门是在普通门的基础上增加__控制______电路构成的,它的三种输出状态是高电平、低电平和高阻态。
26.对于JK触发器,若J=K,则可完成_T___触发器的逻辑功能。
27.在三极管开关电路中,如果输入电平为低电平,三极管的工作状态是_____截止_________28.触发器有__1__个稳定状态。
29.十进制数(21.125)转化成二进制数是_______10101.001_______________30.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是____SR=0____________三、判断题1.在门电路使用中,TTL与非门闲置输入端悬空。