山东大学继续教育数字电子技术基础试题2及答案
数字电子技术基础试题及答案
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。
答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。
答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。
答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。
答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。
答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。
数字电子技术基础(2、3、4、5组答案)
第二组:计算题一、(本题20分)逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。
二、(本题25分)试用与非门设计一个三人表决组合逻辑电路(输入为A 、B 、C ,输出为F),要求在A 有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F 一定等于1,2、A 、B 、C 中有两2个以上等于1,则输出F=1。
试:(1)写出表决电路的真值表;(2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。
A BF11&&&CD三、(本题30分)已知逻辑电路图及C脉冲波形,试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出Q0,Q1的波形(设Q0,Q1的初始状态均为“0”)。
四、(本题25分)由555集成定时器组成的电路如图1 所示。
已知电容C =100μF ,输入I u 和输出O u 的波形如图2 所示。
试 (1) 说明由555 集成定时器和R 、C 组成的是何种触发器(单稳态、 双稳 态、 无稳态),(2) 对应输入I u 和输出 O u 的波形画出电容C 的电压波形图 ,(3)求电阻R 的值。
图2答案:见下图第三组:计算题一、(本题20分)试写出图示逻辑电路的逻辑表达式,并化为最简与或式。
二、(本题25分)时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。
(1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能;答:(1) D0 = Q0Q1 , D1 = Q0 Q1 ; (2)00→10→01(3)三进制移位计数器三、(本题30分)由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 kΩ,C =5μF 。
(1)说明电路的功能;(2)计算电路的周期和频率 答:(1)多谐振荡器电路 (2)T 1=0.7(R 1+R 2)C=0.7*200*103*50*10-6=7s T 2=0.7R 2C=0.7*100*103*50*10-6=3.5sCR R CCu o四、(本题25分)用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。
山大专升本 电子技术参考答案
ui -
+
R
uO
E
-
0
t
-
2V
5V
4. 晶 体 管 处 于 截 止 状 态 时, 集 电 结 和 发 射 结 的 偏 置 情 况 为 ( B )。 (a) 发 射 结 反 偏,集 电 结 正 偏 (b) 发 射 结、集 电 结 均 反 偏 (c) 发 射 结、集 电 结 均 正 偏 (d) 发 射 结 正 偏,集 电 结 反 偏
C1
积电阻+(射极体积电阻+RE1)×β 基极体积电阻 射极体
积电阻 相对 RE1 值很小忽略之故晶体管输入电阻近似 +
RE1 × β 故 放 大 倍 数 Au=u 输 出 /u 输 入 Au= ic × Ui
(RC//RL) /ib/(RE1 × β ) 又因 ic=ib×β Au=ib× β ×
要点
AUF
uO uI
uO2 uO1 uI
uO1
R2 R1
uI
10uI
uO2
R5 R4
uO1
10uI
故
AUF
20uI uI
20
四、分析计算题
复习资料,仅供参考
山东大学继续(网络)教育学院
整 流 滤 波 电 路 如 图 所 示,二 极 管 是 理 想 元 件,电 容 C 500F,负 载
(a) T 形 电 阻 网 络 和 集 成 运 算 放 大 器
Байду номын сангаас
(b) T 形 电 阻 网 络 和 触 发 器
(c) T 形 电 阻 网 络 和 振 荡 器
得分 阅卷人
二、计算题
山东大学继续教育数字电子技术基础试题2及答案
数字电子技术基础模拟卷2一、单项选择题1、将十进制数38转换成8421BCD 码应是: ( A ) A 、(38)10= (0010 0110)8421BCD B 、(38)10= (0011 1000)8421BCD C 、(38)10= (0110 1011)8421BCD D 、(38)10= (0011 1110)8421BCD2、在数字电路中三极管主要工作在哪两个区域: ( A ) A 、饱和区与截止区 B 、放大区与饱和区 C 、截止区与放大区 D 、放大区与击穿区3、只有当两个输入变量的取值相异时,输出才为1,否则输出为0,这种逻辑关系叫做: ( C ) A 、与非 B 、同或 C 、异或 D 、或非4、欲将两个逻辑门输出端相连,以实现线与的功能,应采用: ( C ) A 、三态门 B 、TTL 异或门 C 、集电极开路门(OC 门) D 、CMOS 门5、下列4个电路中能实现A L 逻辑关系的是: ( D )V V &LAAL&ccAL=1AccL≥1A B C D6、TTL 门电路理论上的逻辑高电平为: ( A ) A 、3.6V B 、5V C 、2.5V D 、1.8V7、下列电路中不属于组合逻辑电路的是: ( B )A 、全加器B 、译码器C 、数据选择器D 、同步计数器 8、下列电路中能将正弦波变换成方波的电路是: ( C ) A 、单稳态触发器 B 、多谐振荡器 C 、施密特触发器 D 、RS 触发器 9、在使用CMOS 或非门时,对于多余的输入端应采取的处理方法是: ( B )A 、接正电源B 、接地C 、悬空D 、接高电平10、静态RAM6264的存储容量为8K×8位,它有几条地址线。
( D )A 、8条B 、10条C 、12条D 、13条11、逻辑函数)(C B BC A +可化简为: ( A )A 、C A +B 、ABC 、C AB +D 、C C A AB ++12、将逻辑函数C B AC BC A C B A L ++=),,(变换成最小项表达式为: ( C )A 、∑m (2,3,5,7)B 、∑m (1,4,5,7)C 、∑m (1,3,5,7)D 、=∑m (2,3,7)二、多项选择题(在每小题的四个备选答案中,选出至少两个正确答案,并将其号码分别填在题干的括号内。
《数字电子技术基础》课后习题及参考答案
第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。
(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。
000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100【题1-9】将下列十进制数转换成BCD码。
《数字电子技术基础》习题与答案
(1)Y ABC ABC ABC ABC
(2)Y ABCD ABCD ABCD ABCD ABCD ABCD ABCD (3)Y ABCD ABCD ABCD ABCD ABCD ABCD ABCD
ABCD ABCD ABCD ABCD ABCD ABCD (4)Y AB BC CD ABCD ABCD ABCD ABCD
7
(5)用卡诺图化简。填写卡诺图时在大反号下各乘积项对应的位置上填 0,其余位置填 1。卡诺图中
以双线为轴左右对称的位置上的最小项也是相邻的。化简后得到:Y AE C E BE DE
[题 1.16] 试画出用与非门和反相器实现下列函数的逻辑图。
(1)Y AB BC AC (2)Y ( A B)( A B)C BC (3)Y ABC ABC ABC (4)Y ABC AB AB BC
[题 1.14] 化简下列逻辑函数(方法不限)。
(1)Y AB AC C D D (2)Y A(C D CD) BCD ACD AC D (3)Y (A B)D (AB BD)C ACBD D (4)Y ABD ABCD BCD (AB C)(B D) (5)Y ABCD ACDE BDE AC DE
Y2 AB • ACD • ACD • ACD AB ACD ACD ACD (d)Y1 AB C(A B) AB ABC ABC AB AC BC
Y2 (A B) C (A B)C (A B)C ABC ABC ABC ABC
[题 1.10] 求下列函数的反函数并化简为最简与或形式。
IOH (max) 0.4mA 。GM 的输出电阻可以忽略不计。
答案: 当 VO=VOL=0.4V 时,可求得
n IOL(max) 16 10 IIL 1.6
数字电子技术基础习题与答案
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.1是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Qn =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。
4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。
数字电子技术基础考试试卷(附答案)
数字电子技术基础考试试卷(附答案)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
数字电子技术基础试卷及答案8套
数字电子技术基础试卷及答案8套(共29页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
23123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-14BCCPAEpE T LDDQ0Q1 Q3Q2 74LS163 Rd1M&1计数脉冲1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=。
56数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
大学课程《数字电子技术基础》试题及答案
大学课程《数字电子技术基础》试题及答案一、填空题时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。
答:输入,历史状态2.含有触发器的数字电路属于逻辑电路。
答:时序3.计数器按照各触发器是否同时翻转分为式和式两种。
答:同步,异步4.某计数器状态转换图如图,该电路为________进制计数器。
答:55.某计数器的输出波形如图1所示,该计数器是进制计数器。
答:56. N个触发器可以构成最大计数长度(进制数)为的计数器。
答: 2N7.若要构成七进制计数器,最少用个触发器,它有个无效状态。
答: 3 18.若要构成十进制计数器,至少用个触发器,它有个无效状态。
答:4 69.串行传输的数据转换为并行传输数据时,可采用寄存器。
答:移位10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于计数器。
答:同步11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:异步12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
答:10013.驱动共阳极七段数码管的译码器的输出电平为()有效。
答:低二、选择题时序逻辑电路1.时序逻辑电路中一定包含。
A、触发器B、组合逻辑电路C、移位寄存器D、译码器答:A2.在同步计数器中,各触发器状态改变时刻()。
A、相同B、不相同C、与触发器有关D、与电平相同答:A3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
A.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关答:B4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000—0111答:A Array 5.某计数器的状态转换图如右:其计数的容量为( )A.8 B. 5C. 4D. 3答:B6.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。
数字电子技术基础试题二及答案
数字电子技术基础试题二及答案一、选择题1、模为2N 的扭环计数器,其无效状态数为:()A .2N -1B .2N -2NC .2N -ND .0 2、电荷耦合器件CCD 是一种:()A .磁性器件B .双极型半导体器件C .MOS 器件D .液晶器件 3、可以采用熔断丝工艺制造的存储器是:()A .RAMB .ROMC .EPROMD .PROM4、在数字电压表中,若用7段显示器件来显示读出的电压,则该仪表内:()A .输入端需用一个ADC ,而在输出端需用一个DACB .输入端需用一个ADC ,而在输出端不必用DAC C .输出端需用一个DAC ,而在输入端不必用ADCD .ADC 和DAC 都不必用5、已知输入信号的频率为8kHz ~20kHz ,为了防止干扰信号的混入,应选用( )滤波电路。
A .带阻B .带通C .低通D .高通二、简答题2、用卡诺图化简下列逻辑函数: (1) AB C A ABC B F +⋅++=(2) ∑∑+=,13,14,15)d(10,11,128,9)m(2,3,5,7,D)C,B,F(A,三、已知一4位DAC ,在输入数码1001时,输出电压为4.5V ,试问当输入数码0011时,输出电压将为多少?四、在举重比赛中,有主裁判A 和两名副裁判B ,C 。
只有当主裁判和任意一名副裁判同时举牌时,才认为运动员合格,给出得分,试用四选一数据选择器设计此逻辑电路。
五、已知输入信号X 及CP 如图所示,试画出电路的输出波形Q 1、及Q 2,设Q 2Q 1的初始状态为11。
2XXCP试题2答案一、选择题 1、B 2、C 3、D 4、B5、B二、简答题 (1) AB C A ABC B F +⋅++=A C B ++=(2) =+=∑∑,13,14,15)d(10,11,128,9)m(2,3,5,7,D)C,B,F(A,BD C B A ++三、解:=k (8b 3+4b 2+2b 1+b 0)当b 3b 2b 1b 0=1001时,= k (8+1)=4.5V ,则因此,当b 3b 2b 1b 0=0011时,四、解:设合格为1,不合格为0;A ,B ,C 为输入变量,F 为输出变量,得真值表:F 表达式为:ABC C AB C B A F ++=如图所示,取D 1=D 0=0,D 2=C ,D 3=1,则有Y=F 。
数字电子技术基础2试题与答案
.已知三变量逻辑函数的最大项之积的形式为..
试题
填空题(每题3分,共18分)
1.有一移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数除以十进制数4,则需要将该移位寄存器中
的数()移()位,需要()个移位脉冲。
2.4K*1的RAM有()根地址线,()根数据线,要扩展成8K*8的RAM,需要4K*1的RAM()片。
3.三态门中的“三态”指的是()、()和高阻态;现有8个三态门的输出连接在同一根总线上,则在任何时刻,至少有()个三态门处于高阻态。
4.由3个触发器构成的扭环形计数器,为()进制计数器,若时钟频率为6KHz,则此环形计数器输出信号的频率为()5.根据对偶规则,直接写出的对偶式为()。
6.函数在()时发生冒险现象,属于()冒险(填1或0),而通过添加冗余项()可以消除其中的冒险现象。
题(每题6分,共12分)
1.用逻辑代数公式化简
2.用卡诺图法化简逻辑函数
分析设计题(1题12分,2题14分,3题14分,共40分)
1.74LS161是四位二进制加法计数器,具有异步清零、同步预置数、保持和计数的功能,请分别分析图1(a)、(b)所示电路实现的是几进制计数器,并画出对应的状态转换图。
图1。
数字电子技术基础试题和答案
DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. 下图所示电路中 AB )。
12. 某计数器的输出波形如图1所示,该计数器是(5 )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
(完整版)数字电子技术基础习题及答案
数字电子技术基础试题一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础试题及答案
数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。
答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。
《数字电子技术基础》试题及参考答案
试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
(全1出0,有0出1)2、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1和0 来表示。
3、三态门的“三态”指高电平,低电平和高阻状态。
4、逻辑代数的三个重要规则是代入规则、反演规则、对偶规则。
5、为了实现高的频率稳定度,常采用石英晶体振荡器;单稳态触发器受到外触发时进入暂稳态6、同步RS触发器中R、S为高电平有效,基本R、S触发器中R、S 为低电平有效7、在进行A/D转换时,常按下面四个步骤进行,采样、保持、量化、编码。
1. 全1出0,有0出12.时间、幅值、1、03.高电平,低电平,高阻状态4.代入规则对偶规则反演规则5.石英晶体暂稳态6.高低7.采样保持量化编码二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。
A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。
A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。
8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态1. C2.D3. D A4. C5. A6.C7. A8. A三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
《数字电子技术基础教程》习题与及参考答案
《数字电子技术基础教程》习题与及答案第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177 (2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101 解:(1)(1110.01)2=14.25 (2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。
(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
数字电子技术基础题库及答案
试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
数字电子技术基础试题及答案
数字电子技术基础试题及答案1. 第一题题目:简述数字电子技术的基本概念和应用领域。
答案:数字电子技术是指利用离散的数值来表示和处理信息的技术。
它基于二进制数制,利用逻辑门电路和触发器等组件构成各种数字电路,用于实现逻辑运算、控制电路和数据处理等功能。
数字电子技术广泛应用于计算机、通信、嵌入式系统、数字信号处理等领域。
2. 第二题题目:简述数字电路系统的设计与分析方法。
答案:数字电路系统的设计与分析涉及到多个步骤。
首先,根据系统需求和功能,确定电路的输入输出关系和逻辑功能。
然后,根据逻辑功能,设计电路的逻辑结构,选择适当的逻辑门电路和触发器等组件。
接下来,进行电路的布局与连接设计,确定电路的输入输出接口和信号线的连接方式。
最后,进行电路的仿真与测试,验证电路的功能和性能。
3. 第三题题目:简述数字电子技术中的编码与解码原理及应用。
答案:编码与解码是数字电子技术中常用的方法,用于将不同形式的数据转换为二进制数或将二进制数转换为其他形式的数据。
常见的编码与解码方式包括BCD码、格雷码、ASCII码等。
编码与解码在数字通信、计算机存储与传输、显示器控制等场景中具有重要应用。
4. 第四题题目:简述数字电子技术中的时序电路和控制电路。
答案:时序电路是数字电子技术中用于控制和同步各个组件工作时间序列的电路。
它包括时钟信号发生、计数器、触发器、寄存器等组件。
控制电路是数字电子技术中用于实现逻辑控制和决策的电路。
它通过逻辑门电路、电平转换电路等实现数据的选择与控制。
时序电路和控制电路在数字系统中起着重要的作用,决定了系统的功能和性能。
5. 第五题题目:简述数字电子技术中的记忆器件和处理器。
答案:记忆器件是数字电子技术中用于存储数据和程序的组件。
常见的记忆器件包括随机存储器(RAM)、只读存储器(ROM)、闪存等。
处理器是数字电子技术中用于执行指令和运算的核心组件。
处理器包括算数逻辑单元(ALU)、控制单元(CU)等部分,通过指令和数据交互实现数据处理和运算。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
山东大学继续教育数字电子技术基础试题2及
答案
一、单项选择题
1、将进制数38转换成8421BCD码应是:
( A )
A、(38)10= (0010 0110)8421BCD
B、(38)10= (00111000)8421BCD
C、(38)10= (01101011)8421BCD
D、(38)10= (00111110)8421BCD
2、在数字电路中三极管主要工作在哪两个区域:
( A )
A、饱和区与截止区
B、放大区与饱和区
C、截止区与放大区
D、放大区与击穿区
3、只有当两个输入变量的取值相异时,输出才为1,否则输出为0,这种逻辑关系叫做:
( C )
A、与非
B、同或
C、异或
D、或非
4、欲将两个逻辑门输出端相连,以实现线与的功能,应采用:
( C )
A、三态门
B、TTL异或门
C、集电极开路门(OC门)
D、CMOS门
5、下列4个电路中能实现逻辑关系的是:
( D )A B C D
6、TTL门电路理论上的逻辑高电平为:
( A )
A、3、6V
B、5V
C、2、5V
D、1、8V
7、下列电路中不属于组合逻辑电路的是:
( B )
A、全加器
B、译码器
C、数据选择器
D、同步计数器
8、下列电路中能将正弦波变换成方波的电路是:
( C )
A、单稳态触发器
B、多谐振荡器
C、施密特触发器
D、RS触发器
9、在使用CMOS或非门时,对于多余的输入端应采取的处理方法是:
( B )
A、接正电源
B、接地
C、悬空
D、接高电平
10、静态RAM6264的存储容量为8K×8位,它有几条地址线。
( D )
A、8条
B、10条
C、12条
D、13条
11、逻辑函数可化简为:
( A )
A、
B、
C、
D、
12、将逻辑函数变换成最小项表达式为:
( C )
A、∑m(2,3,5,7)
B、∑m(1,4,5,7)
C、∑m(1,3,5,7)
D、=∑m(2,3,7)
二、多项选择题(在每小题的四个备选答案中,选出至少两个正确答案,并将其号码分别填在题干的括号内。
)
1、在脉冲与数字电路中,施密特触发器可用于:( A )( B )( D )()
A、波形变换
B、脉冲整形
C、计数
D、脉冲鉴幅
2、下面对数字信号与数字电路的描述正确的是:( A )( C )()()
A、数字量在时间上和数量上是不连续的。
B 、表示数字量的信号叫做数字信号,数字信号只有0、1两种数值组成
C、工作在数字信号下的电路叫做数字电路。
D 、温度是一种数字量。
3、比较下列几个数的大小,正确的结果是:( B )
( D )()()
A、(46)8>(39)10
B、(2A)16>(39)10
C、(2A)16>(101101)2
D、(101101)2>(39)104、在用卡诺图化简逻辑函数时:
( A )( B )( D )()
A、2个相邻项可以合并
B、4个相邻项可以合并
C、6个相邻项可以合并
D、8个相邻项可以合并
5、下面对模数转换器(ADC)的描述正确的是:( B )( C )( D )()
A、模数转换器输入的是数字量,输出的是模拟量。
B、模数转换一般要分取样、保持和量化、编码两步进行。
C 、常用的模数转换器结构有并行比较型、逐次逼近型、双积分型等。
D、通常以输出二进制或进制数字的位数表示集成ADC分辨率的高低。
三、求解下列两题。
1、电路如图三所示,写出电路的逻辑表达式,并适当化简。
已知输入波形
A、B,试画出输出L波形图。
图三
2、某逻辑函数的真值表如下表所示,用卡诺图化简,写出最简与个组合逻辑电路,它接收8421BCD码B3B2B1B0,仅当2<
B3B2B1B0<7时,输出Y才为1,否则为0。
要求:(1)列出真值表,(2)用卡诺图化简,(3)用与非门画出逻辑图。
参考答案:(1)列出真值表:
真值表B3 B2 B1 B0Y0 0 0 00 0 010 01 00 01101 0 001 01011 001111 0 0 01 0 011 01 01 01111 0 011 01111 01111 0 0 01111 00 0 ×× × × × ×(2)用卡诺图化简得简化的逻辑表达式并转换为与非—与非表达式:
(3)画出逻辑图:
六、对图六所示的计数器电路进行如下分析:
(1)写出它的驱动方程、次态方程(状态方程)、输出方程。
(2)画出状态转换表和状态转换图。
(3)画出时序图并说明是几进制计数器。
图六参考答案:(1)驱动方程:状态方程:
输出方程:
Z=Q1(2)状态转换表:
现态次态输出 Z0 01 0011 0010 0010状态转换图:(3)时序图:
该电路是3进制计数器。