微机原理考试重点

合集下载

微机原理考点和重点

微机原理考点和重点

第三章处理器总线时序与系统总线3.22填空题:(1)8086/8088 CPU执行指令中所需操作数地址由(寻址方式和地址寄存器)计算出(16 )位偏移量部分送(IP ),由(段地址加上偏移量部分)最后形成一个(20 )位的内存单元物理地址。

(2)8086/8088 CPU在总线周期的T1 ,用来输出(20)位地址信息的最高( 4 )位,而在其它时钟周期,则用来输出(状态)信息。

(3)8086/8088 CPU复位后,从(FFFF0H )单元开始读取指令字节,在其中设置一条(无条件转移)指令,使CPU对系统进行初始化。

(4)8086系统的存储体系结构中,1M字节存储体分(两)个存储体,每个存储体的容量都是(512K )字节,其中和数据总线D15~D8相连的存储体全部由(奇地址)单元组成,称为高位字节存储体,并用(高电平)作为此存储体的选通信号。

(5)用段基值及偏移地址来指明一内存单元地址称为(物理地址)。

第四章指令系统4.12 8086状态标志寄存器中,作为控制用的标志位有( 3 )个,其中,不可用指令操作的是(DF、IF、TF)4.25利用字串操作指令,将1000H~10FFH单元全部清零。

CLDMOV DI,1000HMOV CX,100HMOV AL,0REP STOSB4.27 编程计算((X+Y)*10)+Z)/X,X、Y、Z都是16位无符号数,结果存在RESULT开始的单元.。

MOV AX,XADD AX,YMOV BX,0AHMUL BXADD AX,ZADC DX,0HMOV BX,XDIV BXMOV RESUL T,AXMOV RESUL T+2,DXHL T第五章汇编语言程序设计主要内容:汇编语言程序设计。

主要介绍汇编语言程序的设计方法与编程原理,重点掌握算术运算程序、字符串处理程序、码制转换程序、子程序设计程序、常用DOS和BIOS功能调用程序、汇编语言常用伪指令。

4)MOV AX,DSEGA DDRMOV DS, AXMOV ES,AXMOV SI, OFFSET B1ADDRMOV DI,OFFSET B2ADDRMOV CX,NCLDREP MOVSBHLT本程序实现了什么功能?【答】将B1ADDR中N个字节数据传送到B2A DDR开始的15个存储单元。

微机原理整理考点

微机原理整理考点

名词解析1. AD/DA,数字,模拟量,离散,连续A/D,D/A转换技术是微型计算机与监测设备,控制对象之间的一种重要的接口技术A/D:将模拟信号转换为数字信号,将离散的信号量转换为连续的信号量D/A:将数字信号转换为模拟信号,将离散的信号量转换为连续的信号量2.串行通信:是在一条线上以数据为单位与I/O设备或通信设备进行信息传送,在这条线上既传送数据信息又传送控制信息,分为单工,半双工,全双工串行通信优点:速度快,距离快,抗干扰强异步通信:以一个字符为传送单位,用起始位表示一个字符的开始,用停止位表示一个字符的结束,一个字符一个字符的传送,字符和字符之间间隔的时间是随机的,而字符中位与位之间有严格而精确的定时。

同步通信:以帧为数据传送,一个帧里面有多个字符,字符与字符之间间距相等,他们均由同步字符,数据字符,校验字符组成,同步字符位于帧开头,用于确认数据字符的开始,同步通信要求发送时钟和接收时钟严格的同步。

3.独立编址:I/O端口编址和存储器的编址相互独立,即I/O端口地址空间和存储器地址空间分开设置,互不影响,采用这种编址方式,对I/O端口的操作使用输入/输出指令。

统一编址:在这种编址方式下,I/O端口和内部单元统一编址,即把I/O端口当做内存单元对待,从整个内存空间中划出一个子空间给I/O端口,每一个I/O端口分配一个地址码,用访问存储器的指令对I/O端口进行操作。

简答题1.汇编的优缺点?有什么作用(运用在什么场合)?为什么学汇编语言?缺点:编写代码比较难懂,不好维护,容易产生bug,难于调试,只能针对特定的体系结构和处理器进行优化,开发效率低,时间长且单调,缺乏可移植性。

优点:能够直接访问与硬件相关的存储器和I/O端口,不收编译器的限制,因为用汇编语言设计的程序最终被转换成机器指令,故能保持机器语言的一致性,直接简便,目标代码简短,占用的内存少,执行速度快,是高效的程序设计语言。

应用:在系统程序的核心部分,以及与硬件频繁打交道的地方,可以使用汇编语言。

微机原理期末重点总结

微机原理期末重点总结

第一章1.微型计算机(Microcomputer):采用微处理器为核心构造的计算机2.微处理器(Microprocessor):微型机的运算和控制核心,称为中央处理单元(CPU:Central Processing Unit),将控制器和运算器集成在一片或几片芯片上构成3.微型计算机(MicroComputer)是指以微处理器为核心,配上存储器、输入/输出接口电路等所组成的计算机。

4.微型计算机系统(Micro Computer System)是指以微型计算机为中心,配以相应的外围设备、电源和辅助电路(统称硬件)以及指挥计算机工作的系统软件所构成的系统。

5.总线:计算机中各功能部件间传送信息的公共通道,是微型计算机的重要组成部分。

5.1地址总线AB:在对存储器或I/O端口进行访问时,通过地址总线传送由CPU提供的要访问存储单元或I/O端口的地址信息。

(单向总线)数据总线DB:从存储器取指令或读写操作数,对I/O端口进行读写操作时,指令码或数据信息通过数据总线传输。

(双向总线)控制总线:各种控制或状态信息通过控制总线传输6. 基数(Radix):一个数制所包含的数字符号的个数,被称为基数,记为r。

7.在二进制计数系统中,最高位表示符号位,“0”表示正数,“1”表示负数,其余表示数值。

7.1补码:反码末位(包括小数)加17.2由原码直接求补码:二进制数低位(包括小数)的第一个1右边保持不变(包含此1),左边依次求反8.BCD码用4位二进制数表示1位十进制数,只取十个状态,而且每四个二进制码之间是“逢十进一”。

(常使用8421码:即0000~1001)8.1“0~9”的ASCII码是30H~39H“A~Z”的ASCII码是41H~5AH“a~z”的ASCII码是61H~7AH第二章1.总线接口单元BIU:取指令时,BIU负责从内存的指定地址处取出指令,送到指令队列流中排队,执行指令中需要操作数时,也由BIU从内存的指定地址中取出,送给EU参加运算。

微机原理期末考试大题重点

微机原理期末考试大题重点

1、8255A组成交通灯的控制。

编程实现功能:K0,K1,K2全部闭合时,红灯亮;K0,K1,K2全部打开时,绿灯亮;其他情况黄灯亮。

(1)8255A的工作方式和控制字。

方式0,A入B 出控制字;10010000 (2)A口,B口和控制口的地址 340H 341H 343H (3) MOV DX,343H AGAIN MOV AL,90H OUT DX,ALMOV DX,340H IN AL,DXAND AL,00000111B CMP AL,00000111B JE GREEN;CMP AL,00000000B JE RED;MOV AL,1JMP OUTPUT RED: MOV AL,4JMP OUTPUT GREEN: MOV AL,2 OUTPUT:MOV DX,341HOUT DX,,ALJMP AGAINHLT2、假设有一个系统需要用8254A芯片输出方波信号。

已知外部定时时钟频率为2MHZ,加载到通道0的时钟输入端,要求通道0输出1000HZ的脉冲信号并加载到通道1的时钟输入端,通道1输出100HZ 的方波信号。

画出8254A 的电路图,写出计算过程并写出通道初始化程序。

(8254A的端口地址为8000H—8003H)一)①作为发生器:Fi/F0=2MHZ/1X10^3HZ=2x10^3HZ②工作方式300110110B=36HMOV AL,36HMOV DX,8003HOUT DX,ALMOV AX,2000MOV DX,8000HOUT DX,ALMOV AL,56HMOV DX,8003HOUT DX,ALMOV AL,10MOV DX,8001HOUT DX,AL二)N。

=Fi/F0=1000/100=100101 0110B=56H3、80486微处理器支持的五类中断是什么?答:80486CPU支持的五类中断:1)由NMI引脚引入的不可屏蔽中断;2)由INTR引脚引入的可屏蔽中断;3)故障;4)陷阱;5)异常终止。

微机原理复习知识点总结

微机原理复习知识点总结

微机原理复习知识点总结微机原理是计算机科学与技术中的一门基础课程,主要涵盖了计算机硬件与系统结构、数字逻辑、微型计算机系统、IO接口技术、总线技术、内存管理等内容。

下面将对微机原理的复习知识点进行总结。

1.计算机硬件与系统结构:(1)计算机硬件:主要包括中央处理器(CPU)、输入/输出设备(IO)、存储器(Memory)和总线(Bus)等。

(2)冯诺依曼结构:由冯·诺依曼于1945年提出,包括存储程序控制、存储器、运算器、输入设备和输出设备等五个部分。

(3)指令和数据的存储:指令和数据在计算机内部以二进制形式存储,通过地址进行寻址。

(4)中央处理器:由运算器、控制器和寄存器组成,运算器负责进行各种算术和逻辑运算,控制器负责指令译码和执行控制。

2.数字逻辑:(1)基本逻辑门电路:包括与门、或门、非门、异或门等。

(2)组合逻辑电路:由逻辑门组成,没有时钟信号,输出仅依赖于输入。

(3)时序逻辑电路:由逻辑门和锁存器(触发器)组成,有时钟信号,输出依赖于当前和之前的输入。

(4)逻辑门的代数表达:通过逻辑代数的运算法则,可以将逻辑门的输入和输出关系用布尔代数表示。

3.微型计算机系统:(1)微处理器:又称中央处理器(CPU),是微机系统的核心部件,包括运算器、控制器和寄存器。

(2)存储器:分为主存储器和辅助存储器,主存储器包括RAM和ROM,辅助存储器包括磁盘、光盘等。

(3)输入/输出设备:包括键盘、鼠标、显示器、打印机等,用于与计算机进行信息输入和输出。

(4)中断与异常处理:通过中断机制来响应外部事件,异常处理用于处理非法指令或非法操作。

4.IO接口技术:(1)IO控制方式:分为程序控制和中断控制两种方式,程序控制方式需要CPU主动向IO设备发出查询命令,中断控制方式则是IO设备主动向CPU发出中断请求。

(2)IO接口:用于连接CPU与IO设备之间的接口电路,常见的接口有并行接口和串行接口。

(3)并行接口:包括并行数据总线、控制总线和状态总线,其中并行数据总线用于传输数据,控制总线用于传输控制信号,状态总线用于传输IO设备的状态信息。

(word完整版)微机原理复习考试题及,文档

(word完整版)微机原理复习考试题及,文档

微机原理1、8086 从功能上分成两全局部:总线接口单元BIU〔负责 8086CPU与储藏器和 I/O 设备间的信息传达。

〕,执行单元 EU 〔负责指令的执行。

〕2、执行工作方式: 8 位微办理器〔串行工作〕, 8086〔并行工作〕。

3、8086 微办理器的执行环境:地址空间,根本程序执行存放器,堆栈, I/O 端口。

4、根本的程序执行存放器〔8086〕:8 个通用存放器、 1 个指令指针存放器、 1 个标志存放器、 4 个段存放器5、8086 的 16 位通用存放器是:AX〔累加器〕 BX〔基址存放器〕 CX〔计数〕 DX〔数据〕:数据寄存器SI〔源变址〕 DI〔目的变址〕 BP〔基址指针〕 SP〔货仓指针〕:指针存放器6、8086 的 8 位通用存放器是:AL BL CL DL〔低8 位〕AH BH CH DH〔高8 位〕7、16 位的段存放器: CS、SS、DS、ES8、16 位 FLAGS存放器包括一组状态标〔 SF,ZF,OF,CF,AF,PF〕、一个控制标志〔 DF〕和两个系统标志〔 IF,TF 〕9、下一条将要执行指令的PA=〔CS〕内容左移 4 位+〔IP 〕10、逻辑地址的形式为:段存放器:偏移地址;物理地址=段存放器(D S/CS/SS/ES〕左移四位 +偏移地址11、寻址方式:〔1〕马上数寻址方式〔 2〕存放器寻址方式〔 3〕直接寻址方式〔 4〕存放器间接寻址方式〔 5〕存放器相对寻址方式[ 马上方式,存放器方式,储藏器方式]12、最小组态:就是系统中只有一个 8088/8086 微办理器,全部的总线控制信号,都是直接由 CPU产生的,系统中的总线控制逻辑电路被减到最少,该模式适用于规模较小的微机应用系统。

最大组态:系统中能够只有一个微办理器,也能够有两个或两个以上的微办理器,其中一个为主办理器,即 8086/8088CPU,其他的微办理器称之为协处理器,它们是协助主办理器工作的。

微机原理重点复习题及参考答案

微机原理重点复习题及参考答案

1.微型计算机是指以微处理器为核心,配上存储器、输入输出接口电路及系统总线所组成的计算机。

2.微处理器是由一片或几片大规模集成电路组成的具有运算器和控制器功能的部件。

3.8086CPU从功能上讲,其内部结构分为_执行单元_和_总线接口单元_两大部分。

4.1KB= 1024 字节,1MB= 1024 KB,1GB= 1024 MB。

5.带符号数有原码、反码和补码三种表示方法,目前计算机中带符号数都采用补码形式表示。

6.(101110.11)2=( 46.75)10=( 2E.C)167.已知[ X]补=81H,则X= -127 。

(已知补码如何求真值?)8.假设二进制数A=10000110,试回答下列问题:1)若将A看成无符号数则相应的十进制数是_134_。

2)若将A看成有符号数则相应的十进制数是_-122_。

(带符号数都采用补码形式表示,已知补码如何求真值?。

)3)若将A看成BCD码则相应的十进制数是_86_。

9.从_奇_地址开始的字称为“非规则字”,访问“非规则字”需_两_个总线周期。

10.8086CPU数据总线是_16_位,对规则字的存取可在一个总线周期完成,11.8086CPU的地址总线有 20 位,可直接寻址 1M B的存储空间。

12.若DS=6100H,则当前数据段的起始地址为 61000H ,末地址为 70FFFH 。

13.动态存储器是靠电容来存储信息的,所以对存储器中所存储的信息必须每隔几毫秒刷新一次。

14.8086 CPU复位后,执行的第一条指令的物理地址是 FFFF0H 。

15.8086CPU系统的逻辑地址由段地址和偏移地址组成,物理地址的求法是段地址左移4位+偏移地址。

16.堆栈是以_先进后出_的原则存取信息的一个特定存贮区。

8086的堆栈可在1MB 存贮空间内设定,由堆栈段寄存器 SS 和堆栈指针 SP 来定位。

堆栈操作是以字为单位。

17.转移指令分为条件转移指令和无条件转移指令,条件转移指令的转移目的地址只能是短标号,即转移范围不能超过_-128——+127_字节。

微机原理复习题(附答案)

微机原理复习题(附答案)

微机原理复习题(附答案)一.名词解释1.算术逻辑部件(ALU)(P4)答:cpu内部的算数逻辑部件也叫运算器,是专门用来处理各种数据信息的,它可以进行加、减、乘、除算术运算和与、或、非、异或等逻辑运算。

2.控制器(P5)答:是CPU的控制中心3.字长(P9)答:是cpu同时能处理的数据位数,也称数据宽度。

字长越长,计算能力越高,速度越快。

4.主频(P9)答:Cpu的时钟频率,和cpu的运算速度密切相关,主频越高,运算速度越快。

5.偶校验(P11)答:运算结果的低八位中所含的1的个数为偶数,则PF为1。

6.奇校验(P11)答:运算结果的低八位中所含的1的个数为奇数,则PF为0。

7.总线周期(P12)答:在取指令和传送数据时,CPU总线接口部件占用的时间。

8.最小模式(P13)答:在系统中只有一个微处理器9.中断向量(P27)答:中断处理子程序的入口地址,每个中断类型对应一个中断向量。

10.非屏蔽中断(NMI)(P28)答:从引脚NMI进入的中断,它不受中断允许标志IF的影响。

11.可屏蔽中断(INTR)(P28)答:从引脚INTR进入的中断,它受中断允许标志IF的影响。

12.基址(P77)答:任何通用寄存器都可以作为基址寄存器,即其内容为基址。

注意,这里的基址不是段基址,而只是一个延续下来的习惯叫法,实际上是指有效地址的一个基础量。

13.直接寻址(P77)答:数据在存储器中,有效地址由指令直接给出。

默认段地址寄存器DS。

直接寻址是对存储器访问时可采用的最简单的方式。

14.指令性语句(P127)答:一条指令,在汇编的过程中会产生对应的目标代码。

如:ADD AL,BL和MOV AX,1000都是指令性语句。

15.指示性语句(伪指令)(P127)答:伪指令,为汇编程序提供某些信息,让汇编程序在汇编过程中执行某些特定的功能。

16.接口技术(P177)答:接口按功能分为两类:一类是使CPU正常工作所需要的辅助电路,通过这些辅助电路,使CPU得到时钟信号或接收外部的多个中断请求等;另一类是输入/输出接口,利用这些接口,CPU可接收外部设备送来的信息或发送给外设。

微机原理期末考试重点总结

微机原理期末考试重点总结

把寻找操作数的方式叫做(操作数)寻址方式立即数寻址方式寄存器寻址方式存储器寻址方式1、直接寻址方式2、寄存器间接寻址方式3、寄存器相对寻址方式4、基址变址寻址方式5、相对基址变址寻址方式微处理器的定义微处理器即中央处理单元,采用大规模集成电路技术制成的半导体芯片,内部集成了计算机的主要部件:控制器、运算器、寄存器组。

微处理器通过执行指令序列完成指定的操作,处理器能够执行全部指令的集合就是该处理器的指令系统。

微机的总线结构的好处,使用特点。

包括总线定义,分类。

总线定义:指传递信息的一组公用导线,总线结构的好处:总线结构使得微机系统组态灵活,扩展方便。

使用特点:在某个时刻只有一个总线主控设备控制系统总线。

某一时刻只能有一个设备向总线发送信号,但可以有多个设备同时从总线上获取信号。

总线按传输信号可以分为数据总线(用于CPU与其他部件之间传递信息,具有三态功能,且是双向的)、地址总线(用于传递CPU要访问的存储单元或I/O接口的地址信号)、控制总线(连接CPU的控制部件和内存、I/O设备等,用来控制内存和I/O设备的全部工作)冯 诺依曼存储程序工作原理1、将采取二进制形式表示数据和指令。

指令由操作码和地址码组成2、将程序和数据存放在存储器中,计算机在工作时从存储器取出指令加以执行,自动完成计算任务。

3、指令的执行是顺序的,即一般按照指令在存储器中存放的顺序执行,程序分支由转移指令实现。

4、计算机由存储器、运算器、控制器、输入设备和输出设备五大基本部件组成,并规定了各部件的基本功能。

8086微处理器的构成、每一个T状态的主要工作。

基本的存储读、写总线周期构成。

常用的控制信号。

总线周期是指CPU通过总线与外部(存储器或I/O端口)进行一次数据交换的过程,即完成一次总线操作的时间指令周期是指一条指令经取指、译码、操作数读写直到指令完成所需要的时间。

存储器读总线周期:T1状态——输出存储器的地址T2状态——输出控制信号-RD,选通存储器;DEN信号,选通数据收发器T3和Tw状态——检测数据传送是否能够完成T4状态——前沿读取数据,完成数据传送存储器写总线周期:T1状态——输出20位存储器地址A19~ A0T2状态—— -WR信号有效,-DEN信号有效以输出数据D7~D0T3和Tw状态—— -WR、-DEN等控制信号持续有效,T3时钟下降沿检测READY信号,决定是否插入Tw;Tw期间,各信号延续状态。

微机原理复习要点

微机原理复习要点

微机原理复习要点微机原理是计算机科学与技术的基础课程,以下是微机原理的复习要点,总结为四个方面:一、计算机的基本组成1.计算机的基本组成:计算机由中央处理器(CPU)、内存、输入输出设备和存储设备组成。

2.中央处理器(CPU)的组成:CPU由运算器、控制器和寄存器组成。

运算器负责执行算术和逻辑运算,控制器负责控制指令的执行,寄存器用于暂存数据和指令。

3.内存的分类:内存可以分为主存和辅助存储器。

主存是CPU直接访问的存储器,辅助存储器用于长期存储数据。

4.输入输出设备的分类:输入设备用于将外部信息输入计算机,输出设备用于将计算机的结果输出给用户。

5.存储设备的分类:存储设备用于长期保存数据,包括硬盘、光盘、U盘等。

二、计算机的运行原理1.计算机的指令执行过程:指令的执行包括取指令、分析指令、执行指令、存储结果等多个步骤。

2.计算机的时序控制:时序控制是指控制指令的执行顺序和时序,包括时钟信号的产生和分配。

3.计算机的硬件与指令的对应关系:计算机的硬件是根据指令的特点和要求设计出来的,不同指令对应不同的硬件电路。

4.计算机的存储管理:存储管理是指计算机如何管理和组织数据的存储方式,包括程序的存储、数据的存储和存储器的管理。

三、微机系统的组成和工作原理1.微机系统的组成:微机系统由中央处理器、存储器、总线、输入输出设备和接口电路等组成。

2.微机系统的工作原理:微机系统通过总线将各个组成部分连接起来,实现数据和控制信号的传输和交换。

3.微机系统的启动过程:微机系统的启动过程包括硬件的初始化、操作系统的加载和执行。

四、汇编语言的基本知识1.汇编语言的基本概念:汇编语言是一种低级语言,用符号表示指令和数据,并通过汇编程序转换为机器语言。

2.汇编语言的指令格式:汇编语言的指令包括操作码和操作数,操作码表示要执行的操作,操作数表示操作的对象。

3.寻址方式:寻址方式是指操作数在内存中的位置的表示方法,包括直接寻址、间接寻址、寄存器寻址等。

微机原理考试题目及知识点整理

微机原理考试题目及知识点整理

填空题知识点整理1.CPU的读写操作、微处理器的性能指标:参考填空题6、7、8。

2.中断响应中两个总线周期。

p160主要是对于时序图的理解,熟悉书中160页内容,理解两个总线周期的作用。

第一个周期8259A收到外设的中断请求(IR0~IR7),分析请求并向CPU请求中断(INT),CPU做出响应(INTA*),锁住总线(LOCK*),8259A在级联方式时选择从片(CAS0~CAS2,输出被响应中断的从8259A 的编码);第二个周期CPU发出第二个响应(INTA*),8259A把中断向量号送上数据总线(D0~D7),CPU利用向量号执行中断程序。

主要理解其中“4)8259A收到第一个INTA有效信号后,使最高优先权的ISR置位,对应的IRR复位”即进入中断服务状态,“5)8259A在收到第二个INTA有效时,把中断向量号送上数据总线,供CPU读取”即让CPU处理中断。

补充:关于中断还可能会考查关于中断级联的问答题,要求画出连接:3.三大总线,DB和AB决定什么。

p7微机三大总线包括地址总线、数据总线和控制总线,是微处理器与存储器与I/O接口之间信息传输的通路。

地址总线(AB):由微处理器向外设的单向总线,用以传输微处理器将要访问的外设的地址信息。

地址线的数量决定了系统直接寻址空间的大小。

数据总线(DB):微处理器与外设间数据传输线,为双向总线。

读操作时,外设将数据输入微处理器,写操作时,微处理器将数据输出外设。

数据线的数量决定了一次可传输数据的位数。

控制总线(CB):双向总线,用于协调系统中个部件的操作,有些信号线将微处理器的控制信号或状态信号送往外界,有些信号线将外界的请求或联络信号送往微处理器。

控制总线决定总线功能强弱与适应性的好坏。

4.DMA及相关。

其传送过程涉及的信号。

p140、p151、p189~p193直接存储器存取DMA是一种外设与存储器之间直接传输数据的方法,适用于需要数据高速大量传送的场合。

微机原理考试复习要点

微机原理考试复习要点

第一.二.三章微型计算机组成:微处理器,存储器,I/O接口电路;计算机硬件系统:运算器,控制器,存储器,输入设备,输出设备。

总线:指计算机中各功能部件间传递信息的公共通道;总线分类:数据总线(双向),控制总线(整体双向,局部单向),地址总线(单向)。

原码的正数(符号位0)的原码,反码,补码相同;负数(符号位1)的反码等于原码符号位不变,其余按位取反,补码等于反码加1。

补码的补码等于原码。

特殊数:1000 0000(补码)表示-128特殊数:1000 0000 0000 0000 (补码)表示-32768物理地址=段地址x10H+段内偏移地址;端输出一个负脉冲,第一个总线周期的INTA负脉冲,用来通知中断源,CPU准备响应中断,中断源应准备好中断类型号。

第二个总线周期的INTA负脉冲期间,外设接口应立即把中断源的中断类型号送到数据总线的低8位AD7-AD0上。

第五章标准方法返回DOS系统:PUSH DSMOV AX,0PUSH AX非标准方法返回DOS系统:MOV AH,4CHINT 21HDOS功能调用:1.子程序的入口参数送相应的寄存器2.子程序编号送AH第七章中断处理过程:中断请求,中断响应,保护断点,中断处理,中断返回。

中断向量表:8086/8088有256种中断,每个中断服务程序的入口地址占用4个存储单元,低地址的两个单元存放地址偏移量(IP),高地址的两个单元存放段地址(CS).256*4=1024=1K,地址范围是00000H-003FFH。

类型(0-4)他们已有固定用途,类型(5-31)系统保留,所以用户有224个自定义的中断。

中断入口地址=类型号x4例4.7 从偏移地址TABLE开始的内存区中,存放着100个字节型数据,要求将这些数据累加,并将累加和的低位存SUM单元,高位存SUM+1单元.LEA BX,TABLE ;数据表地址指针送(BX)MOV CL,100 ;循环次数送XOR AX,AX ;AX清零,CF清零LOOPER:ADD AL,[BX] ;加一个数到ALJNC GOON ;如果无进位,转到GOONINC AH ;有进位,AH加1GOON: INC BX ;数据指针加1DEC CL ;循环次数减1JNZ LOOPER ;循环次数若不为0,转到LOOPERMOV SUM,AX ;AX送SUM,SUM+1HTL ;结束例 4.13一个数据块由大小写英文字符,数字和其他各种符号组成,结束符是回车符CR(ASII码为0DH),数据块得首地址为BLOCK1,将数据块传送到以BLOCK2为首地址的内存区,并将其中的小写字母转换为大写字母,其余不变。

微机原理考试题目及知识点整理

微机原理考试题目及知识点整理

填空题1.8086CPU内部按功能可分为总线接口单元和执行单元两个独立单元。

它们各自的主要功能是负责CPU对存储器和外设的访问和负责指令的译码、执行和数据的运算。

p17、p181.2.8088的逻辑结构。

参考p18的图2-2及上下文。

主要是理解总线接口单元及执行单元的作用, 分别执行哪些操作。

3.地址加法器的作用(p23):将逻辑地址中的16位段地址左移二进制4位(相当于在段基址最低位后添4个“0”), 然后与偏移地址相加获得20位物理地址, 以进行寻址。

4.中断相关、中断向量、中断向量号计算。

p156中断相关参考知识点14, 对于中断向量可参考填空题11题。

主要是中断向量号计算, 依照公式中断向量的地址(物理地址)=中断类型号(n)×4来计算地址或类型号(也叫向量号), 以及写出中断入口地址。

这里举个例子(不是老师给的题): PC机采用向量中断方式处理8级中断, 中断号依次为08H~0FH, 在RAM0:2CH单元开始依次存放23H、FFH、00H和F0H四个字节, 该向量对应的中断号以及中段程序入口是5.解答:每个中断向量在中断向量表中占4个字节。

低16位存放中断程序的偏移地址IP, 高16位存放中断程序的段地址CS。

对于本题, 中断类型号: 2CH除以4得0BH;中断程序入口地址CS:IP为F000:FF23H。

这里要注意除法运算的进制问题, 以及入口地址的书写。

6.六个周期及相互关系、五个地址。

p98、p23六个周期(p98):指令周期: 一条指令取值、译码到执行完成的过程。

包含多个总线周期。

总线周期也称机器周期: 伴有数据交换的总线操作。

包含多个时钟周期。

时钟周期: CPU进行不同的具体操作, 处于不同的操作状态。

时间长度为时钟频率的倒数。

空闲周期:时钟周期的一种, 一般是芯片空闲时所处的状态, CPU在此状态进行内部操作, 没有对外操作。

等待周期:时钟周期的一种, 一般是芯片等待是所处的状态, CPU在等待周期维持之前的状态不变, 直到满足某种条件进入下一个时钟周期。

微机原理应用复习提纲及重要知识点总结

微机原理应用复习提纲及重要知识点总结

微机原理复习第3章一、微型计算机的构成主要有CPU、存储器、总线、输入/输出接口。

二、8086/8088CPU的寄存器及其功能:1. CPU中一共有哪些寄存器。

2. 哪些寄存器可以指示存储器地址;在指令中用于操作数寻址方式的有哪些寄存器,哪个可以指示I/O端口地址。

3. 在乘除运算中,特别用到哪些寄存器4. 哪些寄存器可以“变址”,在什么条件下变址;哪个寄存器可以计数。

5. 输入/输出操作用什么寄存器6. 哪个寄存器指示下一条将要运行的指令的偏移地址7. FR中各标志位的意义(OF、SF、CF、ZF、DF)三、8086CPU的引脚:1. 8086,8088CPU的数据线、地址线引脚数,8088与8086CPU在结构上的区别?2. 8086/8088CPU能访问存储器的地址空间和能访问I/O端口的地址空间。

3. 8086/8088微处理器地址总线引脚信号的状态是单向三态;数据总线引脚信号的状态是双向三态。

4. BHE、RD、WR、NMI、INTR、INTA、ALE、DEN、M/IO MN/MX 引脚功能。

四.8086/8088存储器组织1. 存储器单元数据的存放顺序,规则存放与非规则存放。

2. 8086系统中存储器的分体结构概念。

在86系列微机中,字数据在内存中的存放最好从偶地址开始,这样可以8086系统中,用一个总线周期访问一个16位的字数据时,BHE和A必须是 00。

3. 存储器分段方法,8086/8088系统将存储器设有哪几个专用段。

4. 段起始地址、段基址(段地址)、偏移地址(有效地址)的概念。

5. 物理地址和逻辑地址的概念、相互换算关系。

(题3.1,3.2,3.4,3.8,3.16)一、RAM和ROM的基本概念:RAM和ROM的特点(易失性和非易失性)RAM的分类(SRAM,DRAM的特点)ROM的分类(掩模ROM,EPROM,EEPROM的使用特点。

)二、存储器与CPU的连接1.与数据总线的连接当芯片数据线少于8位时,应该由多片芯片构成8位的芯片组,各片的控制线、地址线并接,低位芯片和高位芯片分别与低位和高位数据线相接;当芯片数据线与CPU数据总线相同时,则按数据位一一对应相接。

大一微机课基础考试必背知识点

大一微机课基础考试必背知识点

大一微机课基础考试必背知识点随着科技的飞速发展,微机已经成为我们生活中不可或缺的一部分。

作为大一学生,微机基础课程是我们学习微机原理和操作的重要环节。

为了顺利通过微机课程的考试,我们需要掌握一些必备的知识点。

本文将为大家列举一些大一微机课基础考试必背的知识点。

一、微机基础知识1. 微机的组成和功能:微机由中央处理器(CPU)、内存、输入输出设备等组成。

CPU负责数据的运算和处理,内存用于存储程序和数据,输入输出设备用于与外部交互。

2. 计算机的存储器层次结构:存储器分为主存和辅存,主存包括随机存储器(RAM)和只读存储器(ROM),辅存包括硬盘、光盘等。

3. 计算机的工作原理:计算机按指令执行的顺序可分为取指阶段、译码阶段、执行阶段和访存阶段。

在执行阶段,数据通过数据总线进行传输。

二、微处理器1. 微处理器的功能和结构:微处理器是CPU的核心部件,负责执行计算机指令。

它由控制单元、运算单元和寄存器组成。

2. 微处理器主频和性能:微处理器的主频指的是单位时间内完成的操作数量,主频越高,性能越好。

3. 微处理器的分类:常见的微处理器有x86、ARM、MIPS等,其中x86系列主要用于个人电脑,ARM系列用于手机和平板电脑,MIPS系列用于嵌入式系统。

三、存储器1. 内存与外存的区别:内存是计算机的主要存储介质,具有较快的读写速度,容量相对较小;而外存容量较大但读写速度较慢。

2. 内存的基本组成:内存由若干个存储单元构成,每个存储单元可以存储一个二进制位。

内存按字节编址,每个内存单元有唯一的地址。

3. 内存读写操作:内存的读写操作可以通过指令进行,读取数据时,需提供数据的地址,写入数据时,需提供数据和地址。

四、输入输出设备1. 输入设备的分类和特点:输入设备包括键盘、鼠标、摄像头等。

键盘将输入的字符转化为计算机可识别的代码,鼠标通过触控或移动来输入指令,摄像头将图像数据输入计算机。

2. 输出设备的分类和特点:输出设备包括显示器、打印机、音响等。

微机原理考试要点总结

微机原理考试要点总结

1.寻址方式:数据寻址方式和地址寻址方式。

前者包含立即数寻址方式,寄存器寻址方式,I/O端口寻址方式;后者包含段内直接,段间直接,段内简洁,段间间接;存储器寻址又包含直接,间接,,相对,基址变址,基址变址相对。

2.微处理器:微型计算机的核心,他将计算机中的运算器和控制器集成在一片硅片上制成的集成电路芯片。

它油运算器(ALU),控制器(CU)和内部寄存器(R)三部分组成。

3.Cpu包含总线接口单元(BLU)和执行单元(EU)。

BIU 负责完成cpu与存储器或I/O设备之间的数据传送,具体任务是读指令,读操作数,写操作数;Eu只负责执行指令,执行的指令从BIU的指令队列缓冲器中得到,执行时若需要读写操作数,则向BIU发送请求。

4.摩尔定律:当价格不变时,集成电路上可容纳的晶体管数目约每隔18个月增加一倍,性能也将提升一倍。

5.总线:指计算机中各功能部件间传递信息的公共信道,是微机的重要组成部分。

可分为Ab Db Cb。

采用总线结构的好处是:系统种各部件均挂在总线上,可使微机系统结构简单,易于维护,并具有更好的可扩展性,为功能扩充和升级提供了很大的灵活性。

6.译码方式:单译码方式只用一个译码电路对所有地址信息进行编码,译码输出的选择线直接选中对应的单元(适用于小容量的存储芯片);双译码方式把n位地址线分成两部分,分别进行译码,产生一组行选择线x和列选择线y,当某一单元的x线和y选择先同时有效时,相应单元被选中。

7.BIU包含段寄存器,指令指针寄存器,20位地址加法器和指令队列缓冲器;Eu包含Alu,标志寄存器Flags,数据暂存寄存器,通用寄存器和Eu控制电路。

8.6个状态标志位:CF进位标志位。

PF奇偶标志位。

该标志位反映运算结果中1的个数是偶数还是奇数。

AF 辅助进位标志位。

当执行一个加法(或减法)运算,使结果的低4位向高4位有进位(或借位)时,AF=1;否则AF=0。

ZF零标志位。

SF符号标志位。

微机原理期末重点总结

微机原理期末重点总结

微机原理期末重点总结第一章:计算机系统概述计算机系统是由硬件和软件组成的,硬件主要包括中央处理器、存储器、输入输出设备等;软件主要包括系统软件和应用软件等。

计算机系统的五大组成部分是输入输出设备、存储器、中央处理器、控制器和运算器。

计算机的工作原理是通过输入、运算、输出三个阶段来实现的。

第二章:数据的表示和运算计算机中所有的数据都是以二进制的形式表示的。

二进制数有原码、反码和补码三种表示方式。

在计算机中,数据的加减运算是以补码形式进行的。

数据的逻辑运算有与、或、非、异或等逻辑运算。

算术运算有加、减、乘、除、移位等运算。

第三章:中央处理器中央处理器是计算机的核心部件,主要由运算器和控制器组成。

控制器负责指挥整个计算机系统的运行,运算器负责进行数据的运算。

控制器包括指令寄存器、程序计数器、指令译码器等;运算器包括算术逻辑单元、累加寄存器、状态寄存器等。

中央处理器的工作过程是由指令周期组成的,指令周期包括取指令、分析指令、执行指令和访问存储器等阶段。

第四章:存储器存储器是计算机中用于存储数据和程序的部件,主要包括内存和外存两种存储器。

内存主要用于存放当前正在使用的程序和数据,外存主要用于存放辅助程序和数据。

内存按存取方式可以分为随机存取存储器(RAM)和只读存储器(ROM)两种;按存储介质可以分为半导体存储器和磁存储器等。

存储器的层次结构包括高速缓存、主存和辅存等。

第五章:输入输出设备输入输出设备是计算机与外部世界进行信息交换的桥梁,其主要功能是实现计算机与用户之间的交互。

输入设备用于将外部信息转换成计算机可以识别的信号,输出设备用于将计算机处理过的信息展示给用户。

输入输出设备按工作原理分为人机交互式设备和感知设备两种。

第六章:总线总线是计算机中各个部件之间进行信息传输的通道,它与计算机的内部连接方式有多种,包括并行总线、串行总线和矩阵总线等。

常见的总线有系统总线、控制总线、数据总线和地址总线等。

总线控制器是连接主机和外设之间的重要桥梁,其主要功能是协调全系统设备对总线资源的访问。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1冯•诺依曼关于计算机系统运行的核心思想是程序存储和程序控制两个概念2:微机系统的结构特点,是把运算器和控制器部件集成一块集成电路芯片内,该芯片被称为微处理器CPU。

3:微机系统采用总线结构,按照所传送信息的类型的不同,总线可分为地址总线AB数据总线DB控制总线CB4:微机的工作过程,是取指令、分析指令和执行指令三个步骤不断循环。

5:8088CPl有20位地址总线,可直接寻址的内存空间是1MB相应的物理地址范围为00000H 到FFFFFH。

6:8088CPU内部有四个16位段寄存器,分别是代码段寄存器CS数据段寄存器DS堆栈段寄存器SS和附加段寄存器ES7:从编程结构来看,8086CPU可分为总线接口部件BIU和执行部件EU两大部分,前者的主要功能是控制与片外的数据传送(存储器和I/O 口),后者的主要功能是分析执行指令。

8:ALU单元在8086CPU勺执行部件EU中,可进行算术运算和逻辑运算。

EU包括ALU,通用寄存器和状态寄存器。

BIU 有段寄存器、指令指针、地址加法器和指令队列缓冲器组成。

9: 8086CPU内部指令队列为6B; 8088内部指令队列为4B。

10: 8086CPU被复位后,其内部一些寄存器状态为:标志寄存器F=0000H代码段寄存器CS=0FFFFH11: 8088CPU的20位地址总线中,高四位是地址/状态复用总线;低八位是地址/数据复用总线。

12: CPU中得两个基址寄存器分别是数据段寄存器基址BX堆栈段寄存器基址BP两个变址寄存器分别是源变址寄存器SI、目的变址寄存器DI。

13: 8086CPU中有一个16位标志寄存器,其中包括6个状态标志和3个控制标志。

14:在最小工作模式下,8086、8088微机系统的控制信号由CPU直接产生;而在最大工作模式下,控制信号则由总线控制器8288根据CPU的控制而产生,系统可以配置多个协处理器。

15:要把一项数据写入某I/O端口,8088CPI产生的下列控制信号电平状态为:RD=1 WR=0M/IO=1。

16:若某CPU勺主频为8MHz其时钟周期为0.125卩S,典型的总线周期为0.5卩S。

17:指令MOV[BX+DI] AX中,源操作数采用寄存器寻址方式,目的操作数采用基址+变址寻址方式。

SI、DI、BX默认数据段;BP默认堆栈段。

18:堆栈是微机内存中得一个特殊区域,它按照后进先出的原则工作,段地址由堆栈段SS寄存器提供,偏移地址由堆栈指针SP寄存器提供,堆栈指针总是指向栈顶。

19:数据传送类指令中,只有POPF ffi LAHF两种指令影响标志位。

20:若AX=0E3FFH BX=0FE00H 则执行CMPA,BX后AX=0E3FFH CF=1, SF=1。

21:控制转移类指令,有转移、调用和返回三种类型,其共同点是能够更新IP 寄存器及CS寄存器的内容。

22:根据提供或接收操作数功能部件不同,微机系统中的操作数有寄存器操作数、存储器操作数和I/O 端口操作数三种形式。

23: 8086/8088 指令系统采用变长代码的形式,最长指令的代码为6字节,最短指令代码为1 字节。

24:一般来说,指令包括操作性质和操作对象两个部分,其中前者是必不可少的,后者则是可有可无、可多可少。

25:逻辑运算类指令中,逻辑非NO时旨令为单操作数指令,测试TEST指令的运行不影响目的操作数。

26:对一个字节的压缩BCD码进行不带进位的循环移位操作,移位次数为4时,则高低位互换;移位次数为8 时,内容得到恢复。

27:输入输出指令中得端口操作数,当端口地址为8位时,可以采用直接寻址方式,也可采用间接寻址方式;当端口地址为16 位时,只能采用间接寻址方式。

28:存储器操作数有段地址,偏移地址和类型三个方面的属性。

29:串操作指令中得串,可能是字节串,也可能是字串,是指存放在内存连续区域中的多项数据。

30:BCD码有两种不同的格式,即压缩BCD码和非压缩BCD码。

前者一个字节表示2位十进制数,后者一个字节中只用低四位表示一位十进制数,高四位置0。

31:伪指令在源程序的汇编及连接过程中起作用,而指令则在程序的执行过程中起作用。

32:汇编语言源程序中得标示符,可用以标识常量、变量、表达式、段、过程(宏指令)等组成汇编语言程序的基本要素。

33:变量和符号同属于存储器操作数,都有段地址、偏移地址和类型三种属性。

变量是数据存储单元的符号地址,标号是指令代码的符号地址。

34:变量的属性值可取1、2、4,表示依稀那个数据的字节数;而标号的属性值只能取-1 、-2表示标号所对应地址操作数的NEAR及FAR属性。

35:运算符NOT OFFSET XOR LE的优先级由高到低的顺序是OFFSE T LE、NOT XOR 36:在进行汇编语言程序设计的过程中,可以通过BIOS调用及DOS调用,实现对通用外部设备的操作控制。

37:主程序向子程序传递参数,可以采用寄存器、数据段或附加段、堆栈三种途径。

38:通过CALL INT指令,可以调用已有的子程序。

39:基本的输入输出系统BIOS,存储在ROM中。

40:伪指令中除了定义数据伪指令,其余均不占用内存空间。

41:可用来临时改变存储器的操作数属性的运算符为THIS。

42:按危机系统中位置及作用方式的差异,存储器系统主要包括缓存、内存及外存三个部分。

43:存储容量、存取速度及成本是存储器系统的主要性能指标。

44:内部存储器系统主要包括存储体、地址译码器、片选与读/ 写控制电路及I/O 电路等主要组成部分45:内部存储器系统的地址译码,有单级译码和双极译码两种方式。

46: RAM存储器有静SRAM和动DRAM两种形式;ROM存储器有掩膜MROM可编程PROM和可擦除EPROI等类型。

47: RAM存储器有两种特点,分别为:属于易失性存储器,在线运行过程中随机进行读/ 写操作;ROM与之相反。

48:某RAM芯片的规格为512*8,且同时接受地址信号,则该芯片所需要的地址信号引脚数为9,数字信号引脚数为8。

49:利用存储器芯片构成存储器系统,包括位扩展,字扩展和位字扩展三种方式。

50 : Cache的中文名为高速缓冲存储器,在系统中位于CPU和主存之间。

51: Cache中的数据块映像到主存时,通常可以采用直接、全相连和组相连三种映像方式。

52:采用虚拟存储器的目的是扩大用户的编程空间。

53:中断方式下,CPU与I/O设备之间的数据传送过程,可分为:中断请求、中断判优、中断响应、中断服务和中断返回五个步骤。

54:8086/8088CPU引入外部可屏蔽中断请求的引脚为INTR,需要硬件提供中断类型码;引入外部非可屏蔽中断请求的引脚为NM。

55:8086/8088系统最多可带256个中断源,每个中断源的中断向量都是4个字节,按终端类型码的顺序存放在中断向量区中。

56:CPU响应外部INTR中断时,具备的必要条件是当前无总线请求、当前无NMI请求、CPU 开中断,优先级最高,当前指令执行完毕。

57:外部中断源的请求被响应后,必须通过数据总线低8位向CPU提供终端类型码。

58:单片8259A最多可以管理8级外部中断;通过级联最多可以管理64级外部中断。

59:8259A的中断类型码是在初始化编程时由ICW2命令设置的,而EOI命令则是由命令操作字OCW构成的。

60:在以8086CPU为核心的微机系统中,中断向量区共1024字节,物理地址区间为00000H~003FF地址范围。

61: CPU响应外部中断时,中断向量是由响应接口(即中断源及其接口)提供的。

62: 8088CPJ向应可屏蔽中断后向外发出的应答信号为#INTA。

63:以8086/8088为核心构成的微机系统,中断向量表的物理地址范围是00000H~003FFH64: CPU响应外部中断时会在第2个响应周期中读入一个节的中断向量。

65: 8259A按级联工作方式时,主片的#SP/#EN引脚接高电平,从片的#SP/#EN引脚接低电平。

66: 8086/8088CPU中断响应后,一次完成关中断、保护标志断点信息、取中断类型码等操作。

67: 8259A芯片中,ISR寄存器中相应位的复位方式有自动复位、由普通EOI命令复位和有特殊EOI命令复位。

68:8259A的中断优先权自动循环方式,有普通循环和特殊循环两种形式。

69:8259A的ICW是在被初始化时接受的,OCV可在任何时候接受。

70:8259A 的ICW2=08H,IR4 引脚有中断请求,则相应中断向量存放在中断向量表内自00030H开始的连续4个字节的存储单元内。

71:采用DMA方式在存储器与I/O接口设备之间进行数据传输时,对于PC机来说,数据的传送一定要经过系统总线。

72:I/O接口是CPU与I/O设备之间的连接电路,具有暂存输入输出数据、输入输出信号类型的转换、输入输出过程的联络控制和输入输出的错误的检测等方面的功能。

73:CPU与外部I/O设备之间的数据传送控制,主要有程控、中断和DMAE种方式。

74:根据微机系统的不同,I/O 端口可以采用与系统统一及端口独立两种不同的编制方式。

以8086/8088CPU为核心的微机系统,I/O段口采用独立编址方式。

75:帧格式和波特率是异步串行通信的两项主要内容。

76: —片8255A芯片,需占用4个I/O端口地址,分别对应其端口A、端口B、端口C和控制字寄存器。

77:8255A的端口A具有3中工作方式,而端口B只有2种工作方式。

78:8255A的控制字分为方式选择控制字和C 口置位复位控制字两种形势,都必须输出到芯片的控制字寄存器端口。

79:以8086CPL为核心的危机应用系统中,假定8255A芯片端口A地址是84H,则其控制字寄存器的地址是87H。

80:8255A芯片的控制字为95H,则说明A 口工作在方式0, B 口工作在方式1。

81:从8255A的端口C读取数据时,8255A的引脚#CS A1、A0、#RD #WR勺电平分别为0、1、0、0、1。

82: 8255A的端口中,只能进行写操作而不能进行度操作的端口是控制字寄存器。

83: 8255A的端口A工作在方式1输出时,要利用PC3 PC6 PC7引脚传送联络信号,在方式1输入时,利用PC3 PC4 PC5引脚传销on个联络信号。

84:微机应用中的定时与技术,可以归结为对脉冲沿的计数,如果被计数脉冲信号的周期(频率)恒定不变,则计数则为定时。

85:8253有3 个独立的16 位减法定时/计数通道,每个通道可以按照二进制或十进制(BCD 码)方式计数。

86:已知8253某通道的控制字为54H,计数初值为12H,通道时钟输入端的输入时钟频率为1.191MHZ贝U 8253的1号通道工作在方式2下。

相关文档
最新文档