(集成电路应用设计实验报告)数据选择器及其应用

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电子科技大学成都学院

课程结题报告

课程名称:集成电路应用设计实验报告姓名:乱弹的枇杷

学号:1240830XXX

院系:电子工程系

专业:电气工程及其自动化教师:XXX

2014年6月

数据选择器及其应用

一、实验器材(设备、元器件):

1,数字、模拟实验装置(1台); 2,数字电路实验板(1块);

3,74LS00和74LS153芯片(各1片)。

二、实验内容及目的:

1,熟悉中规模集成电路数据选择器的逻辑功能; 2,了解数据选择器的应用;

3,熟悉了解用中规模集成电路设计逻辑电路的技巧。

三、实验步骤:

1、测试74LS153集成电路的逻辑功能

74LS153又名双四选一数据选择器,即其在一块集成芯片上有两个四选一数据选择器。其外引脚图与功能表如下图所示:

输入 输出

1A

0A S Y X X 1 0 0 0 0 0D 0 1 0 1D 1 0 0 2D 1

1

3D

将74LS153按下图所示电路图连接,将地址端1A 、0A ,使能端S 接逻辑电平开关,确定数据输入端0D ——3D 的状态,输出端Q 接逻辑电平显示;再改变地址端1A 、0A 的状态组合,观察Q 的输出变化,记录测试结果。

2,用74LS153设计一位全加器

①根据全加器真值表,可写出和i S ,高位进位i C 的逻辑函数;

②1A 、2A 作为两输入变量,即加数和被加数A ,B ,0D ——3D 为第三个输入变量,即低位进位i C ;1Y 为全加器的和i S ,2Y 为全加器的高位进位i C ,则可令数据选

择器的输入为:1A =i A ,0A =i B ,01D =31D =i C ,11D =21D =1-i C ,02D =0,32D =1,12D =22D =1-i C ,1Y=i S ,2Y=i C ;

③以此连接再验证。

3,将74LS153扩展成一个八选一数据选择器

将74LS153的1A 、0A 作为地址端,将S 1和2S 作为连接作为选通端,将1Y 和2Y (1Y+2Y=Y )利用74LS00(或门)作为输出端,这样就构成了一个八选一数据选择器,其输出端的状态与数据输入端31D 、21D 、11D 、01D 、32D 、22D 、12D 、02D 有关。

四、实验源码和结果:

1、用74LS153设计一位全加器

真值表:

0 0 0 0 0

0 0 1 1 0

0 1 0 1 0

0 1 1 0 1

1 0 0 1 0

1 0 1 0 1

1 1 0 0 1

1 1 1 1 1

2、74LS153扩展成八选一数据选择器三人抢答器

真值表:

Q2 Q1 Q0 Y

0 0 0 Y0

0 0 1 Y1

0 1 0 Y2

0 1 1 Y3

1 0 0 Y4

1 0 1 Y5

1 1 0 Y6

1 1 1 Y7

五、实验总结:

1、芯片一定要插在实验板对应的孔位。74LS00是14针,74LS153是16针;

2、熟练掌握74LS00芯片的结构与功能,可利用74LS00与其它芯片组成很多电路。

相关文档
最新文档