计算机组成与结构试卷

合集下载

《计算机组成与系统结构》课程考试试卷(01卷)

《计算机组成与系统结构》课程考试试卷(01卷)

)分; CRT,_C_A,超大规模集成电路B,集成电路C,晶体管D,电子管3.微型计算机中控制总线提供的完整信息是_D__A,存储其和I/O设备的地址码B,所有存储其和I/O设备的时序信号和控制信号C,来自I/O设备和存储器的响应信号D,上述各项4.某计算机字长是32位,它的存储容量是356KB,按字编址,它的寻址范围是__B__。

A,128K B,64K C,64KB D,128KB5.主机与I/O设备传送数据时,采用_A__,CPU 的效率最高。

A,DMA方式B,程序查询方式C,中断方式D,以上都可以6.DMA方式中,周期窃取是窃取一个__A___。

A,存取周期B,指令周期C,CPU 周期D,总线周期7.两个十六进制数7E5和4D3相加,得__C___。

A,(BD8)16 B,(CD8)16 C,(CB8)16 D,以上都不对8.运算型指令的寻址和转移型指令的寻址不同点在于_B___A,前者是短指令,后者是长指令B,前者取操作数,后者决定程序转移地址C,后者是短指令,前者是长指令D,后者取操作数,前者决定程序转移地址9.某机有四级中断,优先级从高到低依次为1,2,3,4。

若将优先级顺序修改,改后1级中断的屏蔽字是1011,2级中断的屏蔽字是1111,3级中断的屏蔽字是0011,4级中断的屏蔽字是0001,则修改后的优先顺序从高到低为_D_。

A,3,2,1,4B,1,3,4,2C,4,2,1,3D,2,1,3,410.在中断周期中,将允许中断触发器置“0”的操作由__A___完成。

A,硬件B,软件C,关中断指令D,开中断指令三,判断题(1*10=10分)1,控制器能理解、解释并执行所有的指令及存储结果。

(错)2,Zilog Z80是16位微处理器。

(错)3,总线的半同步通信方式既采用时钟信号,又采用握手信号。

(对)4,可编程的只读存储器不一定是可改写的。

(对)5,大多数个人计算机中可配置的最大主存容量受指令中地址码位数的限制。

14-15-1计算机组成与结构试卷B-答案与评分标准

14-15-1计算机组成与结构试卷B-答案与评分标准

一、选择题(本题共20小题,每小题1分,共20分)1. 某SARM芯片,其存储容量为64K×16位,该芯片的地址线数目和数据线数目分别是___。

A. 64, 16 B 16, 64, C 64, 8 D 16, 162.有关运算器的描述,______是正确的。

A.只做加法B.只做算术运算C.既做算术运算又做逻辑运算D.只做逻辑运算3. 在下面描述的流水CPU基本概念中,正确的表述是___。

A.流水CPU是以空间并行性为原理构成的处理器。

B.流水CPU一定是RISC机器C.流水CPU一定是多媒体CPUD.流水CPU是一种非常经济而实用的以时间并行技术为原理构造的处理器。

4. 采用DMA方式传送数据时,每传送一个数据要占用___的时间。

A.一个指令周期B.一个机器周期C.一个时钟周期D.一个存储周期5.运算器虽由许多部件组成,但核心部分是___。

A.数据总线B.算术逻辑单元C.多路开关D.通用寄存器6. 某计算机字长32位,其存储容量是1MB,若按字编址,它的寻址范围是___。

A.0—1M-1B.0—512KB-1C.0—256K-1D.0—256KB-17.存储单元是指______。

A . 存放一个二进制信息位的存储单元B. 存放一个机器字的所有存储单元集合C. 存放一个字节的所有存储单元集合D. 存放两个字节的所有存储单元集合8. 为了便于实现多级中断,保有现场信息最有效的方法是采用___。

A.通用寄存器B.堆栈C.存贮器D.外存9.计算机使用总线结构的主要优点是便于实现积木化,同时___。

A.减少了信息传输量B. 提高了信息传输的速度C.减少了信息传输线的条数D. 有利于芯片中布线10. 变址寻址方式中,操作数的有效地址等于______。

A. 基值寄存器内容加上形式地址(位移量)B. 堆栈指示器内容加上形式地址(位移量)C. 变址寄存器内容加上形式地址(位移量)D. 程序记数器内容加上形式地址(位移量)11. 冯.诺依曼机工作方式的基本特点是___。

计算机组成与系统结构试题及答案整理

计算机组成与系统结构试题及答案整理

计算机组成与系统结构课程试题及答案整理一、选择题1、运算器的核心部件是(D)A.数据总线B.数据选择器C.累加寄存器D.算术逻辑运算部件2、下列(C)不是输入设备A.画笔及图形板B.键盘C.打印机D.鼠标器3、在下列四句话中,最能准确反映计算机主要功能的是(C)A.计算机可以存储大量信息B.计算机能代替人的脑力劳动C.计算机是一种信息处理机D.计算机可实现高速运算4、计算机的算术逻辑单元和控制单元称为(D)A. ALUB. CADC.UPD. CPU5、某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是(C)A.-127 ~ 127B.-128 ~ +128C.-128 ~ +127D.-128 ~ +1286、DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作(C)A.停止CPU访问主存B. DMA与CPU交替访问C.周期挪用D.DMA7、程序计数器的功能是(A)A.存放下一条机器指令的地址B.存放微指令地址C.计算程序长度D.存放指令8、就微命令的编码方式而言,若微操作命令的个数已确定,则(B)A.编码表示法与直接表示法的微指令字长大小关系不确定B.编码表示法比直接表示法的微指令字长短C.编码表示法与直接表示法的微指令字长是相等的D.直接表示法比编码表示法的微指令字长短9、(B )寻址便于处理数组问题。

A.间接寻址B.变址寻址C.相对寻址D.立即寻址10、硬布线控制器是采用[(A)方法进行设计的。

A.组合逻辑B.微程序C.组合逻辑和微程序结合D.都不对二、简答题11、堆栈有哪两种基本操作?它们的含义是什么?参考答案:堆栈的两种基本操作是入栈和出栈。

入栈操作过程:先移动栈顶指针:(SP)-1→SP;后压入数据:数据→(SP)出栈操作过程:先弹出数据:((SP))→寄存器;后动栈顶指针:(SP)+l→SP12、Cache的替换策略是什么?参考答案:随机法是用一个随机数产生器产生一个随机的替换块号;先进先出法是替换最早调入的存储单元;近期最少使用法替换近期最少使用的存储。

计算机组成原理与系统结构试卷

计算机组成原理与系统结构试卷

《计算机组成与系统结构》课程考试试卷( A 卷) 本试卷适用专业 :计科、网络、物联、软工 年级 : 考试时间:110分钟 考试方式: 闭卷 一、 单项选择题(每小题1分,共10分) 1.用于直接给出内存地址寻找内存中操作数的寻址方式称为______寻址。

A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接 2.______可区分存储单元中存放的是指令还是数据。

A .用户 B .运算器 C .存储器 D .控制器 3.系统总线中地址线的功用是 。

A. 用于指定主存单元和I/O 设备接口电路的地址 B. 用于传送主存物理地址和逻辑地址 C. 用于选择进行信息传输的设备 D. 用于选择主存单元 4.某计算机字长是16位,它的存储容量是512KB ,按字编址,它的寻址范围是______。

A .128K ;B .256K ;C .256KB ;D .128KB 。

5.在小数定点机中,下述第______种说法是正确的。

A .原码和反码不能表示 -1,补码可以表示 -1 B .三种机器数均可表示 -1 C .三种机器数均可表示 -1,且三种机器数的表示范围相同 D .三种机器数均不可表示 -1 6.相对寻址方式中,操作数的有效地址是______。

A .基址寄存器内容加上形式地址(位移量) B .程序计数器内容加上形式地址 C .变址寄存器内容加上形式地址 D .以上都不对 7.一个节拍信号的宽度是指______。

A .存储周期 B .时钟周期 C .机器周期 D .指令周期 8.将微程序存储在EPROM 中的控制器是______控制器。

A .硬布线 B .毫微程序 C .静态微程序 D .动态微程序 9.地址总线的宽度由总线的 定义。

A. 功能特性B. 电气特性C. 物理特性D. 时间特性10.三种集中式总线控制中,______方式对电路故障最敏感。

A .以下都不对B .计数器定时查询C .独立请求D .链式查询二 填空题(每小题3分,共15分)1.存储器和CPU 连接时,要完成______的连接、______的连接和______的连接,方能正常工作。

09—10计算机组成原理试卷

09—10计算机组成原理试卷

09—10计算机组成原理试卷⼀、单项选择题(20分, 每⼩题2分)1.运算器虽由许多部件组成,但核⼼部件是___ ____。

A.数据总线B.算术逻辑运算单元C.多路开关D.累加寄存器2.⽬前在⼩型和微型计算机⾥最普遍采⽤的字符编码是_________。

A.BCD码B.海明码C.ASCII码D.⼗六进制码3.某机字长16位,其中1位符号位,15位表⽰尾数,若⽤定点整数表⽰,则最⼤正整数是______。

A.216B.216?1 C.215?1 D.2154.执⾏⼀条⼀(内存)地址加法指令共需要_________次访问主存。

A.1 B.2 C.3 D.45.在寄存器间接寻址⽅式中,操作数应在_________中。

A.寄存器B.堆栈栈顶C.累加器D.主存单元6.两补码数相加,采⽤1位符号位,当_________时,表⽰结果溢出。

A.符号位有进位B.符号位进位和最⾼位进位异或结果为0C.符号位为1 D.符号位进位和最⾼位进位异或结果为17.存储器进⾏⼀次完整的读写操作所需的全部时间称为_________。

A.存取周期B.存取时间C.CPU周期D.机器周期8.动态RAM的刷新是以_________为单位进⾏的。

A.存储单元B.存储位C.⾏D.列9.在计算机系统中,表征系统运⾏状态的部件是_________。

A.IR B.AR C.PC D.PSW10.主机与设备传送数据时,采⽤_________,主机与设备是串⾏⼯作的。

A.程序查询⽅式B.中断⽅式C.DMA⽅式D.通道⽅式⼆、判断题(10分,每⼩题1分)1._______在I/O接⼝电路中,主机和接⼝⼀侧的数据传送总是并⾏的。

2._______有符号阵列乘法可⽤⽆符号阵列乘法器和求补器实现。

3._______磁带和磁盘都是直接存储设备。

4._______操作控制器的功能是完成指令操作的译码。

5._______微指令的操作控制字段采⽤字段编码时,兼容的微命令应该安排在同⼀段中。

【上海交通大学(上海交大)计算机组成与系统结构】【习题试卷】2

【上海交通大学(上海交大)计算机组成与系统结构】【习题试卷】2

一.单项选择题(每个空格只有一个正确答案,35分,每题5分)1. B 的基本任务是按照 H 所排的指令序列,从 F 取出指令操作码到 B 中,对指令操作码译码分析,执行指令操作。

适配器的作用是保证 A 用计算机系统特性所要求的形式发送或接收信息。

A. I/O设备B. 控制器C. 缓冲器D. 译码器E. 寄存器F. 存储器G. 地址H. 程序2.在奇偶校验中,只有当数据中包含有 A 个1时,奇校验位C=0;只有当数据中包含有 B 个1时,偶校验位C= C 。

奇偶校验可提供单个错误检测,但无法检测 E 错误,更无法识别错误信息的 G 。

A. 奇数B. 偶数C. 0D. 1E. 多个F. 内容G. 位置H. 来源3.MOS半导体存储器中, D 的外围电路简单,速度 G ,但其使用的器件多,集成度不高; C 可大幅度提高集成度,但由于 F 操作,外围电路复杂,速度 H 。

A. ROMB. RAMC. DRAMD. SRAME. 读写F. 刷新G. 快H. 慢4.指令格式就是 G 用二进制代码表示的结构形式,通常由 A 字段和 F 字段组成,前者表征指令的操作特性与功能,后者通常指定参与操作的 B 的 E 。

A. 操作码B. 操作数C. 操作特性D. 数据字E. 地址F. 地址码G. 指令字H. 功能字5.根据设计方法不同, B 控制器可分为三种:第一种称为 G 控制器,它是采用时序逻辑技术来实现的;第二种称为 A 控制器,它是采用 E 逻辑来实现的;第三种是前两种方式的 F 。

A. 微程序B. 操作C. 指令D. 时间E. 存储F. 组合G. 硬布线H. 软布线6.一条 C 是由若干条 G 组成的序列(通常叫做 E )来实现的,而 E 的总和便可实现整个的 D 。

A. 微操作B. 宏操作C. 机器指令D. 指令系统E. 微程序F. 宏程序G. 微指令H. 宏指令7.奔腾CPU的大多数简单指令用 E 控制实现,在 A 个时钟周期内执行完毕。

计算机组成与结构试题及答案

计算机组成与结构试题及答案

0013计算机组成原理复习思考题一、单项选择题1.下列属于应用软件..①操作系统②编译系统③连接程序④文本处理2.计算机的字长决定了 ..①指令直接寻址能力②计算机的运算精度③计算机的运算速度④计算机的高低档次3.主板上高速缓冲存储器CACHE是设在 ..①主存与CPU之间②主存与外存之间③接口板上④CPU内部4.进位计数制中的最大数是指 ..①一个数允许使用的最大数码②一个数位允许使用的数码个数③一个固定的常数值④数码在数据中的不同位置5.相联存贮器是按进行寻址的存贮器..①地址方式②堆栈方式③内容指定方式④地址方式与堆栈方式6.总线中地址线的作用是 ..①用于选择存储器单元②用于选择进行信息传输的设备③用于选择存储器单元及用于选择进行信息传输的设备④地址信号7.某计算机字长32位;其存储容量为128KB;若按字编址;那么它的寻址范围是 ..① 0~64K ② 0~16K ③ 0~8K ④ 0~32K8.基址寻址方式中;操作数的有效地址等于 ..①堆栈指示器内容加上位移量②程序计数器内容加上位移量③基值寄存器内容加上位移量④变址寄存器内容加上位移量9.目前大多数集成电路生产中;所采用的基本材料为 ..①单晶硅②非晶硅③锑化钼④硫化镉10.CRT的分辨率为1024ⅹ1024像素;像素颜色数为512;则刷新存储器容量是 ..① 256KB ② 512KB ③ 2MB ④ 1MB11.CPU内由许多部件组成;其核心部件是 ..①累加寄存器②算术运算部件③ ALU部件④多路开关12.用某个寄存器中操作数的寻址方式称为寻址..①直接②间接③寄存器直接④寄存器间接13. 二级高速缓冲存储器CACHE是设在 ..①主存与CPU之间②主存与外存之间③接口板上④ CPU内部14.主-辅存储器的目的是 ..①解决CPU和主存之间的速度匹配问题②扩大主存储器的容量③扩大CPU中通用寄存器的数量④既扩大主存储容量又扩大CPU通用寄存器数量15.在机器数中;零的表示形式是唯一的..①原码②补码③移码④反码16.为了便于实现多级中断;保存现场信息最有效的办法是采用 ..①通用寄存器②堆栈③存储器④外存17.DMA传送是实现之间信息高速传送的一种方式..① CPU与I╱O接口电路②内存与外设③ CPU与内存④内存与内存18.磁盘转速提高一倍;则 ..①平均等待时间缩小一半②其存取速度也提高一倍③影响查道时间④存取速度不变19.用补码表示的定点小数;其表示范围为 ..①﹣1<X<1 ②﹣1≤X<1 ③﹣1≤X≤1 ④﹣1<X≤1 20.直接、间接、立即三种寻址方式指令的执行速度由快到慢的顺序列是 ..①直接、立即、间接②直接、间接、立即③立即、直接、间接④不确定21.符号不相同的两数相减是 ..①一定会产生溢出的②可能产生溢出的③一定不产生溢出④以上都不是22.某SRAM芯片;存储容量为64K×16位;该芯片的地址线和数据线数目为 ..① 64;16 ② 16;16 ③ 64;8 ④ 16;6423.闪速存储器称为 ..①光盘②固态盘③硬盘④软盘24.指令周期是指 ..① CPU从主存取出一条指令的时间② CPU执行一条指令的时间③ CPU从主存取出一条指令加上CPU执行这条指令的时间④时钟周期时间;25.浮点数比定点小数和整数的使用 ..①差不多②更复杂③更方便④更慢26.符号相同的两数相减是 ..①会产生溢出的②是不会产生溢出的③不一定产生溢出④以上都不是27.常用的虚拟存储系统由两级存储器组成;其中辅存是磁表面存储器..① cache—主存②主存—辅存③ cache—辅存④通用寄存器—主存28.要用256×16位的存储器芯片组成4K字节存储器;需要这样的存储器芯片数为 ..① 2 ② 4 ③ 8 ④ 1629.磁盘上的磁道是 ..①记录密度不同的同心圆②记录密度相同的同心圆③一条阿基米德螺线④两条阿基米德螺线30.系统总线中地址线的功能是 ..①选择主存单元地址②选择进行信息传输的设备③选择外存地址④指定主存和I/O设备接口电路的地址31.在CPU中跟踪指令后继地址的寄存器是 ..①主存地址寄存器②程序计数器③指令寄存器④状态条件寄存器32.至今为止;计算机中的所有信息仍以二进制方式表示的理由是 ..①节约元件②运算速度快③物理器件的性能决定④信息处理方便33.贮存器是计算机系统的记忆设备;它主要用来 ..①存放数据②存放程序③存放数据和程序④存放微程序34.磁盘驱动器向盘片磁层记录时采用方式写入..①并行②串行③并—串行④串—并行35.DMA方式指直接依靠硬件实现主机I∕O设备间数据直接传送..①软件②位③成组④块36.运算器的主要功能是进行运算..①逻辑②算术③初等函数④逻辑与算术37.用于对某个操作数在内存的寻址方式称为寻址..①直接②间接③寄存器直接④寄存器间接38.DMA方式指直接依靠硬件实现主机I∕O设备间数据直接传送..①软件②位③成组④块39.动态RAM刷新时间一般小于或等于的时间内进行一次..① 2ns ② 2μs ③2ms ④ 2s40.发生中断请求的条件是 ..①一条指令执行结束②一次I/O操作结束③机器内部发生故障④一次DMA操作结束41.定点原码运算是 ..①补码运算②仅数值运算③数值、符号运算后邻接④类似二进制运算42.下述I/O 控制方式;哪种主要由程序实现 ..① PPU 外围处理机 ②中断方式 ③DMA 方式 ④ 通道方式二、填空题1.65﹒2510 = 16..2.设X 补﹦1﹒011;则X 真值为 ..3.3C ﹒416= 2 ..4.广泛使用的______和______都是半导体随机读写存储器;前者速度快;后者速度慢..5.一条指令分为 和___ ___两部份..6.沿磁盘半径方向单位长度的磁道数称为 单位长度磁道所能记录二进制信息的位数叫 ..7.浮点数的尾数码部份;在机器中多采用 表示..8.堆栈按结构不同;分为______堆栈和______堆栈..9.相联存储器是按______访问的存储器;在cache 中用来存放______.10.磁盘一般采用 磁记录方式;而磁带一般采用 磁记录方式..11.布尔代数有“与”、 、 三种基本逻辑关系..12.动态RAM 刷新一般有 和 ______ 两种..13.在微程序控制器中一组实现一定操作功能的微命令的组合构成一条 而一条机器指令的功能是由若干条 组成..14.设X 真值﹦-0﹒1001;则X 补为 ....15.主存与cache 的地址映射有______;_____;______三种方式..16.中断有软中断、、 ...17. AR寄存器存放的是 ______; MDR寄存器用来存放 _______..18.完成一条指令一般分为周期和周期..19.半导体SRAM靠______存贮信息;半导体DRAM则是靠______存贮信息..20.重写型光盘分______和______两种..21.中断向量地址是______地址..22. 机器周期基本上是根据确定..23.堆栈的栈底是 ;堆栈的栈顶 ..24.一个16位的浮点数;阶码用6位表示;尾数用10位含一位符号位表示;阶的基数为2;阶码用补码表示;尾数用原码表示;则其浮点数表示的最大值为最小正值为 ..25.微程序控制器是一种控制器..三、简答题1.两数的浮点数相加减后;为什么用阶码判别溢出2.写出浮点数加减运算步骤..3.简述补码加减运算溢出的三种检测方法..4.在寄存器—寄存器型;寄存器—存储器型和存储器—存储器型三类指令中;哪类指令的执行时间最长哪类指令的执行时间最短为什么5.简述主存储器中动态和静态存储器的异同..6.简述微程序与硬布线控制的计算机异同..7.指令和数据均以二进制代码形式放在主存中;请问CPU如何区别它们是指令还是数据8.简述补码运算与原码运算的不同..9.简述激光打印机工作原理..10.简述中断处理步骤..11.操作数的编址方式有哪些12.简述DMA方式和程序中断方式区别13.一个计算机系统中的总线;大致分为哪几类..14.简述计算机CPU流水线工作原理及流水线阻塞原因;并举三个因素分析.. 15.外围设备的I/O控制分哪几类 ..16.简述硬盘头盘组件密封原因..17.CPU内部有哪些部件组成其功能是什么18.简述CRT对一屏字符字符显示窗口8×15; 字符点阵7×8;一屏字符为80×25个字工作原理..19.简述堆栈的作用..20.DRAM存储器采用何种方式刷新有哪几种常用的刷新方式四、计算题1.已知x = -0.01111 y = +0.11001 用补码计算 x补;-x补;y补;-y补;x+y; x-y..2.求十进制数-113的原码表示;反码表示;补码表示和移码表示用8位二进制表示;并设最高位为符号位;真值为7位..3.机器数字长为8位含1位符号位;当X= -100十进制时;其对应的二进制表示;写出X原表示及X补表示..4.某硬盘内有10片盘片;每盘片有2个记录面;每个记录面有6000 磁道;每道分为32个扇区;每扇区512字节;磁盘转速5400转/分;求硬盘内有多少个存储面;有多少个柱面;硬盘的存储容量是多少;数据传输率是多少..5.设计算机的存储器为64K×64位;直接地址映像的cache容量为2K字;每块4 字;问:⑴ cache地址的标志字段、块号和块内地址字段分别有多少位⑵ cache中可装入多少块数据6.设有一个具有20位地址和32位字长的存储器;问:1该存储器能存储多少个字节的信息2如果存储器由256k×8位的SRAM 芯片组成;需多少片 3需多少位地址作芯片选择7.用16K×16位的SRAM芯片构成64K×32位的存储器..要求画出该存储器的组成逻辑框图..8.计算机系统的内存储器由 cache和主存构成;cache的存取周期为50纳秒;主存的存取周期为400纳秒..已知在一段给定的时间内;CPU访问了cache的1、3、5、7、3、4、6块;访问了主存1003、1004、1005地址..问:1 cache的命中率是多少 2 CPU访问内存的平均时间是多少纳秒9.某机字长16位;定位表示;尾数15位;数符1位;问:(1)定点原码整数表示时;最大正数是多少最大负数是多少2定点原码小数表示时;最大正数是多少最大负数是多少10.已知某机采用微程序控制方式;其存储器容量为512×64位;微程序在整个控制存储器中实现转移;可控制微程序的条件共4个;微指令采用水平型格式;后继微指令地址采用断定方式..①画出微指令采用水平型格式;微指令中的三个字段分别应多少位②画出对应这种微指令格式的微程序控制器逻辑框图..11.机器数字长为8位含1位符号位;若机器数为FF十六进制;当它分别表示原码、补码、反码和移码时;等价的十进制整数分别是多少12.某机器有5级中断L0—L4; 中断响应次序L0最高;L4最低;现改为中断处理次序从高到低为L0、L3、L4、L1、L2;问:1各级中断处理程序的中断级屏蔽值如何设置..25级中断同时发出中断请求;按更改后次序画出进入各级中断处理程序的过程示意图..0013 计算机组成原理复习思考题答案一.单项选择题1④2①3①4②5③6③7④8③9①10③11③12③13①14②15②16②17②18①19②20③21③22②23②24③25③26②27②28③29①30④31②32③33③34②35③36④37①38③39③40①41③42②二.填空题二.填空题答案:1;41.01 2;-0.101 3;111100.01 4;SRAM;DRAM 5;操作码;地址码6 ;道密度;位密度 7;补码 8;寄存器;存储器 9;内容;部分主存内容 10;随机;顺序 11 ;或;非 12;集中、分布刷新 13;微指令14;1.0111 15;直接相联、组相联、全相联16;内中断;外中断17;地址、数据18;取指令、执行19;触发器mos电容20;磁光型、相变型21;中断服务程序入口22;微操作时间23;栈底不变;栈顶可变 24; +232 ×1-2-10、+2─42 25;软件三简答题见教材..四计算题1. 解:X补=1.10001 -X补=0.01111 Y补=0.11001 -Y补=1.00111X+Y=+0.01010 X-Y 结果发生溢出23.;4.存储面=20个记录面柱面=6000硬盘的存储容量=32600032512B数据传输率=5400/6032512B/s5.⑴5位;9位;2位⑵512块..6.⑴ 4MB ⑵16片 32位地址线作芯片片选选择7.所需芯片总数64K×32÷16K×16= 8片因此存储器可分为4个模块;每个模块16K×32位;各模块通过A15、A14进行2:4译码..8.10.7 ; 2190ns9. 1+215 -1、-1; 2 +1-2-15 、-2-15..10. 151、4、9 位; 2 见教材..11.原码-127、补码 -1、反码0和移码+112.见教材..试卷A一、填空题:每空1分;共15分1、原码一位乘法中;符号位与数值位 ;运算结果的符号位等于 ..2、码值80H:若表示真值0;则为码;若表示真值―128;则为码..3、微指令格式分为型微指令和型微指令;其中;前者的并行操作能力比后者强..4、在多级存储体系中;Cache存储器的主要功能是 ..5、在下列常用术语后面;写出相应的中文名称:VLSI ; RISC ; DMA ; DRAM ..6、为了实现CPU对主存储器的读写访问;它们之间的连线按功能划分应当包括 ; ..7、从计算机系统结构的发展和演变看;近代计算机是以为中心的系统结构..二、单项选择题:每题2分;共40分1、寄存器间接寻址方式中;操作数处于中..A、通用寄存器B、主存C、程序计数器D、堆栈2、CPU是指 ..A、运算器B、控制器C、运算器和控制器D、运算器、控制器和主存3、若一台计算机的字长为2个字节;则表明该机器 ..A、能处理的数值最大为2位十进制数..B、能处理的数值最多由2位二进制数组成..C、在CPU中能够作为一个整体加以处理的二进制代码为16位..D、在CPU中运算的结果最大为2的16次方4、在浮点数编码表示中; 在机器数中不出现;是隐含的..A、基数B、尾数C、符号D、阶码5、控制器的功能是 ..A、产生时序信号B、从主存取出一条指令C、完成指令操作码译码D、从主存取出指令;完成指令操作码译码;并产生有关的操作控制信号;以解释执行该指令..6、虚拟存储器可以实现 ..A、提高主存储器的存取速度B、扩大主存储器的存储空间;并能进行自动管理和调度C、提高外存储器的存取周期D、扩大外存储器的存储空间7、32个汉字的机内码需要 ..A、 8字节B、64字节C、32字节D、16字节8、相联存储器是按进行寻址的存储器..A、地址指定方式B、堆栈指定方式C、内容指定方式D、地址指定方式与堆栈存储方式结合9、状态寄存器用来存放 ..A、算术运算结果B、逻辑运算结果C、运算类型D、算术逻辑运算指令及测试指令的结果状态10、在机器数中;零的表示形式是唯一的..A、原码B、补码C、补码和移码D、原码和反码11、计算机的存储器采用分级方式是为了 ..A、减少主机箱的体积B、解决容量、价格、速度三者之间的矛盾C、保存大量数据方便D、操作方便12、有关Cache的说法正确的是 ..A、只能在CPU以外B、CPU内外都可以设置CacheC、只能在CPU以内D、若存在Cache;CPU就不能再访问主存13、在定点二进制运算中;减法运算一般通过来实现..A、原码运算的二进制减法器B、补码运算的二进制减法器C、补码运算的十进制加法器D、补码运算的二进制加法器14、堆栈常用于 ..A、数据移位B、程序转移C、保护程序现场D、输入、输出15、计算机系统的层次结构从内到外依次为 ..A、硬件系统、系统软件、应用软件B、系统软件、硬件系统、应用软件C、系统软件、应用软件、硬件系统D、应用软件、硬件系统、系统软件16、一个指令周期通常由组成..A、若干个节拍B、若干个时钟周期C、若干个工作脉冲D、若干个机器周期17、在计算机系统中;表征系统运行状态的部件是 ..A、程序计数器B、累加计数器C、中断计数器D、程序状态字18、某虚拟存储器采用页式内存管理;使用LRU页面替换算法;考虑下面的页面访问地址流每次访问在一个时间单位中完成;1、8、1、7、8、2、7、2、1、8、3、8、2、1、3、1、7、1、3、7..假定内存容量为4个页面;开始时为空的;则页面失效次数是 ..A、4B、 5C、6D、719、某一SRAM芯片;其容量是1024×8位;除电源和接地端外;该芯片引脚的最小数目是 ..A、20B、22C、 25D、 3020、下面尾数1位符号位的表示中;不是规格化尾数的是 ..三、简答题:每题5分;共10分1、Cache与主存之间的地址映像方法有哪几种各有何特点2、DRAM存储器为什么要刷新有哪几种常用的刷新方法四、综合题:共35分1、本题7分某机采用微程序控制器;其微程序控制器有18种微操作命令采用直接控制法;即水平型微指令;有8个转移控制状态采用译码形式;微指令格式中的下址字段7位..该机机器指令系统采用4位定长操作码;平均每条指令由7条微指令组成..问:1该微指令的格式中;操作控制字段和判别测试字段各有几位控存的容量是多少字数×字长 4分2该机指令系统共有多少条指令需要多少容量的控存上述的控存是否合适 3分操作控制字段判别测试字段下址字段2、本题12分设浮点数的格式为:阶码4位;包含一位符号位;尾数5位;包含一位符号位;阶码和尾数均用补码表示;排列顺序为:阶符1位阶码3位数符1位尾数4位则按上述浮点数的格式:1若X10=22/64;Y10= —2.75;则求X和Y的规格化浮点数表示形式..6分2求X+Y浮要求用补码计算;列出计算步骤6分3、本题共16分某机字长8位;CPU地址总线16位;数据总线8位;存储器按字节编址;CPU的控制信号线有:MREQ存储器访问请求;低电平有效;R/W读写控制;低电平为写信号;高电平为读信号..试问:1若该机主存采用16K×1位的DRAM芯片内部为128×128阵列构成最大主存空间;则共需多少个芯片若采用异步刷新方式;单元刷新周期为2ms;则刷新信号的周期为多少时间刷新用的行地址为几位 6分2若为该机配备2K×8位的Cache;每块8字节;采用2路组相联映像;试写出对主存地址各个字段的划分标出各个字段的位数;若主存地址为3280H;则该地址可映像到Cache的哪一组 4分3若用4个8K×4位的SRAM芯片和2个4K×8位的SRAM芯片形成24K×8位的连续RAM存储区域;起始地址为0000H;假设SRAM芯片有CS片选;低电平有效和WE写使能;低电平有效信号控制端..试画出SRAM与CPU的连接图;在图上标清楚地址译码连接;数据线、地址线、控制线连接..6分试卷B一、单项选择题:每题1分;共20分1、目前我们所说的个人台式商用机属于 ..A、巨型机B、中型机C、小型机D、微型机2、下列数中最大的数是 ..8 C、9816 D、152103、在小型或微型计算机里;普遍采用的字符编码是 ..A、 BCD码B、 16进制C、格雷码D、 ASCⅡ码4、在下列机器数中;零的表示形式是唯一的..A、原码B、补码C、反码D、原码和反码5、设X补=1.x1x2x3x4;当满足时;X > -1/2成立..A、x1必须为1;x2x3x4至少有一个为1B、x1必须为1;x2x3x4任意C、x1必须为0;x2x3x4至少有一个为1D、x1必须为0;x2x3x4任意6、假定下列字符码中有奇偶校验位;但没有数据错误;采用偶校验的字符码是 ..7、在CPU中;跟踪后继指令地址的寄存器是 ..A、指令寄存器B、程序计数器C、地址寄存器D、状态条件寄存器8、EPROM是指 ..A、读写存储器B、只读存储器C、可编程的只读存储器D、光擦除可编程的只读存储器9、堆栈寻址方式中;设A为累加器;SP为堆栈指示器;MSP为SP指示的栈顶单元..如果进栈操作的动作顺序是A→MSP;SP ―1→SP..那么出栈操作的动作顺序应为 ..A、MSP→A;SP+1→SPB、MSP→A;SP―1→SPC、SP―1→SP;MSP→AD、 SP+1→SP;MSP→A10、下面尾数1位符号位的表示中;不是规格化的尾数的是 ..11、在主存和CPU之间增加cache存储器的目的是 ..A、增加内存容量B、提高内存可靠性C、解决CPU和主存之间的速度匹配问题D、增加内存容量;同时加快存取速度12、CPU主要包括 ..A、控制器B、控制器、运算器、cacheC、运算器和主存D、控制器、ALU和主存13、设变址寄存器为X;形式地址为D;X表示寄存器X的内容;变址寻址方式的有效地址为 ..A、EA=X+DB、EA=X+DC、EA=X+DD、EA=X+D14、信息只用一条传输线 ;且采用脉冲传输的方式称为 ..A、串行传输B、并行传输C、并串行传输D、分时传输15、下述I/O控制方式中;主要由程序实现的是 ..A、PPU外围处理机方式B、中断方式C、DMA方式D、通道方式16、系统总线中地址线的功能是 ..A、用于选择主存单元地址B、用于选择进行信息传输的设备C、用于选择外存地址D、用于指定主存和I/O设备接口电路的地址17、CRT的分辨率额为1024×1024;颜色深度为8位;则刷新存储器的存储容量是 ..A、2MBB、1MBC、8MBD、1024B18、设寄存器位数为8位;机器数采用补码形式含一位符号位..对应于十进制数-27;寄存器内为 ..A、27HB、9BHC、E5HD、5AH19、根据国标规定;每个汉字在计算机内占用存储..A、一个字节B、二个字节C、三个字节D、四个字节20、某一SRAM芯片;其容量为512×8位;考虑电源端和接地端;该芯片引出线的最小数目应为 ..A、23B、25C、50D、19二、填空题:每空1分;共20分1、设X= —0.1011;则X补为 ..2、汉字的、、是计算机用于汉字输入、内部处理、输出三种不同用途的编码..3、数控机床是计算机在方面的应用;邮局把信件自动分拣是在计算机方面的应用..4、计算机软件一般分为和两大类..5、RISC的中文含义是;CISC的中文含义是 ..6、对动态存储器的刷新有两种方式;它们是和 ..7、机器字长16位;表示浮点数时;阶码6位阶符1位;尾数10位数符1位;则浮点补码表示时;最大浮点数是 ;绝对值最小的非0的正数是 ..8、在存储系统的Cache与主存层次结构中;常会发生数据替换问题;此时我们较常使用的替换算法有和等..9、一条指令实际上包括两种信息即和 ..10、按照总线仲裁电路的位置不同;可分为仲裁和仲裁..三、简答题:每题5分;共15分1、CPU中有哪些主要寄存器简述这些寄存器的功能..2、RISC机器具有什么优点;试简单论述..3、计算机存储系统分那几个层次每一层次主要采用什么存储介质其存储容量和存取速度的相对值如何变化四、综合题:共45分1、求十进制数―123的原码表示;反码表示;补码表示和移码表示用8位二进制表示;并设最高位为符号位;真值为7位..本题8分2、基址寄存器的内容为3000H;变址寄存器的内容为02B0H;指令的地址码为002BH;程序计数器存放当前正在执行的指令的地址的内容为4500H;且存储器内存放的内容如下:地址内容002BH 3500H302BH 3500H32B0H 5600H32DBH 2800H3500H 2600H452BH 2500H1、若采用基址寻址方式;则取出的操作数是什么2、若采用变址寻址考虑基址方式;取出的操作数是什么3、若采用立即寻址方式;取出的操作数是什么4、若采用存储器间接寻址不考虑基址方式;取出的操作数是什么5、若相对寻址用于转移指令;则转移地址是多少本题10分3、现有SRAM芯片容量为2K×4位;试用此芯片组成8K×8位的存储器;1、共需要多少这样的芯片 2、要访问此存储器至少需要多少条地址线其中片内寻址需几条本题6分4、某双面磁盘;每面有220道;已知磁盘转速r = 3000转/分..数据传输率为175000B/s..求磁盘总容量..本题6分5、设浮点数x=2_011×0.101100;y=2_010×-0.0110101、计算x+y;阶码与尾数均用补码运算..2、计算x×y;阶码用补码运算;尾数用原码一位乘..本题15分自测试卷A参考答案一、填空题每空1分;共15分1、分开计算;相乘两数符号位的异或值..2、移;补3、水平;垂直4、匹配CPU和主存之间的速度5、超大规模集成电路;精简指令系统计算机;直接存储器存取访问;动态随机读写存储器..6、地址总线;数据总线;读写控制线7、存储器二、单项选择题每题2分;共40分1、b2、c3、c4、a5、d6、b7、b8、c9、d 10、c11、b 12、b 13、d 14、c 15、a 16、d 17、d 18、c 19、a 20、d三、简答题每题5分;共10分1、映像方式有直接映像;全相联映像;组相联映像三种..直接映像是每个主存块只能放到一个唯一对应的Cache块中;实现简单但Cache利用率低;全相联映像是每个主存块可以放到任何一个Cache块中;最灵活但实现的成本代价最大;组相联映像时每个主存块唯一对应一个cache组;但可放到组内任何一个块中;是前两种方式的折中..2、DRAM存储器采用电容存放信息;由于电容漏电;保存信息经过一段时间会丢失;故用刷新保证信息不丢失..常用的刷新方法有集中式刷新和分布式刷新..四、综合题共35分1、本题7分1、操作控制字段18位;判别测试字段3位;控存容量是128×28;2、共16条指令;需112条微指令;控存合适;能满足需要..2、本题共12分1、X和Y的表示为:X 阶码:1111 尾数: 01011 Y 阶码:0010 尾数:101012、①、对阶:Ex―Ey=11.101 保留Ey;X尾数右移3位..②、尾数加:得:11.0110011③、规格化:已经是④、舍入:尾数:11.0110 ⑤、判溢出:无溢出;故结果为:阶码0010 尾数10110 值:―0.1010×223、本题共16分1共需32个芯片;刷新信号周期约为15.6μs;刷新行地址7位;2主存字块标记6位;组地址7位;块内地址3位..地址3280H在Cache的50H组内.. 3连接情况大致如图:自测试卷B参考答案一、单项选择题:每题1分;共20分1、D2、A3、D4、B5、A6、D7、B8、D9、D 10、D11、C 12、B 13、A 14、A 15、B 16、D 17、C 18、C 19、B 20、D二、填空题:每空1分;共20分1、101012、输入码;机内码;字形码3、自动控制;人工智能4、系统软件;应用软件5、精简指令系统计算机;复杂指令系统计算机6、集中式刷新;分布式刷新7、1—2—9×231、 2—41、8、先进先出算法FIFO;近期最少使用算法LRU;9、操作码;地址码 10、集中式; 分布式三、简答题:每题5分;共15分1、CPU有以下寄存器:①指令寄存器IR:用来保存当前正在执行的一条指令..②程序计数器PC:用来确定下一条指令的地址..③地址寄存器AR:用来保存当前CPU所访问的内存单元的地址..④缓冲寄存器DR:<1>作为CPU和内存、外部设备之间信息传送的中转站..<2>补偿CPU和内存、外围设备之间在操作速度上的差别..<3>在单累加器结构的运算器中;缓冲寄存器还可兼作为操作数寄存器..⑤通用寄存器AC:当运算器的算术逻辑单元ALU执行全部算术和逻辑运算时;为ALU提供一个工作区..⑥状态条件寄存器PSW:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容..除此之外;还保存中断和系统工作状态等信息;以便使CPU和系统能及时了解机器运行状态和程序运行状态..2、RISC是精简指令系统计算机;它有以下特点:①选取使用频率最高的一些简。

南邮《计算机组成与结构》期末题库

南邮《计算机组成与结构》期末题库

《计算机组成与结构》习题练习第一章1.某计算机主频为1.2GHz,其指令分为4类,其在基准程序中所占比例及CPI如下表所示,则该机的MIPS数是多少?指令类型多占比例CPIA50%2B20%3C10%4D20%52.程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPI增加到原来的1.2倍,则P在M上的执行时间是多少?3.冯·诺依曼型计算机的主要设计思想是什么?它包括哪些主要组成部分?第二章1.某字长为8位的计算机中,已知整型变量x、y的机器数分别为[x]补=11110100,[y]补=10110000。

若整型变量z=2×x+y/2,则z是多少?(结果用16进制表示)2.若x=103,y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是()。

A. x+yB. –x+yC. x-yD. –x-y3.用海明码对长度为8位的数据进行检错/纠错时,若能纠正一位错,则校验位数至少是几位?4.字长8位,写出下列各整数的原码、反码、补码表示。

(二进制表示)5.用IEEE 32位浮点格式表示如下的数。

(结果用十六进制表示)(1)-1.5(2)384(3)1/166.下列各数使用了IEEE 32位浮点格式,相等的十进制数是多少?(1)C1E0 0000 H(2)3F50 0000 H7.已知x和y(真值),用变形补码计算x+y,同时指出结果是否溢出。

(1)x = 11011,y = 00111(2)x = 11011,y = -10101(3)x = -10110,y = -000018.已知x和y(真值),用变形补码计算x-y,同时指出结果是否溢出。

(1)x = 11011,y = -11111(2)x = 10111,y = 11011(3)x = 11011,y = -10011第三章1. 设有一个具有20位地址和32位字长的存储器,则该存储器能存储个字节的信息。

东南大学计算机组成与结构试卷A1

东南大学计算机组成与结构试卷A1

一.选择题 15*21 从器件角度看,计算机经历了五代变化。

但从系统结构看,至今绝大多数计算机仍属于()计算机。

A 并行B 冯·诺依曼C 智能D 串行2 EEPROM是指()。

A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器3 常用的虚拟存储系统由()两级存储器组成。

A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache4 单级中断系统中,CPU一旦响应中断,立即关闭()标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

A 中断允许B 中断请求C 中断屏蔽D DMA请求5 指令格式中的()字段,用来表征指令的操作特性与功能。

A. 操作码B. 指令字C.数据字D.地址码6 ()的基本任务是按照程序所排的指令序列,从存储器取出指令操作码到控制器中,对指令操作码译码分析,执行指令操作。

A. I/O设备B. 控制器C. 寄存器D. 存储器7 指令的跳跃寻址方式,是指下一条指令的地址由本条指令直接给出,因此,()的内容必须相应改变,以便及时跟踪新的指令地址。

A. 数据寄存器B. 堆栈指示器C. 状态寄存器D. 程序计数器8 以下关于流水线技术的描述中,不正确的是()。

A 就一条指令而言,其执行速度没有加快B 就一条指令而言,其执行速度大大加快C 就程序执行过程的整体而言,程序执行速度大大加快D 适合于大量的重复性的处理9 微程序控制器的基本思想是:将微操作控制信号按一定规则进行编码,形成(),存放到一个只读存储器里。

当机器运行时,一条又一条地读出它们,从而产生全机所需要的各种操作控制信号,使相应部件执行所规定的操作。

A. 微操作B.微程序C.微指令D. 微地址10 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是()。

A 0—64MB B 0—32MBC 0—32MD 0—64M11 寄存器间接寻址方式中,操作数在()。

计算机组成原理与体系结构基础知识试题及

计算机组成原理与体系结构基础知识试题及

计算机组成原理与体系结构基础知识试题及解析计算机组成原理与体系结构基础知识试题及解析一、选择题1. 下面哪个不是计算机中的主要硬件组成部分?A. 中央处理器B. 内存C. 硬盘D. 显卡答案:D解析:显卡是计算机中的辅助硬件组成部分,用于处理图形输出。

而中央处理器、内存和硬盘是计算机的三大核心硬件组成部分。

2. 下面哪个不是计算机存储器的一种?A. 随机存取存储器(RAM)B. 只读存储器(ROM)C. 磁盘存储器D. 闪存存储器答案:C解析:磁盘存储器属于外部存储器,不属于计算机存储器的范畴。

计算机存储器主要包括RAM、ROM和闪存存储器。

3. 下面哪个不属于计算机指令的基本格式?A. 操作码+操作数B. 地址码+操作码C. 操作数+寄存器D. 机器码答案:B解析:计算机指令的基本格式通常为操作码+操作数。

其中操作码表示要执行的操作,操作数则是操作的对象。

地址码+操作码不符合常见的指令格式。

4. 下面哪个不属于计算机中的主要总线?A. 数据总线B. 地址总线C. 控制总线D. 系统总线答案:D解析:系统总线并非计算机中的主要总线,而是由数据总线、地址总线和控制总线组成的总线系统。

5. 下面哪个不是计算机系统中的输入设备?A. 键盘B. 鼠标C. 打印机D. 扫描仪答案:C解析:打印机是计算机系统中的输出设备,而键盘、鼠标和扫描仪属于输入设备。

二、填空题1. 操作系统负责管理计算机的资源,同时提供给用户一个__________的工作环境。

答案:友好2. 在计算机中,字长是指CPU一次能处理的二进制数据的位数,它也是计算机的__________。

答案:基本数据类型3. 计算机内存中保存的数据在计算机断电后会丢失,因此又称为__________。

答案:易失性存储器4. ALU(算术逻辑单元)是计算机中负责执行__________运算的部件。

答案:算术和逻辑5. 程序计数器是CPU中的一个寄存器,用来存储下一条指令的__________。

计算机组成原理与体系结构考试试卷

计算机组成原理与体系结构考试试卷

计算机组成原理与体系结构考试试卷(答案见尾页)一、选择题1. 计算机组成原理的主要研究对象是什么?A. 计算机的指令集B. 计算机的硬件组成及其工作原理C. 操作系统的工作原理D. 计算机网络的工作原理2. 下列哪个部件是计算机的核心部件,负责执行程序指令?A. CPUB. 内存C. 显卡D. 硬盘3. 在冯·诺依曼体系结构中,以下哪个不是必要的组成部分?A. 输入设备B. 输出设备C. 控制单元D. 数据总线4. 计算机的存储系统通常包括哪几个层次?A. 缓存B. 主存C. 外存D. 以上都是5. 在计算机组成原理中,常用的数据表示方法有哪些?A. 原码B. 补码C. 反码D. 移码6. 以下哪个是计算机的输入/输出设备?A. 键盘B. 显示器C. 打印机D. 网络接口卡7. 在计算机组成原理中,CPU的主要功能是什么?A. 存储数据B. 进行算术运算和逻辑运算C. 控制和管理计算机其他部件D. 传输数据8. 下列哪种存储器具有最快的读写速度?A. RAMB. 硬盘C. 缓存D. CD9. 在计算机组成原理中,中断是指什么?A. 计算机在执行程序时,由于某些紧急事件需要立即处理,而暂时中止当前程序的执行过程B. 计算机在执行程序时,由于某些紧急事件需要立即处理,而将程序的执行顺序暂时改变C. 计算机在执行程序时,由于某些紧急事件需要立即处理,而将程序的执行状态暂时保存D. 计算机在执行程序时,由于某些紧急事件需要立即处理,而将程序的执行内容暂时复制到另一个部件10. 在计算机组成原理中,为了提高计算机的性能,通常会采用多种技术手段,如并行处理、流水线技术等。

以下哪种技术不是常见的提高计算机性能的技术手段?A. 多核处理器B. 缓存技术C. 串行通信D. 异步I/O11. 计算机组成原理的主要内容包括哪些?A. 信息的表示与存储B. 控制器的设计与实现C. 总线与接口技术D. 操作系统的基本原理E. 以上都是12. 下列哪个部件不属于计算机的中央处理器(CPU)?A. 寄存器B. 运算器C. 控制器D. 缓存E. 输入/输出设备13. 在冯·诺依曼体系结构中,计算机由哪五个主要部分组成?A. 输入设备、输出设备、控制器、算术逻辑单元、内存B. 输入设备、输出设备、运算器、内存、外部存储器C. 输入设备、输出设备、控制器、算术逻辑单元、内存D. 输入设备、输出设备、运算器、内存、硬盘E. 输入设备、输出设备、控制器、内存、缓存14. 以下哪个不是计算机内部的信息表示方式?A. 原码B. 补码C. 反码D. ASCII码E. 二进制编码15. 在计算机组成原理中,通常使用哪种寻址方式来访问内存中的数据?A. 索引寻址B. 间接寻址C. 直接寻址D. 寄存器寻址E. 堆栈寻址16. 计算机的存储系统通常分为哪两部分?A. 主存储器B. 辅助存储器C. 随机存取存储器D. 磁盘存储器E. 光盘存储器17. 在输入/输出(I/O)系统中,中断的作用是什么?A. 提高系统的运行效率B. 实现多任务处理C. 允许计算机在等待I/O操作完成时继续执行其他任务D. 增加I/O设备的利用率E. 以上都是18. 在计算机组成原理中,为了提高指令的执行速度,通常会采用哪种技术?A. 流水线技术B. 哈希技术C. 缓存技术D. 动态调度技术E. 以上都是19. 以下哪个是计算机的输入设备?A. 显示器B. 键盘C. 打印机D. 扬声器E. 数字相机20. 在计算机体系结构中,超标量处理器的主要特点是什么?A. 支持分支预测B. 提高指令流水线的执行速度C. 增加寄存器数量D. 支持浮点运算E. 减少指令周期21. 在计算机组成原理中,以下哪个不是计算机的基本逻辑电路?A. 与门B. 或门C. 异或门D. 触发器E. 计数器22. 计算机的存储系统通常包括哪几个部分?A. 寄存器B. 缓存C. 主存储器D. 辅助存储器E. 高速缓冲存储器F. 以上都是23. 在计算机体系结构中,以下哪个是用于解释指令执行过程的概念?A. 指令集B. 指令流水线C. 数据通路D. 控制单元E. 以上都不是24. 下面关于冯·诺依曼结构的描述,哪个是正确的?A. 存储器只用于存储数据和指令B. 控制单元负责解释指令并控制整个计算机系统C. 输入/输出设备只能位于计算机的主板上D. 堆栈是用于数据存储的E. 以上都不对25. 在计算机组成原理中,以下哪个是用于表示字符的编码方式?A. ASCII码B. 汉字编码C. 国际码D. 以上都是E. 以上都不是26. 计算机的指令集是指什么?A. 计算机能够执行的全部指令的集合B. 计算机内部所有硬件部件的总和C. 计算机程序的集合D. 计算机内存中的数据集合E. 以上都不是27. 在计算机体系结构中,以下哪个是用于提高指令执行效率的技术?A. 流水线技术B. 循环展开技术C. 指令乱序执行D. 以上都是E. 以上都不是28. 计算机组成原理中的“存储程序”概念是由谁提出的?A. 图灵B. 冯·诺依曼C. 比尔·盖茨D. 以上都不是E. 以上都是29. 在计算机组成原理中,以下哪个是用于描述计算机系统各部件之间连接方式的模型?A. 系统总线B. 数据总线C. 控制总线D. 以上都是E. 以上都不是30. 计算机组成原理的主要目的是什么?A. 计算机内部电路的设计与优化B. 计算机硬件的逻辑设计C. 描述计算机硬件系统的组成和工作原理D. 计算机软件的开发与维护31. 在冯·诺依曼体系结构中,以下哪个部分不是必需的?A. CPUB. 内存C. 磁盘D. 输入输出设备32. 在计算机组成原理中,存储器的编址单位通常是:A. 字节B. 字C. 块D. 位33. 下列哪个部件不属于CPU的内部组成部分?A. 寄存器B. 指令寄存器C. 数据寄存器D. 输出缓冲器34. 在计算机的存储系统中,缓存通常位于哪个层次?A. L1缓存B. L2缓存C. 主存D. 硬盘35. 在计算机组成原理中,以下哪个概念是指CPU一次能处理的二进制数据的位数?A. 字长B. 总线宽度C. 主频D. 进程数36. 在冯·诺依曼体系结构中,程序和数据通常存储在哪里?A. RAMB. 硬盘C. ROMD. CD37. 在计算机组成原理中,以下哪个设备不是输入设备?A. 键盘B. 鼠标C. 打印机D. 显示器38. 在计算机组成原理中,以下哪个术语描述了CPU执行指令的速度?A. 主频B. 延迟C. 吞吐量D. 时序39. 在计算机的存储系统中,RAM的特点是什么?A. 速度快,但断电后数据会丢失B. 速度慢,但断电后数据不会丢失C. 速度快,断电后数据不会丢失D. 速度慢,断电后数据会丢失二、问答题1. 远程通信模块:如Wi-Fi、蓝牙等,用于与远程设备通信。

计算机组成原理期中测试试卷一(含题目和答案)

计算机组成原理期中测试试卷一(含题目和答案)

版权所有-中职教学资源网第一章微型计算机组成概述教学检测卷(本卷满分300分,考试时间120分钟)一、填空题(每空2分,45空,共90分)1.微型计算机从外观看主要由____主机___、显示器、键盘、鼠标、音箱等部件组成。

2.微型计算机中的核心部件是_____主板____,它是一块多层印制电路板,上面布满了各种插槽、接口和电子元件等。

3.决定微处理器性能指标主要有____主频____和__字长___________。

4.目前的微型计算机的主板大多采用___内在条__________(SIMM)结构,该结构的主板上提供与欧内存插槽及内存条。

5.微型计算机的各组成部件就是通过___总线______相互连接而形成计算机系统的。

6.外存中的信息必须被调入___内存__________后才能为_____CPU________使用。

7.VGA接口主要用于连接______显示设备______。

8.CPU和主存、外围设备之间通过总线进行连接的逻辑部件称为_____接口________。

9.在大、中型机中的数据输入/输出传送控制方式一般为____I/O通道_________方式。

10.当1/0设备的操作时间是固定不变时,CPU不需要测试设备状态,按规定时间直接访问设备的数据传送方式称为_____同步方式________。

11.在程序中断方式中,CPU每次执行中断服务程序前总要保护断点、保存现场,执行完中断服务程序返回现行程序之前又要____返回断点_________和____恢复现场____。

12.1/0接口中一般包括数据输入寄存器、__数据输出寄存器____、控制寄存器、___状态寄存器____和中断控制逻辑。

地址寄存器13.光盘按读/写方式分为___只读型______光盘、一次写入型光盘和____可重写____光盘三类。

14.大型计算机系统中的独立型通道一般分为字节多路通道、选择通道和_____数组多路________通道。

计算机组成原理考试试卷

计算机组成原理考试试卷

计算机组成原理考试试卷一、选择题(每题2分,共20分)1. 在计算机系统中,CPU指的是什么?A. 中央处理器B. 存储器C. 输入设备D. 输出设备2. 计算机的存储器分为哪两大类?A. 内部存储器和外部存储器B. 只读存储器和随机存取存储器C. 静态存储器和动态存储器D. 硬盘存储器和固态存储器3. 以下哪个是计算机的输入设备?A. 打印机B. 鼠标C. 显示器D. 键盘4. 计算机的指令执行过程通常包括哪几个步骤?A. 取指令、分析指令、执行指令B. 存储指令、分析指令、执行指令C. 取指令、存储指令、执行指令D. 分析指令、存储指令、执行指令5. 以下哪个是计算机的输出设备?A. 硬盘B. 打印机C. 扫描仪D. 键盘6. 计算机的总线分为哪几种类型?A. 数据总线、地址总线、控制总线B. 内部总线、外部总线C. 串行总线、并行总线D. 逻辑总线、物理总线7. 计算机的存储器的容量通常用哪个单位来表示?A. 位B. 字节C. 赫兹D. 毫秒8. 计算机的内存条通常指的是什么类型的存储器?A. 只读存储器B. 随机存取存储器C. 缓存存储器D. 辅助存储器9. 在计算机系统中,操作系统的主要作用是什么?A. 管理计算机硬件资源B. 执行用户程序C. 提供用户界面D. 存储数据10. 计算机的CPU中,ALU指的是什么?A. 算术逻辑单元B. 地址逻辑单元C. 应用逻辑单元D. 辅助逻辑单元二、填空题(每空1分,共10分)11. 计算机的五大基本部件包括________、________、存储器、输入设备和输出设备。

12. 计算机的指令系统包括指令格式和________。

13. 在计算机系统中,________是用于存储程序和数据的部件。

14. 计算机的CPU由________和控制单元组成。

15. 计算机的存储器的存储单元地址从________开始。

三、简答题(每题5分,共20分)16. 简述计算机指令的执行过程。

计算机组成与结构_试题及答案(2套)[1]

计算机组成与结构_试题及答案(2套)[1]
8、在存储系统的Cache与主存层次结构中,常会发生数据替换问题,此时我们较常使用的替换算法有和等。
9、一条指令实际上包括两种信息即和。
10、按照总线仲裁电路的位置不同,可分为仲裁和仲裁。
三、简答题:(每题5分,共15分)
1、CPU中有哪些主要寄存器?简述这些寄存器的功能。
2、RISC机器具有什么优点,试简单论述。
(3)若用4个8K×4位的SRAM芯片和2个4K×8位的SRAM芯片形成24K×8位的连续RAM存储区域,起始地址为0000H,假设SRAM芯片有CS#(片选,低电平有效)和WE#(写使能,低电平有效)信号控制端。试画出SRAM与CPU的连接图,在图上标清楚地址译码连接,数据线、地址线、控制线连接。(6分)
A、一个字节B、二个字节C、三个字节D、四个字节
20、某一SRAM芯片,其容量为512×8位,考虑电源端和接地端,该芯片引出线的最小数目应为。
A、23 B、25 C、50 D、19
二、填空题:(每空1分,共20分)
1、设X=—0.1011,则[X]补为。
2、汉字的、、是计算机用于汉字输入、内部处理、输出三种不同用途的编码。
3、计算机存储系统分那几个层次?每一层次主要采用什么存储介质?其存储容量和存取速度的相对值如何变化?
四、综合题:(共45分)
1、求十进制数―123的原码表示,反码表示,补码表示和移码表示(用8位二进制表示,并设最高位为符号位,真值为7位)。(本题8分)
2、基址寄存器的内容为3000H,变址寄存器的内容为02B0H,指令的地址码为002BH,程序计数器(存放当前正在执行的指令的地址)的内容为4500H,且存储器内存放的内容如下:
1、寄存器间接寻址方式中,操作数处于()中。
A、通用寄存器B、主存C、程序计数器D、堆栈

计算机组成与结构第1阶段练习题

计算机组成与结构第1阶段练习题

计算机组成与结构第1阶段练习题江南大学现代远程教育第一阶段练习题考试科目:《计算机组成与结构》第一章至第三章(总分100分)学习中心(教学点)批次:层次:专业:学号:身份证号:姓名:得分:一、单项选择题(本题共10小题,每小题2分,共20分)1、计算机系统应包括(C)。

A、运算器、存储器、控制器B、主机与外部设备C、硬件系统与软件系统D、系统软件与应用软件2、关于冯诺依曼计算机,下列叙述不正确的是(C)A、计算机硬件由控制器、运算器、存储器、输入设备、输出设备五部分组成。

B、数据和程序在计算机中都用二进制数表示,且存放于计算机的存储器这中。

C、冯诺依曼计算机是一种虚拟计算机系统。

D、目前的大多计算机还是基于冯诺依曼计算机的。

3、将高级语言源程序转化目标程序的过程是(B)。

A、汇编B、编译C、解释D、译码4、在下列机器数中,那种表示方式中零的表示形式是唯一的(C)。

A、原码B、反码C、补码D、都不是5、反映计算机基本功能的是(C)。

A、操作系统B、系统软件C、指令系统D、数据库系统6、若十进制数据为137.5则其八进制数为(B)。

A、89.8B、211.4C、211.5D、1011111.1017、若用双符号位,则发生正溢的特征是:双符号位为(A)。

A、01B、00C、10D、118、原码加减交替除法又称为不恢复余数法,因此(D)。

A、不存在恢复余数的操作B、当某一步余数为负时,做恢复余数的操作C、当某一步运算不够减时,做恢复余数的操作D、仅当最后一步余数为负时,做恢复余数的操作9、如8位定点整数10000000,若它的数值等于-128,则采用的是(D)。

A、原码B、移码C、反码D、补码10、N+1位定点整数的补码表示的范围是(A)。

A、-2N和2N-1B、-2N+1和2N+1-1C、-2N-1和2N-1D、-2N+1-1和2N+1-1二、填空题(本题共5小题,每空1分,共10分)1、计算机系统结构最重要的两个评价标准:__性能_和__成本_。

计算机组成与结构期末考试复习题及参考答案-高起本

计算机组成与结构期末考试复习题及参考答案-高起本

《计算机组成与结构》复习题一、选择题1.按照冯.诺依曼提出的计算机结构,下列不属于计算机组成部件的是( )。

A. 操作系统B.控制器C. 运算器D. 存储器2.ALU的功能是( )。

A.存储数据和指令B.进行算术和逻辑运算C.只能进行算术运算D.控制计算机各部件完成执行过程3.下列对于IEEE754标准描述错误的是( )。

A. IEEE754是计算机浮点数标准B. IEEE754标准有数符、阶码和尾数三部分构成C. IEEE754标准分为32位浮点数和64位浮点数格式D. IEEE754是计算机整数标准4.定点补码加法运算中,下列( )表明运算结果必然发生了溢出。

A.双符号位相同B.双符号位不同C.异号数相加D.同号数相加5.和外存储器相比,内存储器的特点是( )。

A.容量大、速度快、成本低 B.容量大、速度慢、成本高C.容量小、速度快、成本高 D.容量小、速度快、成本低6.下列存储器中,存储速度最慢的是( )。

A.寄存器B. cacheC. SRAMD. 硬盘7.下列存储器中,属于易失性存储器的是( )。

A. E2PROMB. ROMC. RAMD. CDROM8.下列关于半导体存储器的描述错误的是( )。

A. SRAM称为静态随机存储器B. DRAM称为静态随机存储器C. DRAM称为动态随机存储器D. DRAM需要刷新操作以保持数据9.相联存储器是指按( )进行寻址的存储器。

A.地址指定方式 B.堆栈存取方式C.内容指定方式 D.地址指定方式与堆栈存取方式结合10.Cache和主存组成的存储层次中,由( )完成地址转换。

A.操作系统B.CPUC.相联存储器D.内存11.中央处理器(CPU)包含( )。

A.运算器 B.控制器C.运算器、控制器和cache D.运算器、控制器和主存储器12.下列对于寻址方式错误的是( )。

A. 基址寻址将基址寄存器的内容与指令中的偏移量相加得到操作数有效地址B. 只有数据才能利用寻址方式进行寻址,指令不可以C. 操作数可以在寄存器中也可以在内存中D. 间接寻址中操作数在内存中13. CPU中用于存放当前正在执行的指令的寄存器是( )。

计算机组成与结构_试题及答案(2套)[1]

计算机组成与结构_试题及答案(2套)[1]

寄存器内为 。
A、27H
B、9BH
C、E5H
D、5AH
19、根据国标规定,每个汉字在计算机内占用 存储。
A、一个字节 B、二个字节 C、三个字节 D、四个字节
20、某一SRAM芯片,其容量为512×8位,考虑电源端和接地端,该芯 片引出线的最小数目应为 。
A、23 B、25 C、50 D、19
二、填空题:(每空1分,共20分)
2、基址寄存器的内容为3000H,变址寄存器的内容为02B0H,指令的地 址码为002BH,程序计数器(存放当前正在执行的指令的地址)的内容 为4500H,且存储器内存放的内容如下:
地址
内容
002BH
3500H
302BH
3500H
32B0H
5600H
32DBH
2800H
3500H
2600H
452BH
阶符(1位) 阶码(3位) 数符(1位) 尾数(4位)
则按上述浮点数的格式:
(1)若(X)10=22/64,(Y)10= —2.75,则求X和Y的规格化浮点数 表示形式。(6分)
(2)求[X+Y]浮(要求用补码计算,列出计算步骤)(6分)
3、(本题共16分)某机字长8位,CPU地址总线16位,数据总线8位, 存储器按字节编址,CPU的控制信号线有:MREQ#(存储器访问请 求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读 信号)。试问:
A、读写存储器
B、只读存储器
C、可编程的只读存储器
D、光擦除可编程的只读存储器
9、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示 的栈顶单元。如果进栈操作的动作顺序是(A)→MSP,(SP) ―1→SP。那么出栈操作的动作顺序应为 。

计算机组成与结构习题及答案

计算机组成与结构习题及答案

第一章:概述一、选择题1.完好的计算机系统应包括__ ___。

A. 运算器、存储器、控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统2.至今为止,计算机中的所有信息仍以二进制方式表示的理由是_ __。

A. 节约元件B. 运算速度快C. 物理器件的性能决定D. 信息处理方便3.从系统构造看,至今绝大多数计算机仍属于__ __型计算机。

A. 并行B. 冯.诺依曼C. 智能D. 实时处理4.计算机外围设备是指__ ___。

A. 输入/输出设备B. 外存储器C. 远程通讯设备D. 除CPU和内存以外的其他设备5.在微型机系统中,外围设备通过___ ___与主板的系统总线相连接。

A. 适配器B. 译码器C. 计数器D. 存放器6.冯·诺依曼机工作的根本方式的特点是__ ____。

A. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存贮器按内容选择地址7.微型计算机的开展一般是以_____技术为标志。

A. 操作系统B. 微处理器C. 磁盘D. 软件8.以下选项中,___ ___不属于硬件。

A. CPUB. ASCIIC. 内存D. 电源9.对计算机的软、硬件进展管理是__ ____的功能。

A. 操作系统B. 数据库管理系统C. 语言处理程序D. 用户程序10.下面的四个表达中,只有一个是正确的,它是____。

A.系统软件就是买的软件,应用软件就是自己编写的软件B.外存上的信息可以直接进入CPU被处理C.用机器语言编写的程序可以由计算机直接执行,用高级语言编写的程序必须经过编译〔解释〕才能执行D.假如说一台计算机配置了FORTRAN语言,就是说它一开机就可以用FORTRAN 语言编写和执行程序答案:1.D 2C. 3.B. 4.D. 5.A. 6B 7.B 8. B 9. A 10. C二、判断题1.在微型计算机广阔的应用领域中,会计电算化应属于科学计算应用方面。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
7. Cache 技术中映像方法是基础,虚拟存储器技术中分页与分段管理方法是基 础。 答:对。
8. Cache 的性能指标是速度,主存的性能指标是性价比,虚拟存储器的性能指 标是容量。 答:错。Cache 的性能指标是其命中率;主存的性能指标是其存储容量、存取时 间、存储周期和存储器带宽;虚拟存储器的性能指标是主存的命中率。
16 NOT LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT JPNZ0 JPNZ1 JPNZ2 XX 是
17 JPNZ0 LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT JPNZ0 JPNZ1 JPNZ2 XX 是
8 MVAV6 LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT
9 NOT LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 LDAC0
命否是是否是否是是是 中?
5
接上表
访问顺序:11
数据路径整体:(4 分)
4
四、下列代码段运行在采用相ห้องสมุดไป่ตู้简单 CPU 的计算机上,它包含一个 1K 大小的相 联 CACHE,该 CACHE 映像单位为 4B,运行前 CACHE 为空。求此段代码运行 2 轮 时 CACHE 的命中率。(10 分) 0000:LDAC 44B0 0003: MVAC 0004: MOVR 0005: INAC 0006: MVAC 0007: NOT 0008: JPNZ 0004 44B0: 0F
(1 分)
3
[X]浮=1 01111101 01110110000000000000000 (2 分)
三、某 CPU 与非常简单 CPU 具有相同的寄存器及存储器容量配置,其指令集如
下:
指令
指令码
操作
LDAC
00AAAAAA
ACM[AAAAAA]
STAC
01AAAAAA
M[AAAAAA]AC
ADD
JPNZ0 LDAC0 LDAC1 LDAC2 MVAV3 OF
JPNZ1 LDAC0 LDAC1 LDAC2 MVAV3 OF
XX XX
XX XX
XX XX
MOVR MOVR
INAC INAC
MVAV6 MVAV6 NOT NOT
JPNZ0 JPNZ1 JPNZ2 XX
JPNZ0 JPNZ1 JPNZ2 XX
MVAV3 LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX
MOVR LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX
XX XX XX
MOVR
INAC
MVAV6 NOT
7 INAC LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT
11 0111111 + 11 1011000
11 0010111
[x-y]补= 10010111
x-y=(-1101001)2=(-105)10
说明:数据表示:2 分;计算∶2 分;最终结果 1 分。
-100
2.说明 IEEE 754 单精度浮点数表示的数值范围,并将 X = -101.110112 用 IEEE 754 单精度浮点数格式表示。
18 JPNZ1 LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT JPNZ0 JPNZ1 JPNZ2 XX 是
19 JPNZ2 LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT JPNZ0 JPNZ1 JPNZ2 XX 是
答:执行上述代码过程中 CACHE 的状态如下表:
访问顺序:1 2
3
4
5
6
数据
C A C H E
LDAC0 LDAC0 LDAC1 LDAC2 MVAV3
LDAC1 LDAC0 LDAC1 LDAC2 MVAV3
LDAC2 LDAC0 LDAC1 LDAC2 MVAV3
0F LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX
5. 主存仅由 SRAM 和 DRAM 两种半导体存储器组成,它们都是易失性存储器,所 以一旦断电,再开机仅能由硬盘直接启动执行。 答:错。主存是由 DRAM 和 ROM 两种半导体存储器组成。DRAM 是易失性存储器,
1
仅用于存储执行或待执行的程序和数据;ROM 是非易失性存储器,用来存放软硬 系统之间的映像程序,包括系统自检与启动引导等。
计算机组成与结构
一、判断下列各题对错,对,不需要说明原因;错,请给出正确说明(每题 4 分, 共 40 分)。 1.在处理器(CPU)的数据路径上流动的信息分别是指令、操作数和地址,它们 并不是同时在数据路径上流动,而是分时流动的。 答:对。
2. 指令操作的对象是操作数,但在指令中仅给出操作数的地址;需要用此地址 直接寻找操作数。 答:错。指令中给出的地址是形式地址,需要根据指令中给出的寻址方式,将 此形式地址转换成实际地址,然后用实际地址去寻找操作数。
答:转换过程如下图所示:(8 分)

偏移量
逻辑地址 4010: 0100 0000 0001 0000
F 0 00 1
2
01
3 4 10
VC
1 10
1 01 1 00
D
0
0
0 帧号
页表
10 0000 0001 0000
物理地址
说明:MMU 查页表首先查看有效位 V 是否为 1,是,则进行地址转换,并修 改计数值;否,则产生缺页中断。(2 分)
612 5342 53 4 2 5 3 4 7 8 R4 R10 R1 5 R2 R10 R1 5 R2 R10 R1 5 R2 R10 R5 R10
6 125 34 2 5 3 4 2 5 3 4 78
8
10AAAAAA
ACAC+M[AAAAAA]
AND
11AAAAAA
ACACM[AAAAAA]
请为该 CPU 设计数据路径(包括 ALU),并写出执行上述每条指令的 RTL 代码(取 指过程的 RTL 代码只写一遍)。(本题 15 分,数据路径 8 分,RTL 代码 7 分)
答: RTL 代码:(7 分)
FETCH1:ARPC FETCH2:DRM,PCPC+1 FETCH3:IRDR[7..6],ARDR[5..0] LDAC1:DRM LDAC2:ACDR STAC1:DRAC STAC2:MDR ADD1:DRM ADD2:ACAC+DR AND1:DRM AND2:ACACDR
数据路径之 ALU 部分:(4 分)
否是
12 JPNZ2 LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT JPNZ0 JPNZ1 JPNZ2 XX 是
13 MOVR LDAC0 LDAC1 LDAC2 MVAV3 OF XX XX XX MOVR INAC MVAV6 NOT JPNZ0 JPNZ1 JPNZ2 XX 是
答:重新排序指令后的最终代码:(7 分) 6:R4R4+R5 1:R102(=3-1) 2:R1R1+R2 5:IF(R100)THEN GOTO 2 3:R2R1+R3 4:R10R10-1 7:R5R4+R6 8: R10R10+1
重新排序指令后的执行过程: (8 分)
T1 T2 T3 T4 T5 T6 T7 T8 T9 T10 T11 T12 T13 T14 T15 T16 T17 T18 6125 3425 34 2 5 3 4 7 8
2
二、计算题(每题 5 分,共 10 分)
1. 已知 x=-65,y=+40,用符号补码计算 x-y。注意:n+1=8。
解:[x]补=[-65]补=[-1000001]补=10111111; [y]补=[+40]补=[+0101000]补=00101000 [-y]补=11011000 [x-y]补=[x]补+[-y]补=11 0111111+11 1011000
命中率=15/19=79%
五、已知基于相对简单 CPU 的计算机系统配有 16KB 的物理内存,采用分页方式 管理虚拟存储空间,页大小为 4KB。当前内存的使用状况如下所示:
帧3
未使用
页4
6
页2
帧2
帧1
帧0
现在 CPU 要访问 4010 地址单元,请画图说明 MMU 如何实现将 CPU 输入的逻 辑地址转换成物理地址。(10 分)
6. Cache 技术解决存储器系统的速度问题,虚拟存储器技术解决存储器系统的 容量问题,所以主存可以不要。 答:错。主存是多层存储器系统的核心层,是保证处理器正常执行程序的基础 设施。引入 Cache 技术是为了在主存速度的基础上提高速度,引入虚拟存储器 技术也是为了在主存容量的基础上扩充容量。离开了主存这一基础,就无法实 现速度的提高和容量的扩充。
3. 指令集结构(ISA)包含了指令集和处理器内部的所有寄存器。
答:错。ISA 包含的内容是:指令集(指令格式、类型、寻址方式等) 、处理器 内部可供程序员编程使用的寄存器及与存储器交互的接口信息(地址与数据位 数)。
4. 从内存中读取指令和读取操作数的过程相同,只是地址来源不同以及读出后 存放的去处不同。 答:对。
六、下列代码将在采用三段流水线(取指、译码并读取寄存器、执行并存结果) 的 RISC 处理器上执行。
相关文档
最新文档