74ls90引脚图及功能

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

74LS90功能:十进制计数器(÷2 和÷5)

原理说明:本电路是由4 个主从触发器和用作除2 计数器及计数周期长度为除5 的3 位2 进制计数器所用的附加选通所组成。有选通的零复位和置9 输入。

为了利用本计数器的最大计数长度(十进制),可将B 输入同QA 输出连接,输入计数脉冲可加到输入A 上,此时输出就如相应的功能表上所要求的那样。

LS90 可以获得对称的十分频计数,办法是将QD 输出接到A 输入端,并把输入计数脉冲加到B 输入端,在QA 输出端处产生对称的十分频方波。

真值表:

4 L H L L

5 H L L L

6 H L L H

7 H L H L

8 H L H H

9 H H L L

注1:对于BCD(十进)计数,输出QA 连到输入B 计数注2:对于5-2 进制计数,输出QD 连到输入A 计数

图1 74LS90引脚图

图2 74LS90逻辑图

Symbol

符号

Parameter 参数最小典型最大VCC Supply Voltage 电源电压 4.755 5.25 VIH High Level Input Voltage输入高电平电压2--

VIL LOW Level Input Voltage 输入低电平电压--0.8 IOH HIGH Level Output Current高电平输出电流---0.4 IOL LOW Level Output Current低电平输出电流--8

fCLK Clock Frequency (Note 5)时钟频率A to QA0-32

B to QB0-16

交流电气特性:

应用电路:

图3 74LS90脉冲发生器电路图图4 简单的计数器电路(接受任何TTL兼容逻辑信号)

相关文档
最新文档