数字电子技术基础模拟试题及答案(二)
数字电子技术基础(2、3、4、5组答案)

第二组:计算题一、(本题20分)逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。
二、(本题25分)试用与非门设计一个三人表决组合逻辑电路(输入为A 、B 、C ,输出为F),要求在A 有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F 一定等于1,2、A 、B 、C 中有两2个以上等于1,则输出F=1。
试:(1)写出表决电路的真值表;(2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。
A BF11&&&CD三、(本题30分)已知逻辑电路图及C脉冲波形,试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出Q0,Q1的波形(设Q0,Q1的初始状态均为“0”)。
四、(本题25分)由555集成定时器组成的电路如图1 所示。
已知电容C =100μF ,输入I u 和输出O u 的波形如图2 所示。
试 (1) 说明由555 集成定时器和R 、C 组成的是何种触发器(单稳态、 双稳 态、 无稳态),(2) 对应输入I u 和输出 O u 的波形画出电容C 的电压波形图 ,(3)求电阻R 的值。
图2答案:见下图第三组:计算题一、(本题20分)试写出图示逻辑电路的逻辑表达式,并化为最简与或式。
二、(本题25分)时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。
(1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能;答:(1) D0 = Q0Q1 , D1 = Q0 Q1 ; (2)00→10→01(3)三进制移位计数器三、(本题30分)由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 kΩ,C =5μF 。
(1)说明电路的功能;(2)计算电路的周期和频率 答:(1)多谐振荡器电路 (2)T 1=0.7(R 1+R 2)C=0.7*200*103*50*10-6=7s T 2=0.7R 2C=0.7*100*103*50*10-6=3.5sCR R CCu o四、(本题25分)用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。
数字电子技术模拟试题2答案

《数字电子技术》模拟试题2 答案一、填空题(每空1分,共计30分)1. 45.75 2D.C 10001111.00101100 143.752. 只要有一个 不3. 2n 相邻4. 输入级 倒相级 输出级5. 输出高、低电平 二进制译码器 二-十进制译码器 显示译码器6. 数值比较器7. RS 触发器 JK 触发器 D 触发器 T 触发器 8. 当前输入信号 原来的状态 9. 同步 异步10. 波形变换 脉冲整形 脉冲鉴幅11. 模-数转换器(D/A 转换器) ()m a x 2i s f f ≥ 采样(取样) 二、判断题(每题1分,共10分) T F T T F T F T T F 三、化简题(每题6分,共12分)1、()()C B A C B A C B A Y ++⋅++⋅++=()CB AC B C B A A BC C B A C B A +=++=++⋅+=2、AC BC B A Y ++= ()∑=+++++=7532,,,m m m m A B C C B A A B C BC A BC A C B A则 AC B A Y +=四、分析与设计(第1题18分,第2题18分,第3题12分,共 48 分) 1、解:(1)写出输出逻辑函数式()()ABCC B A C B A C B A C B A C B A C B A Y +++=⊕+⊕=⊕⊕=(2)列逻辑函数真值表(3)分析逻辑功能A 、B 、C 三个输入变量中,有奇数个 1时,输出为 1,否则输出为 0。
因此,图示电路为三位判奇电路,又称奇校验电路。
2、解: ① 写方程组: 驱动方程:状态方程:将驱动方程代入JK 触发器的特性方程 中,得到电路的状态方程:nn n Q K Q J Q +=+1100==K J nQ K J 011==nn Q Q K J 0122==nn Q Q 010=+nn n Q Q Q 1011⊕=+nnnn Q Q Q Q 20112⊕=+同步时序电路,时钟方程省去。
数字电子技术基础试题二及答案共十页 - 副本

《数字电子技术》试卷(二)一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
2.将2004个“1”异或起来得到的结果是()。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL 器件输入脚悬空相当于输入()电平。
5.基本逻辑运算有: ()、()和()运算。
6.采用四位比较器对两个四位数比较时,先比较()位。
7.触发器按动作特点可分为基本型、()、()和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用()触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
10.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。
11.数字系统按组成方式可分为、两种;12.两二进制数相加时,不考虑低位的进位信号是()加器。
13.不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。
15.计数器按CP 脉冲的输入方式可分为___________和___________。
16.触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用___________、___________、___________等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有个稳态,它可存储位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
20.把JK 触发器改成T 触发器的方法是。
21.N 个触发器组成的计数器最多可以组成进制的计数器。
22.基本RS 触发器的约束条件是。
23.对于JK 触发器,若K J ,则可完成T 触发器的逻辑功能;若K J ,则可完成 D 触发器的逻辑功能。
(完整版)数字电子技术基础模拟试题及答案完整

四.分析题(24 分)
五.应用题(43 分)
1.请用 74LS138 设计一个三变量的多数表决电路。具体要求如下: (1)输入变量 A、B、C 为高电平时表示赞同提案 (2)当有多数赞同票时提案通过,输出高电平 74LS138 的逻辑功能及引脚图如下:
三.计算题(8 分) 1、在如图所示电路中,Ucc=5V,UBB=9V,R1=5.1kΩ, R2=15kΩ,Rc=1kΩ,β=40,请计算 UI
分别为 5V,0.3V 时输出 UO 的大小?。
学号
年级、 班
专业
系名
a.“101” b.“100” c.“011” d.“000”
姓名
2.已知一个 8 位权电阻 DAC 系统的参考电源 UREF= -16V,转换比例系数 2RF 为 1。当输 R
姓名
学号
三(本大题 2 小题每小题 4 分共 8 分) 1 结果正确 1 分,步骤正确 3 分,参考结果如下:
UI=5V,UO≈0.3V UI=0.3V,UO≈5V
2 结果正确 1 分,步骤正确 3 分,参考结果如下:UO=3V 四(本大题 2 小题每小题 12 分共 24 分)
1.(1)Y Y2Y3Y4 AABC • B ABC • C ABC(4 分)
1”,LD =0 并保持,请画出在两个 CP↑作用下的状态转换关系? (2)请用清零法设计一个八进制记数器(可附加必要的门电
路)
学号
年级、 班
(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图
该电路具有什么逻辑功能并说明能否自启动
数字电子技术基础模拟试题与答案(二)

成都理工大学《数字电子技术基础》模拟试题( 二 )题号一二三四总分得分一.填空题(共30 分)1.PN结具有单向导电性。
正向偏置时,多子以__________________ 运动为主,形成正向电流;反向偏置时,少子____________________ 运动,形成反向饱电流。
2.双极型晶体三极管输出特性曲线的三个工作区是放大区、_____、_____。
3.已知三态与非门输出表达式FAB C ,则该三态门当控制信号 C 为___电平时,输出为高阻态。
4.十进制数 211 转换成二进制数是______;十六进制数是_______。
5.将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的____。
6.若用触发器组成某十一进制加法计数器,需要____个触发器,有__个无效状态。
7.同步 RS 触发器的特性方程为 Q n+1=____________;约束方程为_________。
8.下图所示电路中, Y 1 =__________; Y 2 =____________; Y 3 =____________。
二.选择题(共15 分)1.下列函数中,是最小项表达式形式的是_________。
A. Y=A+BCB. Y=ABC+ACDC. Y ABC A BC D. Y A BC ABCn 1 n2.要实现QQ ,JK 触发器的 J、K 取值应为_____。
A. J=0 ,K=0 B. J=0 ,K=1 C. J=1 ,K=0 D. J=1 , K=1 3 .数值 [375] 10与下列哪个数相等___。
A. [111011101] 2 B. [567] 8 C. [11101110] BCD D. [1F5] 16 4.属于组合逻辑电路的是___________A .触发器 B. 全加器C. 移位寄存器D. 计数器5 .M进制计数器状态转换的特点是:设定初态后,每来___个计数脉冲CP,计数器重新回到初态。
(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
《数字电子技术》模拟试题二和答案

《数字电子技术》模拟试题二一、单项选择题(本题共15小题每小题2分,30分)2、下列四个数中,与十进制数(163)D不相等的是( )。
A、(A3)HB、(10100011)BC、(000101100011)8421BCDD、(203)O3、七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入的8421BCD码为( )。
A、 0101B、 0100C、0011D、01104、在逻辑代数中,若A+B=B+C,则:( )。
A、不能确定B、A≠CC、A=CD、B=05、以下电路中常用于总线应用的有( )。
A、OC门B、TSL门C、漏极开路门D、CMOS与非门6、CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A、高抗干扰能力B、高速度C、微功耗D、电源范围宽7、某同步时序电路的状态转换图如右,该时序电路是:( )。
A、同步四进制计数器B、同步六进制计数器C、同步八进制计数器D、同步五进制计数器10、下列逻辑电路中为时序逻辑电路的是( )。
A、变量译码器B、加法器C、数码寄存器D、数据选择器11、有一组代码需暂时存放,应选用( )。
A、计数器B、编码器C、触发器D、寄存器12、一片32M×8存储容量的只读存储器(ROM),答案正确的是( )。
A、有32条地址线和8条数据线B、有28条地址线和1条数据线C、有25条地址线和8条数据线D、都不对13、将正弦波变换为矩形波,需选用( )。
A、施密特触发器B、多谐振荡器C、双稳态触发器D、单稳态触发器14、十进制数25用8421BCD码表示为( )。
A、10 101B、0010 0101C、100101D、1010115、与八进制数(47.3)8等值的数为( )。
A、(100111.011)2B、(27.8)16C、(27.3 )16D、(100111.11)2二、判断题(本题共10小题,每题2分,共20分)( )1、在二进制与8421BCD码的转换中,有下列关系:(FF)H=(11111111)8421BCD( )2、二进制代码1001和1000都可以表示十进制数8。
数字电子技术基础试题(二)及参考答案

A . 00100000 B. 11011111 C.11110111 D. 00000100
5、属于组合逻辑电路的部件是( a)。
2
A、编码器 B、寄存器 C、触发器 D、计数器
6.存储容量为 8K×8 位的 ROM 存储器,其地址线为( c) 条。 A、8 B、12 C、13 D、14
数字电子技术基础试题(二)
一、填空题 : (每空 1 分,共 10 分)
1.八进制数 (34.2 ) 8 的等值二进制数为( 11100.0 1) 2 ;
十进制数 98 的 8421BCD 码为( 10011000) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入 平。
高电
3 .图 15 所示电路 中 的最简逻辑表达式为 。
7、一个八位 D/A 转换器的最小电压增量为 0.01V,当输入代码为 10010001 时,输出电压为( c)V。
A、1.28 B、1.54 C、1.45 D、1.56 8、T 触发器中,当 T=1 时,触发器实现(c )功能。
A、置 1 B、置 0 C、计数 D、保持
9、指出下列电路中能够把串行数据变成并行数据的电路应该是 (c )。 A、JK 触发器 B、3/8 线译码器
F 1 ;F 2 ;F 3 。
二、选择题: (选择一个正确答案填入括号内,每题 3 分,共 30 分 )
1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为: ( d)
A、m 1 与 m 3 B、m 4 与 m 6
C、m 5 与 m 13 D、m 2 与 m 8
2、 L=AB+C 的对偶式为:( b)
图 15
4. 一个 JK 触发器有 2个稳态,它可存储1 位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。 6. 常用逻辑门电路的真值表如表 1 所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
数电模拟2

数字电子技术模拟试题二
一、填空题
1、二进制数1101011.011转换为十进制数为,十六进制数为,8421BCD码为。
2、半导体中有两种载流子。
3、三态输出门的输出端可以出现三种状态。
4、CMOS类门中,对未使用的输入端应当,而不允许。
5、逻辑代数的四种表示方法是、、、和。
6、组合逻辑电路的特点是。
7、时序逻辑电路由两部分组成。
8、当输入信号改变状态时,输出端可能出现虚假过渡干扰脉冲的现象叫。
9、分别画出下列各门电路的逻辑符号:
与非门或非门OC门三态门异或门
10、用来暂时存放数据和指令的器件叫。
11、随机存储器(RAM)的典型结构包括和。
12、一片4K⨯8的ROM的存贮器有个字,字长为位,有根地址线。
13、施密特触发器的回差的功能是。
14、A/D转换器电路是由和等电路构成。
15、D/A和A/D转换器的主要技术指标是和。
二、选择题
1、如果晶体三极管的(),则该管工作于饱和区。
①发射结正偏,集电结反偏;②发射结反偏,集电结反偏。
③发射结反偏,集电结正偏;④发射结正偏,集电结正偏;
2、逻辑函数)
A
F+
+
=,当ABC的取值为()时,F=1。
B
(B
A
C
①000;②011;③101;④111。
3、下列门电路工作速度最快的一种是()。
①TTL ;②CMOS ;
③NMOS ;④PMOS ;
1。
数字电子技术基础试题二及答案

数字电子技术基础试题二及答案一、选择题1、模为2N 的扭环计数器,其无效状态数为:()A .2N -1B .2N -2NC .2N -ND .0 2、电荷耦合器件CCD 是一种:()A .磁性器件B .双极型半导体器件C .MOS 器件D .液晶器件 3、可以采用熔断丝工艺制造的存储器是:()A .RAMB .ROMC .EPROMD .PROM4、在数字电压表中,若用7段显示器件来显示读出的电压,则该仪表内:()A .输入端需用一个ADC ,而在输出端需用一个DACB .输入端需用一个ADC ,而在输出端不必用DAC C .输出端需用一个DAC ,而在输入端不必用ADCD .ADC 和DAC 都不必用5、已知输入信号的频率为8kHz ~20kHz ,为了防止干扰信号的混入,应选用( )滤波电路。
A .带阻B .带通C .低通D .高通二、简答题2、用卡诺图化简下列逻辑函数: (1) AB C A ABC B F +⋅++=(2) ∑∑+=,13,14,15)d(10,11,128,9)m(2,3,5,7,D)C,B,F(A,三、已知一4位DAC ,在输入数码1001时,输出电压为4.5V ,试问当输入数码0011时,输出电压将为多少?四、在举重比赛中,有主裁判A 和两名副裁判B ,C 。
只有当主裁判和任意一名副裁判同时举牌时,才认为运动员合格,给出得分,试用四选一数据选择器设计此逻辑电路。
五、已知输入信号X 及CP 如图所示,试画出电路的输出波形Q 1、及Q 2,设Q 2Q 1的初始状态为11。
2XXCP试题2答案一、选择题 1、B 2、C 3、D 4、B5、B二、简答题 (1) AB C A ABC B F +⋅++=A C B ++=(2) =+=∑∑,13,14,15)d(10,11,128,9)m(2,3,5,7,D)C,B,F(A,BD C B A ++三、解:=k (8b 3+4b 2+2b 1+b 0)当b 3b 2b 1b 0=1001时,= k (8+1)=4.5V ,则因此,当b 3b 2b 1b 0=0011时,四、解:设合格为1,不合格为0;A ,B ,C 为输入变量,F 为输出变量,得真值表:F 表达式为:ABC C AB C B A F ++=如图所示,取D 1=D 0=0,D 2=C ,D 3=1,则有Y=F 。
数字电子技术基础2试题与答案

.已知三变量逻辑函数的最大项之积的形式为..
试题
填空题(每题3分,共18分)
1.有一移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数除以十进制数4,则需要将该移位寄存器中
的数()移()位,需要()个移位脉冲。
2.4K*1的RAM有()根地址线,()根数据线,要扩展成8K*8的RAM,需要4K*1的RAM()片。
3.三态门中的“三态”指的是()、()和高阻态;现有8个三态门的输出连接在同一根总线上,则在任何时刻,至少有()个三态门处于高阻态。
4.由3个触发器构成的扭环形计数器,为()进制计数器,若时钟频率为6KHz,则此环形计数器输出信号的频率为()5.根据对偶规则,直接写出的对偶式为()。
6.函数在()时发生冒险现象,属于()冒险(填1或0),而通过添加冗余项()可以消除其中的冒险现象。
题(每题6分,共12分)
1.用逻辑代数公式化简
2.用卡诺图法化简逻辑函数
分析设计题(1题12分,2题14分,3题14分,共40分)
1.74LS161是四位二进制加法计数器,具有异步清零、同步预置数、保持和计数的功能,请分别分析图1(a)、(b)所示电路实现的是几进制计数器,并画出对应的状态转换图。
图1。
(完整版)数字电子技术基础试题模拟题及答案(2)

数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。
3 .下图所示电路中的最简逻辑表达式为。
AB4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 同或;F 2 与非门;F 3 或门。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。
A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。
A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。
A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。
数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
长沙理工大学 数字电子技术基础复习试卷及答案 (2)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(2)一.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。
4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。
。
5.触发器的基本性质有 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是 延时 。
7.设6位D/A 转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为 。
8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 13 。
判断题(10)1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
(对 )2.二进制数1001和二进制代码1001都表示十进制数。
( 错 )3.触发器的输出状态完全由输入信号决定。
( 错 )4.模拟量送入数字电路前,须经A/D 转换。
( 对 )5.多谐振荡器常作为脉冲信号源使用。
(对 )三.化简逻辑函数(14)1.用公式法化简---+++++=C B BD ABC D BC ABD D ABC Y ,化为最简与或表达式。
2.用卡诺图化简∑∑=m d D C B A Y )()+(15,10,5,014,11,8,7,3,2),,,(,化为最简与或表达式。
四.设计一个8421码的检码电路。
要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。
要求列出真值表,写出逻辑函数式,画出逻辑图。
(15)五.触发器电路如图1(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)。
(15)六.分析图2电路实现何种逻辑功能,其中X 是控制端,对X =0和X =1分别分析,设初态为1,112==Q Q 。
数字电子技术基础试题及答案

数字电子技术基础试题及答案1. 第一题题目:简述数字电子技术的基本概念和应用领域。
答案:数字电子技术是指利用离散的数值来表示和处理信息的技术。
它基于二进制数制,利用逻辑门电路和触发器等组件构成各种数字电路,用于实现逻辑运算、控制电路和数据处理等功能。
数字电子技术广泛应用于计算机、通信、嵌入式系统、数字信号处理等领域。
2. 第二题题目:简述数字电路系统的设计与分析方法。
答案:数字电路系统的设计与分析涉及到多个步骤。
首先,根据系统需求和功能,确定电路的输入输出关系和逻辑功能。
然后,根据逻辑功能,设计电路的逻辑结构,选择适当的逻辑门电路和触发器等组件。
接下来,进行电路的布局与连接设计,确定电路的输入输出接口和信号线的连接方式。
最后,进行电路的仿真与测试,验证电路的功能和性能。
3. 第三题题目:简述数字电子技术中的编码与解码原理及应用。
答案:编码与解码是数字电子技术中常用的方法,用于将不同形式的数据转换为二进制数或将二进制数转换为其他形式的数据。
常见的编码与解码方式包括BCD码、格雷码、ASCII码等。
编码与解码在数字通信、计算机存储与传输、显示器控制等场景中具有重要应用。
4. 第四题题目:简述数字电子技术中的时序电路和控制电路。
答案:时序电路是数字电子技术中用于控制和同步各个组件工作时间序列的电路。
它包括时钟信号发生、计数器、触发器、寄存器等组件。
控制电路是数字电子技术中用于实现逻辑控制和决策的电路。
它通过逻辑门电路、电平转换电路等实现数据的选择与控制。
时序电路和控制电路在数字系统中起着重要的作用,决定了系统的功能和性能。
5. 第五题题目:简述数字电子技术中的记忆器件和处理器。
答案:记忆器件是数字电子技术中用于存储数据和程序的组件。
常见的记忆器件包括随机存储器(RAM)、只读存储器(ROM)、闪存等。
处理器是数字电子技术中用于执行指令和运算的核心组件。
处理器包括算数逻辑单元(ALU)、控制单元(CU)等部分,通过指令和数据交互实现数据处理和运算。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
成都理工大学 《数字电子技术基础》模拟试题(二) 题 号
一 二
三 四 总 分 得 分
一.填空题(共30分)
1. PN 结具有单向导电性。
正向偏置时,多子以 __________________运动为主,形成正向电流;反向偏置时,少子____________________运动,形成反向饱电流。
2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、_____、_____。
3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为___电平时,输出为高阻态。
4. 十进制数211转换成二进制数是______;十六进制数是_______。
5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的____。
6. 若用触发器组成某十一进制加法计数器,需要____个触发器,有__个无效状态。
7. 同步RS 触发器的特性方程为Q n+1=____________;约束方程为_________。
8. 下图所示电路中,Y 1 =__________;Y 2 =____________;Y 3 =____________。
二.选择题(共15分)
1. 下列函数中,是最小项表达式形式的是_________。
A. Y=A+BC
B. Y=ABC+ACD
C. C B A C B A Y +⋅=
D. BC A C B A Y +⋅=
2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为_____。
A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1
3.数值[375]10与下列哪个数相等___。
A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16
4.属于组合逻辑电路的是___________
A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器
5.M 进制计数器状态转换的特点是:设定初态后,每来___个计数脉冲CP ,计数器重新
回到初态。
A . M-1 B. M+1 C. M
6.为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输
出,我们应选用___电路。
A . 施密特触发器 B. 单稳态触发器 C. 多谐震荡器
三.简化下列逻辑函数,写出最简与或表达式
1. D C B CD A B A Y 1++++=
2. Y 2=Y 2(A,B,C)=Σm (0,2,3,4,5,7)
3. Y 3=Y 3(A,B,C,D)=Σm (1,3,5,7,9)+Σd (10,11,12,13,14,15)
四、分析设计题 (共 40分)
1.用四2输入或非门74LS02实现)D C )(B A (F ++=的逻辑功能,请画出实验连线图。
74LS02的外部引线排列见下图(允许反变量输入)。
2.说明图示电路的功能。
要求:(1)写出每个触发器的驱动方程、状态方程;(2)列出状态转换表;画出状态图;根据给定CP 信号的波形画出各触发器输出端Q 1、Q 2、Q 3的波形。
(设各触发器的初始状态均为“0”)
《数字电子技术基础》试题(二)参考答案
一、填空题(共30分,每空2分)
1.
扩散; 漂移。
2.
截止区; 饱和区。
3.
高。
4.
(11010011)2 ; (D3)16 。
5.
乘积 。
6. 四; 5。
7. n 1n Q R S Q +=+; RS=0 。
8. B A Y 1= ;B A Y 2⊕= ;AB Y 3=
二、选择题(共 18分,每题3分)
(1)C (2) D
(3) B (4) B
(5) C (6) B
三、化简下列逻辑函数,写出最简与或表达式(共12分,每题4分)
D C B A Y 1+++=
C B AC B A Y 2++= 或 C A BC B A Y 2++=
D Y 3= 四、分析设计题 (共 40分,每题20分)
1、D C B A )D C )(B A (F +++=++=
Q 1 Q 2 Q 3
2、
方程部分共8分;图、表共8分;电路功能4分。
驱动方程:(4分)
状态方程:(4分)
状态表:(2分)
电路功能:(4分) 同步五进制加法计数器
1K ;Q Q J ;Q K J ;1K ;Q J 3213122131====== n 3n 2n 11n 3n 2n 1n 2n 1n 2n 11n
2n 1n 31n 1Q Q Q Q Q Q Q Q Q Q Q Q Q Q =⊕=+==+++
Q 1n Q 2n Q 3n Q 1n+1 Q 2n+1 Q 3n+1
0 0 0 0 0 1
0 0 1 0 1 0
0 1 0 0 1 1 0 1 1 1 0 0 1 0 0 0 0 0 1
0 1 0 1 0 1 1 0 0
1 0 1 1 1 0 0 0。