锁相环Simulink仿真模型.doc
基于Multisim的锁相环解调系统仿真_毕业设计论文
LANZHOU UNIVERSITY OF TECHNOLOGY毕业设计题 目 基于Multisim 的锁相环解调系统仿真兰州理工大学毕业设计基于Multisim的锁相环解调系统仿真PLL Demodulation System Simulation Based on Multisim莫伟杰(MoWeijie)09250107摘要实现调频波解调的方法有很多,而锁相环鉴频是利用现代锁相环技术来实现鉴频,具有工作稳定,失真小,信噪比高等优点,所以被广泛用在通信电路系统中。
锁相环其原理是通过鉴相检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压,对振荡器输出信号的频率实施控制。
该文首先介绍了锁相环技术发展的现状、方向以及背景,并对PLL的原理进行了阐述。
在以上的基础上,分别设计了2ASK、2PSK、2FSK的调制解调电路,其功能为数字基带信号经过调制输出一个模拟信号,然后用锁相环进行解调,最后采用Multisim软件进行仿真。
在对2ASK、2FSK、2PSK解调时,低通滤波器输出的波形失真比较大,不过最后经过抽样判决电路整形后可以再生数字基带脉冲。
在整个电路设计中,力求要做到电路简单,并完成任务书提到的要求。
关键词:调制;解调;Multisim;锁相环AbstrackThere are many ways to realize frequency wave demodulation, and PLL frequency which has the advantages of stable operation, small distortion, high signal-to-noise ratio and so on is achieved by using modern PLL frequency technology, so it is widely used in communication circuit system. Phase-locked loop through the difference of the phase detection of input signal and the output signal phase, and the detected phase difference signal into output voltage signal, the signal through a low pass filter. After the formation of the voltage control oscillator , the output signal of the oscillator frequency control.This paper first introduces the present situation, development direction, phase-locked loop technology as well as the background, and the principle of PLL is discussed. On the basis of the above, the modulation and demodulation circuit of 2ASK, 2PSK, 2FSK which function is a digital baseband signal is modulated by an analog signal and output were designed, and then useing the PLL demodulation, finally using Multisim software simulation. In the 2ASK, 2FSK, 2PSK demodulation, the output of the low pass filter waveform distortion is relatively large, but finally it can regenerate digital baseband pulse sampling decision circuit after shaping. In the circuit design, and strive to do a simple circuit, and complete the task book mentioned requirements.Keywords:modulate ;modulation ;PLL;Multisim目录第1章绪论 (1)1.1 研究背景 (1)1.2 研究现状 (1)1.3 研究内容介绍 (2)第2章基本原理 (3)2.1 Multisim介绍 (3)2.2 锁相环基本原理 (5)2.2.1锁相环的基本组成 (5)2.2.2 锁相环的工作原理 (5)第3章调制解调电路设计 (8)3.1 2FSK调制解调电路设计 (8)3.1.1 2FSK调制电路设计原理 (8)3.1.2 2FSK调制单元电路的设计 (9)3.1.3 2FSK解调单元电路的设计 (12)3.1.4 2FSK解调电路的整体设计 (15)3.2 2PSK调制解调电路设计 (17)3.2.1 2PSK调制解调电路设计原理 (17)3.2.2 2PSK调制与解调电路的设计与仿真 (18)3.3 2ASK调制解调电路设计 (19)3.3.1 2ASK调制解调电路设计原理 (19)3.3.2 2ASK调制与解调电路的设计与仿真 (21)3.4 解调结果分析 (22)总结 (24)参考文献 (25)附录:(外文翻译) (27)致谢 (51)第1章绪论1.1 研究背景实现调频波解调的方法有很多,而锁相环鉴频是利用现代锁相环技术来实现鉴频方法,具有工作稳定失真小,信噪比高等优点,所以被广泛用在通信电路系统中。
单相电力锁相环
第四章电网电压的相位检测及相控触发脉冲的FPGA实现4.1 电网电压的相位检测方法分类介绍在交流输配电的电力系统中,无论是仪器仪表还是电力电子设备,大部分都需要和电力系统电压相位进行同步才能进行精确的计算和控制,达到补偿和优化的效果。
所以为了保证此套融冰与无功补偿双用途系统的性能,第一步就是要选用一个好的电网电压的相位检测算法,获得和电压同步的相位。
常用电压同步信号的获取方法共有以下几种:1.硬件电路过零比较法2.基于基波傅立叶变换计算相位法3.基于dq变换的三相锁相环技术方法4.基于dq变换的单相锁相环技术方法以上四种方法中,后三种其实是可以统称为dq变换的锁相环技术,只是针对现场情况的不同,做了不同的改进和优化。
下面对三种不同同步信号获取的方法分别进行介绍,最后并对其优缺点进行讨论,选出比较好的一种锁相方法应用到本课题所设计的控制器中。
(1)硬件电路过零比较法硬件电路过零比较法一般是用硬件电路搭建起来,首先对输入进来的电网电压信号进行模拟信号的隔离,防止外部信号的电压突变,产生过电压,损坏电路板的内部电路。
隔离后的电压信号,然后进行低通滤波,将高次的谐波电压分量给过滤掉,剩下基波分量。
然后将基波分量信号通入电压跟随器,由于电子管导通至少需要一定的导通电压,如硅介质的需要0.7V左右,锗系列的也至少需要0.3V的电压,因此对于5V的电压同步信号来说,这种误差还是难以忍受的,换算成角度的话将会有20-30度的误差,使系统的精确控制来说将致命的。
因此为了能够调整同步信号的相位,再次加装了电压跟随器,通过调整电阻器的阻值可以使跟随的电网同步信号前移和后移一定相位,在现场根据波形比较进行调节,获得最佳的电阻参数。
获得和电网电压同步信号后在送入电压过零比较器,产生同步方波信号,这种信号的高电平代表着电网电压的正半周,低电平代表着电网电压的负半周。
这样就将电网电压的同步信号转换成了芯片直接可以识别的数字量信号,50hz的波形,上升沿代表着同步信号相位的零度,下降沿代表着同步信号的180度,高电平代表0-180度,低电平代表180-360度。
几个简单的simulink仿真模型
一频分复用和超外差接收机仿真目的1熟悉Simulink模型仿真设计方法2掌握频分复用技术在实际通信系统中的使用3理解超外差收音机的接收原理内容设计一个超外差收接收机系统,其中发送方的基带信号分别为1000Hz的正弦波和500Hz的方波,两路信号分别采用1000kHz和1200kHz的载波进行幅度调制,并在同一信道中进行传输。
要求采用超外差方式对这两路信号进行接收,并能够通过调整接收方的本振频率对解调信号进行选择。
原理超外差接收技术广泛用于无线通信系统中,基本的超外差收音机的原理框图如图所示:图1-1超外差收音机基本原理框图从图中可以看出,超外差接收机的工作过程一共分为混频、中频放大和解调三个步骤,现分别叙述如下:混频:由天线接收到的射频信号直接送入混频器进行混频,混频所使用的本机振荡信号由压控振荡器产生,并可根据调整控制电压随时调整振荡频率,使得器振荡频率始终比接收信号频率高一个中频频率,这样,接受信号和本机振荡在混频器中进行相乘运算后,其差频信号的频率成分就是中频频率。
其频谱搬移过程如下图所示:图1-2 超外差接收机混频器输入输出频谱中频放大:从混频模块输出的信号中包含了高频和中频两个频率成分,这样一来只要采用中频带通滤波器选出进行中频信号进行放大,得到中频放大信号。
解调:将中频放大后的信号送入包络检波器,进行包络检波,并解调出原始信号。
步骤1、设计两个信号源模块,其模块图如下所示,两个信号源模块的载波分别为1000kHz,和1200kHz,被调基带信号分别为1000Hz的正弦波和500Hz的三角波,并将其封装成两个子系统,如下图所示:图1-2 信源子系统模型图2、为了模拟接收机距离两发射机距离不同引起的传输衰减,分别以Gain1和Gain2模块分别对传输信号进行衰减,衰减参数分别为0.1和0.2。
最后在信道中加入均值为0,方差为0.01的随机白噪声,送入接收机。
3、接收机将收到的信号直接送入混频器进行混频,混频所使用的本机振荡信号由压控振荡器产生,其中压控振荡器由输入电压进行控制,设置Slider Gain模块,使输入参数在500至1605可调,从而实现本振的频率可控。
自适应锁相环的设计与仿真
理论算法2021.07自适应锁相环的设计与仿真何琦(安徽理工大学电气与信息工程学院,安徽淮南,232001)摘要:在三相电压不平衡时,负序分量会在Park变换后产生一个2倍基频的波动,进而影响对基频分量相位的提取。
针对一般的锁相环在电网三相不平衡时无法准确锁定电网的相位,本文提出一种基于陷波器的自适应锁相环,利用自适应陷波器(ANF)能够输出两个相互正交分量的特点,生成两个能抵消dq坐标系的负序分量,这样就实现了基波的正序负序分离。
在Matlab/Simulink中建立仿真模型进行验证,结果表明了文中所提的方法在电网不平衡时可以准确地锁定电网的相位。
关键词:三相电压不平衡;锁相环;自适应陷波器;正序负序分离Design and Simulation of Adaptive Phase-locked LoopHe Qi(School of Electrical and Information Engineering,Anhui University of Science and Technology,Huainan Anhui,232001)Abstract:When the fundamental frequency of the three-phase is not balanced,a negative componentof the volt a ge will be ext r ac ted.In view of the fac t that the general phase-locked loop(PLL)cannot accurately lock the phase of the power grid when the three-phase power grid is unbalanced,this paper proposes an adaptive phase-locked loop based on notch f订ter.The adaptive notch filter(ANF) can output two mutually orthogonal components to generate two negative sequence components which can offset the dq coordinate system.Thus,the separation of positive sequence and negative sequenceof fundamental wave is realized.The simulation model is established in Matlab/SIMULINK for verifica t ion.The resu Its show that the proposed met h od can accura t ely lock the phase of power grid when the power grid is unbalanced.Keywords:Three-phase voltage unbalance;PLL;Adaptive notch f订ter;Positive sequence negative sequence separation0引言随着新能源技术的快速发展,并网逆变器在分布式发电中得到广泛应用。
基于SIMULINK锁相环设计
第23卷第2期 辽宁工程技术大学学报 2004年4月 V ol.23 No.2 Journal of Liaoning Technical University Apr . 2004收稿日期:2003-07-12基金项目:辽宁省教育厅高校科学研究基金资助项目(202183385) 作者简介:刘玉珍(1964-),女,吉林 德惠人,硕士研究生,副教授,本文编校:杨瑞华文章编号:1008-0562(2004)02-0236-02基于SIMULINK 锁相环设计刘玉珍,刘建辉,陶志勇,徐光宪 (辽宁工程技术大学 电子与信息工程系,辽宁 阜新 123000)摘 要:针对实际中锁相环设计复杂性,提出了采用MATLAB 仿真工具箱SIMULINK 对锁相环进行建模和仿真的方法,优化设计方案。
为验证、分析与锁相环跟踪锁定速率相关的因素,借助了SIMULINK 软件的灵活性、直观性等优点,对 模型进行了多次参数修改和仿真,并测出多组实验数据。
得出最佳设计方案。
关键词:锁相环;压控振荡器;锁定;仿真中图号:TN 914.1; TP391.9 文献标识码:ADesign of phase-locked loop based on simulinkLIU Yu-zhen ,LIU Jian-hui ,TAO Zhi-yong ,XU Guang-xian(Department of Electronics and Information Engineering, Liaoning Technical University, Fuxin123000,China)Abstract :In view of the design complexity of phase-locked loop in works, the article mainly describes the principle of phase-locked loop and works out the design with SIMULINK simulation toolbox of MATLAB language to construct the model of phase-locked loop and implement the process of simulation. In order to test and verify the effect of the model,with the the help of flexibility and palpability of SIMULINK software,the author analyse several factors associated with following and locking speed of the phase-locked loop, and also revised the parameters of the model to get the optimal program from the simulation result.. Key words :phase-locked loop ;voltage-controlled oscillator (VCO);lock ;simulation0 引 言 锁相环是一个能够跟踪输入信号相位的闭环自动跟踪系统。
锁相环Simulink仿真模型
锁相环学习总结通过这段的学习,我对锁相环的一些基本概念、结构构成、工作 原理、主要参数以及 simulink 搭建仿真模型有了较清晰的把握与理 解,同时,在仿真中也出现了一些实际问题,下面我将对这段学习中 对锁相环的认识和理解、设计思路以及中间所遇到的问题作一下总 结:1. 概述锁相环(PLL )是实现两个信号相位同步的自动控制系统,组成 锁相环的基本部件有检相器(PD )、环路滤波器(LF )、压控振荡器 (VCO ),其结构图如下所示:2. 锁相环的基本概念和重要参数指标锁相是相位锁定的简称,表示两个信号之间相位同步。
若两正弦 信号如下所示:q(t) U j Sin( it i) U isin (t)u °(t) U o Sin( °t o ) U o Sin '(t)相位同步是指两个信号频率相等,相差为一固定值 当i = o ,两个信号之间的相位差(t) '(t) i o 为一固定值,不 随时间变化而变化,称两信号相位同步。
当i 「,两个信号的相位差(t) '(t) ( i o )t i o ,不论i是否等于 o ,只要时间有变化, 那么相位差就会随时间变化而 变化,称此时两信号不同步。
若这两个信号分别为锁相环的输入 和输出,则此时环路出于 失锁状态 。
当环路工作时,且输入与输出信号频差在捕获带范围之oi(t)ud(t) -- ue(t)PDLF ----------- ► VCO内,通过环路的反馈控制,输出信号的瞬时角频率v(t)便由。
向i方向变化,总会有一个时刻使得i= o,相位差等于0或一个非常小的常数,那么此时称为相位锁定,环路处于锁定状态。
若达到锁定状态后,输入信号频率变化,通过环路控制,输出信号也继续变化并向输入信号频率靠近,相位差保持在一个固定的常数之内,则称环路此时为跟踪状态。
锁定状态可以认为是静态的相位同步,而跟踪状态则为动态的相位同步。
基于simulink的用于载波提取的锁相环仿真
用于载波提取的锁相环仿真
一、仿真原理:利用平方环恢复载波
抑制载波的双边带(DSB-SC)信号为
其中,m(t)为基带信号,由于其直流分量为零,所以r(t)中没有载波分量。
为了得出载波,可对r(t)作平方运算,即
式中,的均值是基带信号的功率,是一个正的常数,因此在中
含有2fc频率分量的谐波,用中心频率为2fc}的带通滤波器将这一谐波分量选出后,再通过锁相环锁定之,最后对锁相环VCO输出信号进行2分频即可恢复载波。
由于2分频器的初始状态的任意性,其输出的恢复载波将存在相位模糊,即
恢复载波可能是,也可能是。
抑制载波的双边带调制解调系统,载波频率为10KHz,被调信号为1KHz正弦波。
二、Simulink仿真模型:
三、仿真结果:。
锁相环频率合成器设计与Simulink仿真
锁相环频率合成器设计与Simulink仿真雷能芳【摘要】介绍了锁相环频率合成器的的组成及工作原理,并基于Simulink平台对双环锁相4倍频频率合成器进行了模型设计,仿真结果表明了设计的正确性及可行性.%The principle and the composition of Frequency Synthesizer Based on Phase-locked Loop is introduced, and the Simulink module of Fourth Frequency-Multiply Frequency synthesilzer with Double Phase-Lock Loops is designed. The correctness and feasibility of this design is verified by simulation result.【期刊名称】《价值工程》【年(卷),期】2011(030)023【总页数】2页(P135-136)【关键词】锁相环;频率合成器;simulink【作者】雷能芳【作者单位】渭南师范学院,渭南714000【正文语种】中文【中图分类】TP9140 引言频率合成是通信、测量系统中常用的一种技术,它是将一个或若干个高稳定度和高准确度的参考频率经过各种处理技术生成具有同样稳定度和准确度的大量离散频率的技术。
频率合成器通常分为直接式频率合成器、间接式频率合成器、直接式数字频率合成器(DDS)。
间接式频率合成器也称锁相式频率合成器,它是利用锁相环路的窄带跟踪特性,在石英晶体振荡器提供的基准频率源作用下,产生出一系列离散的频率。
锁相式频率合成器的优点是可以实现任意频率和带宽的频率合成,具有极低的相位噪声和杂散[1]。
1 锁相环的工作原理锁相环是一种利用外部输入的参考信号控制环路内部振荡信号的反馈控制电路。
锁相环主要由鉴相器、压控振荡器(VCO)及环路滤波器组成[2],如图1所示。
利用Simulink对改进的平方锁相环进行了仿真
利用Simulink对改进的平方锁相环进行了仿真。
由于用FPGA实现时,可直接定义DDS为两路正交的输出,而在Simulink模型中,数控振荡器的输出仅为一端输出。
在此为了简单起见,搭建锁相环模型时用到了两个数控振荡器,为得到正交的输出只需要将两个数控振荡器的相位差定为π/2即可。
这样做不仅大大地简化了搭建模型的时间,而且对仿真本身没有任何影响,仿真核心部分如图5所示。
仿真条件:初始相差为π/3;初始频偏为5 kHz;调制方式为BPSK;码元速率为2 Mb/s;载波频率为4 MHz。
仿真模型如图6所示。
其中,Bernoulli BinaryGenerator和sine Wave模块分别产生伯努利分布的随机二进制数序列和载波信号,将随机二进制数序列通过简单的变换模块,生成双极性不归零码,再一起送人Product模块完成BPSK调制。
因为该仿真主要是验证算法的可行性,所以假设是在理想的信道下传输的。
在接收解调端,使用乘法器Product1完成平方功能,也可将该乘法器用绝对值模块等非线性器件模块代替。
Product2作为锁相环的鉴相器,并且该锁相环路为二阶环。
为了验证该算法的可行性,设置NCO的中心频率与发送载波频率之间有一定误差,控制灵敏度也可通过仿真实验确定。
为了更好地比较仿真结果,SineWavel模块的频率与NCO设置的中心频率一致,并将输出一起送进示波器进行观察分析。
示波器Scope2对比显示了双极性不归零码与相干载波乘积的输出和未经过锁相环路乘积的输出。
图7给出了乘以载波之后的信号波形(示波器的横坐标表示时间轴,物理符号是t,单位为s,物理量为2μs;纵坐标表示信号的强度)。
为了更加清晰地观察图形,图7波形是低通和抽样判决器之前的波形。
从图中对比不难看出,改进的锁相环路能够很好地将信号解调出来,从而达到了预想的效果,并通过仿真得知其仍然能够应用于相关的领域(如调制解调),然而对于有相位差和频偏的载波已经不能解调出原始的信号了。
(完整word版)锁相环的基本原理和模型
1.锁相环的基本原理和模型在并网逆变器系统中,控制器的信号需要与电网电压的信号同步,锁相环通过检测电网电压相位与输出信号相位之差,并形成反馈控制系统来消除误差,达到跟踪电网电压相位和频率的目的。
一个基本的锁相环结构如图1-1所示,主要包括鉴相器,环路滤波器,压控振荡器三个部分。
图1-1 基本锁相环结构鉴相器的主要功能是实现锁相环输出与输入的相位差检测;环路滤波器的主要作用应该是建立输入与输出的动态响应特性,滤波作用是其次;压控振荡器所产生的所需要频率和相位信息。
PLL 的每个部分都是非线性的,但是这样不便于分析设计。
因此可以用近似的线性特性来表示PLL 的控制模型。
鉴相器传递函数为:)(Xo Xi Kd Vd -=压控振荡器可以等效为一个积分环节,因此其传递函数为:SKo 由于可以采用各种类型不同的滤波器(下文将会讲述),这里仅用)(s F 来表示滤波器的传递函数。
综合以上各个传递函数,我们可以得到,PLL 的开环传递函数,闭环传递函数和误差传递函数分别如下:Ss F K K s G d o op )()(=,)()()(s F K K S s F K K s G d o d o cl +=,)()(s F K K S S s H d o += 上述基本的传递函数就是PLL 设计和分析的基础。
2.鉴相器的实现方法鉴相器的目的是要尽可能的得到准确的相位误差信息。
可以使用线电压的过零检测实现,但是由于在电压畸变的情况下,相位信息可能受到严重影响,因此需要进行额外的信号处理,同时要检测出相位信息,至少需要一个周波的时间,动态响应性能可能受到影响。
一般也可以使用乘法鉴相器。
通过将压控振荡器的输出与输入相乘,并经过一定的处理得到相位误差信息。
在实际的并网逆变器应用中还可以在在同步旋转坐标系下进行设计,其基本的目的也是要得的相差的数值。
同步旋转坐标系下的控制框图和上图类似,在实际使用中,由于pq 理论在电网电压不平衡或者发生畸变使得性能较差,因而较多的使用dq 变换,将采样得到的三相交流电压信号进行变化后与给定的直流参考电压进行比较。
用于载波提取的锁相环仿真
用于载波提取的锁相环仿真目的1掌握锁相环的基本原理2介绍锁相环在载波抽取中的促进作用3介绍平方环和科斯塔斯环的工作原理内容设计两个仿真模型,分别采用平方环和科斯塔斯环对遏制载波双边拎调制的模拟信号展开电磁波模拟信号。
原理1平方环路设调制信号为m(t)中无直流分量,则dsb信号为s(t)?m(t)cos?ct(3-1)接收端将该信号经过一个平方律部件后得到m2(t)12e(t)?m(t)cos?ct??m(t)cos2?ct22(3-2)222m(t)的均值是基带信号的功率,是一个正的常数,因此上式中含有2?c频率在上式中分量的谐波,用中心频率为2?c的带通滤波器将这一谐波分量选出后,再通过锁相环选定,最后对锁相环vco输入信号展开2分频即可恢复正常载波。
平方环路的原理框图如下图右图:图3-1平方环载波提取原理框图2科斯塔斯环利用平方环进行解调时,需要三个乘法器,且锁相环工作在载波的二倍频上。
如果载波频率较高,锁相环将需要工作在相当高的频率上,导致成本大大提高。
因此,科斯塔斯环针对这一缺点进行了改进。
本就是使用科斯塔斯环法抽取同步载波的。
科斯塔斯环又称同二者拓扑环路,其原理框图如下:v3低通v5v1输入已调信号输出压控振荡器环路滤波器v790о相移v2v4低通v6图3-2科斯塔斯环原理框图在科斯塔斯环环路中,误差信号v7是由低通滤波器及两路相乘提供的。
压控振荡器输出来信号轻易供给一路相加器,供给另一路的则就是甩往下压振荡器输入经90o移相后的信号。
两路相加器的输入均涵盖存有调制信号,两者相加以后可以消解调制信号的影响,经环路滤波器获得仅与压控振荡器输入和理想载波之间相位差有关的掌控电压,从而精确地对压往下压振荡器展开调整,恢复正常出来完整的载波信号。
现在从理论上对科斯塔斯环的工作过程加以说明。
设输入调制信号为m(t)cos?ct,则v3?m(t)cos?ctcos(?ct??)?1m(t)[cos??cos(2?ct??)]2(3-3)1m(t)[sin??sin(2?ct??)]2(3-4)v4?m(t)cos?ctsin(?ct??)?经低通滤波器后,倍频项被滤除,输出分别为:v5?1m(t)cos?21v6?m(t)sin?2v7?v5v6?12m(t)sin2?8将v5和v6在相乘器中相乘,得,(3-5)(3-5)中θ是压控振荡器输出信号与输入信号载波之间的相位误差,当θ较小时, v7?12m(t)?4(3-6)(3-6)中的v7大小与增益误差θ成正比,它就相等于一个鉴相器的输入。
基于sIMULINK的模拟锁相环调频调制器研究与设计
基于sIMULINK的模拟锁相环调频调制器研究与设计【摘要】利用锁相环能够对信号进行自动跟踪和捕捉,现代通信系统广泛地将锁相环应用在调频技术上。
鉴相器、环路低通滤波器、压控振荡器构成锁相环的主体。
本文运用MATLAB提供的Simulink仿真平台,直观地搭建出模拟锁相环调频和解调器仿真图,实现并验证锁相环调频效果。
【关键词】Simulink;锁相环;调频;信号跟踪随着信息化社会对电子通信技术越来越高的要求,锁相环凭借着其优良的信号跟踪等特性,正得到越来越多的重视和应用。
锁相环将反馈输出信号与参考输入信号进行相位比较,并产生含有相位误差信息的电压来控制输出信号的振荡频率,使得环路能够锁定于与参考输入信号同频的状态中[1~2]。
锁相环主要应用在频率合成、调制解调、位同步与载波提取三个方面。
信号频率调制需要通信系统根据基带信号的变化产生不同频率的输出振荡波。
由于锁相环实现的是对信号频率的控制,所以通过其可以方便地实现频率调制和解调。
文章利用matlab R2010a中的Simulink软件在模拟通信领域利用锁相环依次进行调频和解调的仿真,并对实验过程和效果进行探讨。
1.模拟锁相环的调频技术原理把基带信号插入到锁相环的低频部分,以此对VCO做频率的调制。
原理框图如图1所示。
图1 锁相环调频电路原理图调频过程中,在这种具有载波跟踪特性的锁相环路内,VCO输出信号振荡频率伴随着输入调制信号的变化,并且可以发生较大的偏移,从而形成调频波输出。
同时,让基带调制信号的频谱处于环路低通滤波器通带之外,使调制信号不会通过环路低通滤波器,从而可以让VCO的中心频率锁定于稳定度很高的输入晶体振荡频率上[3]。
2.Simulink模型的构建与分析2.1 模拟锁相环调频器图2 模拟锁相环调频器仿真图在图2模拟锁相环调频仿真模型中,调频器运用锁相环产生调频信号。
将载波输入鉴频器的其中一个输入端。
鉴频器的作用是比较输入信号Ui(t)(此处便是载波信号)与压控振荡器输出信号U0(t)的相位,其输出Ud(t)是这两个信号相位差的函数。
基于MATLAB数字锁相环仿真设计
本科生毕业设计(申请学士学位)论文题目基于Matlab的数字锁相环的仿真设计作者专业名称电子信息工程指导教师2014年5月学生:(签字)学号:答辩日期:2014 年 5 月24 日指导教师:(签字)目录摘要 (1)Abstract (1)1 绪论 (2)1.1 本文研究背景 (2)1.2 本文研究意义 (2)1.3 锁相环和仿真方式 (2)1.3.1 锁相环 (2) (2)3 2 模拟锁相环Matlab仿真 (3)2.1 模拟锁相环方案 (3)2.1.1 模拟鉴相器 (3)2.1.2 模拟低通滤波器 (6)2.1.3 模拟压控振荡器 (7)2.2 模拟锁相环仿真 (8)2.3 本章小结 (9)3 数字锁相环Matlab仿真 (10)3.1 数字锁相环方案 (10)3.1.1 数字鉴相器 (10)3.1.2 数字滤波器 (12)3.1.3 数字压控振荡器 (13)3.2 数字锁相环仿真 (14)3.3 本章小结 (15)4 总结与展望 (15)参考文献 (16)致 (18)基于Matlab的数字锁相环的仿真设计摘要:锁相环是一种能够自动跟踪信号相位并达到锁频目的的闭环负反馈系统。
数字锁相环在无线电领域得到较广泛的应用和发展。
而且已经成为雷达、通信、导航等各类电子信号产品不可替代的元器件之一。
锁相环的窄带跟踪性能使其得到较广泛应用。
因为锁相技术在实际应用中较为复杂,所以锁相环的设计通常采用仿真设计这种方式。
本次设计采用Matlab这一软件进行辅助仿真设计,完全能达到设计预期的目标。
Matlab中的Simulink仿真软件,具有很强的灵活性和直观性。
本次设计所采用的方法是在simulink中搭建模拟锁相的模型,并对模拟锁相环的组成、结构、设计进行不断的分析和改进。
然后根据模拟锁相环的原理进行改进,并搭建数字锁相环。
关键词:锁相环;自动跟踪;matlab;simulinkSimulative design of digital phase-locked loop based onMatlabAbstract:PLL is the automatic tracking system of close loop atracking signal phase. It is widely used in various fields of radio. It has become an irreplaceable part of radar, communication, navigation and all kinds of electronicsignal device. PLL is able to be widely used. Because, it has unique narrow-band tracking performance. However, because of the complexity of phase lock technique, for the design of PLL have brought great difficulty. This design uses Matlab, the simulative software for design assistance, can completely meet the design expectations. Simulink simulative software on Matlab, has strong flexibility and intuitive. Methods used by this project is to build the analog phase locked in the Simulink model, and the composition, structure, design of analog phase-locked loop of continuous improvement and analysis. It improved according to the principle of analog PLL, build digital phase-locked loop in Simulink, and then reach the simulation design of digitalphase-locked loop based on Matlab the design objective .Key words: PLL, Automatic tracking, Matlab, simulink1 绪论1.1 本文研究背景19世纪30年代法国H.de Bellescize首次提出同步检波这一概念,并且设计出锁相环电路这一划时代的研究成果[1]。
锁相环仿真报告
ωn =
2 BL ; 1 ζ+ 4ζ
τ1 =
Kd Kr
ω
2 n
;
τ2 =
2ζ
ωn
。
2. 仿真分析(使用 Matlab 中的 Simulink)
(1) 仿真参数 3 给定 ζ=0.707,Kd=4V/rad,Kr=24π×10 rad/(V·S),BL=10Hz,计算得 ωn=19rad/s, τ1=848s,τ2=0.075s,环路滤波器传递函数
0
0.1
0.2
0.3
1/ 2
τ ⎛ Kd Kr ⎞ ⎟ , ζ = ωn = 2 ⎜ ⎟ 2 2⎜ ⎝ τ1 ⎠ τ2
1/ 2
它是传递函数的幅频曲线的最高点对应的频率; ζ 为环路阻尼系数, ωn 为自然谐振频率, 它表示了传递函数幅频响应最大值的衰减程度,该值越大,传递函数幅频曲线最高点越小。 环路噪声带宽 BL 可用 ωn 和 ζ 来表示
BL =
ωn
2
(ζ +
1 ) 4ζ
环路噪声带宽是幅频响应下降到 3dB 时的频宽。
二. 锁相环的锁定过程分析
1. 环路捕获过程的几种情况
① 快捕过程
3
起始频差很小,即输入输出的相差 θe(t)动态变化频率很小,使得 Z(t)的变化不超过一个 周期时环路就进入锁定状态。此时 θe(t)的变化不超过 2π,这种捕获过程称为快捕过程。 快捕带:使得 θe(t)在 2π 之内环路就进入锁定的最大起始频差。 ② 频率牵引的捕捉过程 随着起始频差增大, 相位误差 θe(t)的频率增大, 则误差电压信号 ε(t)频率增大, 此时 ε(t) 通过环路滤波器(低通)有衰减。如果衰减后的误差信号不至于使 Z(t)接近于 0,而是对压控 振荡器(VCO)还是有一定的控制作用,则 VCO 输出频率会逐渐向着输入频率靠近,这就使 得误差信号 ε(t)的频率得到降低,通过环路滤波器的衰减变弱,Z(t)变大,对 VCO 的控制作 用逐渐变大,直到最后进入锁定过程。 捕捉带:可以通过频率牵引过程使环路进入锁定状态的最大起始频差。 ③ 环路无法锁定情况 当起始频差很大,使得误差信号 ε(t)不能通过环路滤波器,Z(t)接近于 0,不能对 VCO 进行电压控制,则 VCO 的输出频率和相位不发生变化,环路不能锁定。
锁相环电路仿真
锁相环电路仿真1111201 曹雷 1111120108摘要: 锁相环(P L L ) 频率合成器是一种应用很广的频率合成技术, 自40 年代锁相环技术出现并应用到今天, 它一直在频率合成领域占主导地位。
随着集成电路技术的发展, 许多厂家研制出了通用的鉴频/ 鉴相器、V C O 、分频器等集成化器件, 甚至出现了许多型号的单片锁相环集成电路。
这给锁相环的设计应用带来了极大的方便, 根据不同的频率带宽要求选择合适的鉴频/ 鉴相器、V CO、分频器等器件, 设计人员设计好环路滤波器就可以完成锁相环频率合成器的设计合指标要求很大程度上依赖于锁相环路的响应函数是否设计得合适。
由于在实际电路中往往加入辅助滤波器、增益控制等电路, 以及存在分布电阻电容等因素, 电路的实际响应很难做到和设计值一致, 因此在制作锁相环前对环路进行建模仿真将有助于提高设计效率。
下面介绍一种锁相环的模型。
关键词: 锁相环; Multisim1 锁相环的仿真模型首先在Multisim 软件中构造锁相环的仿真模型( 图1) 。
基本的锁相环由鉴相器( PD) 、环路滤波器( LP) 和压控振荡器( VCO) 三个部分组成。
图中,鉴相器由模拟乘法器A 1 实现, 压控振荡器为V3 , 环路滤波器由R1 、C1 构成。
环路滤波器的输出通过R2、R3 串联分压后加到压控振荡器的输入端, 直流电源V2 用来调整压控振荡器的中心频率。
仿真模型中, 增加R2、R3 及V2 的目的就是为了便于调整压控振荡器的中心频率。
2 锁相接收机的仿真电路直接调频电路的振荡器中心频率稳定度较低,而采用晶体振荡器的调频电路, 其调频范围又太窄。
采用锁相环的调频器可以解决这个矛盾。
其结构原理如图2 所示。
实现锁相调频的条件是调制信号的频谱要处于低通滤波器通带之外, 也就是说, 锁相环路只对慢变化的频率偏移有响应, 使压控振荡器的中心频率锁定在稳定度很高的晶振频率上。
而随着输入调制信号的变化, 振荡频率可以发生很大偏移。
基于Matlab的数字锁相环的仿真设计_毕业论文设计
毕业论文设计基于Matlab的数字锁相环的仿真设计摘要:锁相环是一个能够跟踪输入信号相位变化的闭环自动跟踪系统。
它广泛应用于无线电的各个领域,并且,现在已成为通信、雷达、导航、电子仪器等设备中不可缺少的一部分。
然而由于锁相环设计的复杂性,用SPICE对锁相环进行仿真,数据量大,仿真时间长,而且需进行多次仿真以提取设计参数,设计周期长。
本文借助于Matlab中Simulink仿真软件的灵活性、直观性,在Simulink中利用仿真模块搭建了全数字锁相环的仿真模型。
先借助模拟锁相环直观形象、易于理解的特点,通过锁相环在频率合成方面的应用,先对模拟锁相环进行了仿真,对锁相环的工作原理进行了形象的说明。
在模拟锁相环的基础上,重新利用仿真模块搭建了全数字锁相环的仿真模型,通过仿真达到了设计的目的,验证了此全数字锁相环完全能达到模拟锁相环的各项功能要求。
关键词:锁相环,压控振荡器,锁定,Simulink,频率合成,仿真模块1引言1932年法国的H.de Bellescize提出同步捡波的理论,首次公开发表了对锁相环路的描述。
到1947年,锁相环路第一次应用于电视接收机的水平和垂直扫描的同步。
到70年代,随着集成电路技术的发展,逐渐出现集成的环路部件、通用单片集成锁相环路以及多种专用集成锁相环路,锁相环路逐渐变成了一个成本低、使用简便的多功能组件,为锁相技术在更广泛的领域应用提供了条件。
锁相环独特的优良性能使其得到了广泛的应用,其被普遍应用于调制解调、频率合成、电视机彩色副载波提取、FM立体声解码等。
随着数字技术的发展,相应出现了各种数字锁相环,它们在数字信号传输的载波同步、位同步、相干解调等方面发挥了重要的作用。
而Matlab强大的数据处理和图形显示功能以及简单易学的语言形式使Matlab在工程领域得到了非常广泛的应用,特别是在系统建模与仿真方面,Matlab已成为应用最广泛的动态系统仿真软件。
利用MATLAB建模可以快速地对锁相环进行仿真进而缩短开发时间。
锁相环路的相位数学模型
主讲 元辉
高频电子线路
结论:对于积分式滤波器,在通带范围内,若满足
R远大于 1 ( 或 远大于 1 )的条件,在已知频域传递函数的情
C
RC
况下,只需将用 p取代s,即可得到时域传递函数;反之
亦可。
4、电路模型
图6.2.5 环路低通滤波器的电路模型
主讲 元辉
6.2.1
高频电子线路
(三).压控振荡器(VCO)
相应的输出误差电压d t。
若图6.1.12中的输入、输出信号分别为
i t Vim cosit i
(6.2.1)
o
t
Vom
cos
ot
o
2
(6.2.2)
式中i 、o 分别为i 、o的起始相角。
主讲 元辉
6.2.1
高频电子线路
设:r为c 0 时,VCO的固有振荡角频率,称之为
6212电路形式常用的的环路低通滤波器的电路形式图624常用的的环路滤波器的电路形式主讲元辉3传输特性6211复频域传输函数其中主讲元辉其中主讲元辉其中主讲元辉2时域传输特性
高频电子线路
6.2 锁相环路的基本组成与原理
6.2.1 锁相环路的基本组成及数学模型 一、锁相环路的组成框图:
图6.1.12 锁相环路的组成方框图
1、作用:产生振荡频率随控制电压c t 变化的
振荡电压。是一种电压一频率变换装置。 2、电路形式: 能实现调频的振荡器都可以作为压控振荡器,控制
电压即为调制电压。 3、电路模型: 例如变容二极管调频振荡器。在一般情况下,压
控振荡器的振荡频率随控制电压变化的特性是非线性 的,如图6.2.6(a)所示。
锁相环Simulink仿真模型
锁相环学习总结通过这段的学习,我对锁相环的一些基本概念、结构构成、工作原理、主要参数以及simulink 搭建仿真模型有了较清晰的把握与理解,同时,在仿真中也出现了一些实际问题,下面我将对这段学习中对锁相环的认识和理解、设计思路以及中间所遇到的问题作一下总结:1. 概述锁相环(PLL )是实现两个信号相位同步的自动控制系统,组成锁相环的基本部件有检相器(PD )、环路滤波器(LF )、压控振荡器(VCO ),其结构图如下所示:2. 锁相环的基本概念和重要参数指标锁相是相位锁定的简称,表示两个信号之间相位同步。
若两正弦信号如下所示:相位同步是指两个信号频率相等,相差为一固定值。
)(sin )sin()()(sin )sin()('t U t U t u t U t U t u o o o o o i i i i i θθωθθω=+==+=当i ω=o ω,两个信号之间的相位差 为一固定值,不 随时间变化而变化,称两信号相位同步。
当i ω≠o ω,两个信号的相位差 ,不论i θ是否等于o θ,只要时间有变化,那么相位差就会随时间变化而变化,称此时两信号不同步。
若这两个信号分别为锁相环的输入和输出,则此时环路出于失锁状态。
当环路工作时,且输入与输出信号频差在捕获带范围之内,通过环路的反馈控制,输出信号的瞬时角频率)(t v ω便由o ω向i ω方向变化,总会有一个时刻使得i ω=o ω,相位差等于0或一个非常小的常数,那么此时称为相位锁定,环路处于锁定状态。
若达到锁定状态后,输入信号频率变化,通过环路控制,输出信号也继续变化并向输入信号频率靠近,相位差保持在一个固定的常数之内,则称环路此时为跟踪状态。
锁定状态可以认为是静态的相位同步,而跟踪状态则为动态的相位同步。
环路从失锁进入到锁定状态称为捕获状态。
其他几个环路工作时的重要概念:快捕带:能使环路快捕入锁的最大频差称为环路的快捕带,记为L ω∆,两倍的快捕带为快捕范围。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
锁相环学习总结
通过这段的学习,我对锁相环的一些基本概念、结构构成、工作原理、主要参数以及simulink 搭建仿真模型有了较清晰的把握与理解,同时,在仿真中也出现了一些实际问题,下面我将对这段学习中对锁相环的认识和理解、设计思路以及中间所遇到的问题作一下总结:
1. 概述
锁相环(PLL )是实现两个信号相位同步的自动控制系统,组成锁相环的基本部件有检相器(PD )、环路滤波器(LF )、压控振荡器(VCO ),其结构图如下所示:
2. 锁相环的基本概念和重要参数指标
锁相是相位锁定的简称,表示两个信号之间相位同步。
若两正弦信号如下所示:
相位同步是指两个信号频率相等,相差为一固定值。
)
(sin )sin()()(sin )sin()('t U t U t u t U t U t u o o o o o i i i i i θθωθθω=+==+=
当i ω=o ω,两个信号之间的相位差 为一固定值,
不 随时间变化而变化,称两信号相位同步。
当i ω≠o ω,两个信号的相位差 ,不论i θ
是否等于o θ,只要时间有变化,那么相位差就会随时间变化而
变化,称此时两信号不同步。
若这两个信号分别为锁相环的输入和输出,则此时环路出于失锁状态。
当环路工作时,且输入与输出信号频差在捕获带范围之内,通过环路的反馈控制,输出信号的瞬时角频率)(t v ω便由o ω向i ω方向变化,总会有一个时刻使得i ω=o ω,相位差等于0或一个非常小的常数,那么此时称为相位锁定,环路处于锁定状态。
若达到锁定状态后,输入信号频率变化,通过环路控制,输出信号也继续变化
并向输入信号频率靠近,相位差保持在一个固定的常数之内,则称环路此时为跟踪状态。
锁定状态可以认为是静态的相位同步,而跟踪状态则为动态的相位同步。
环路从失锁进入到锁定状态称为捕获状态。
其他几个环路工作时的重要概念:
快捕带:能使环路快捕入锁的最大频差称为环路的快捕带,记为
L ω∆,两倍的快捕带为快捕范围。
捕获带:能使环路进入锁定的最大固有频差,用P ω∆表示,两倍的捕获带为捕获范围。
同步带:环路在所定条件下,可缓慢增加固有频差,直到环路失锁,把能够维持环路锁定的最大固有频差成为同步带,用H ω∆,
o i t t θθθθ-=-)()('o i o i t t t θθωωθθ-+-=-)()()('
2H ω∆为同步范围。
三者关系为:H P L ωωω∆<∆<∆
在理想二阶环的情况下,在捕获状态下,评价捕获性能的主要指标为P ω∆、L ω∆和捕获时间P T 。
计算式如下:
3
2
02/2n
P P n L T ξωωωξωω∆=∞=∆=∆
其中,n ω为自然谐振角频率,后面将介绍n ω在设计环路滤波器时,将与ξ(阻尼系数,由于考虑到不同ξ对多种输入信号的误差响应和输出响应的影响,选取使响应曲线最平稳的最佳值0.707)决定滤波器两个参数的大小,仿真中可通过设定快捕带得到n ω。
从这可以看到,P T 不仅与环路参数有关,而且与初始频差有关,固有频差越大,则需捕获时间就越长。
在同步状态下,重要的指标有稳态相位误差)(∞e θ和H ω∆,环路锁定后,频差等于0,但稳态相差通常会存在,它反映了环路的跟踪精度,稳态相差越小,跟踪精度越高。
理想二阶环条件下,
∞=∆H ω。
3. 锁相环的构成及工作原理
从锁相环结构图看到,其包括鉴相器、环路滤波器和压控振荡器。
3.1. 鉴相器
正弦型鉴相器即一乘法器(有些资料后接LPF ),用于检测环路输入信号相位与输出信号相位间的相位误差)(t e θ,设输入输出信号分别为:
作如下变换:
通过鉴相器后得到,
m K 为相乘系数,这里为1/2。
3.2. 环路滤波器
由通过检相器式子看出,检相器输出包含了和频分量和差频分量,通过环路滤波器,由于其具有低通特性,和频分量将被滤除,输出为振荡器的控制信号)(t u c 。
记F(p)为环路滤波器的传递函数,则)()()(t u p F t u d c =。
)
(sin )sin()(t U t U t u i i i i i θθω=+=)
(cos ))(cos()('t U t t U t u o o o o o θθω=+=)
()()
()()(;)()(2'11t t t t t t t t t t t t o o i o o i o i o i o i i θωθθωθθωθωωωθωωωθωθ+=+=+∆=-=∆+-+=+=)]()(2sin[)]()({sin[***)2/1()()(2121t t t t t U U K t u t u K o o i m o i m θθωθθ+++-=)
()(t U t u e d d θ=
3.3. 压控振荡器
压控振荡器为电压频率变换器,其瞬时频率为 当)(t u c =0时,)(t v ω=0ω。
瞬时相位可以表示为 通过以上分析,得到模拟锁相环的相位模型为:
相应的数字锁相环的模型为
则PLL 的动态方程为
4. 数字锁相环的设计及simulink 仿真
数字锁相环的设计主要在于环路滤波器和NCO 的设计,而鉴相器则为一简单的数字乘法器。
下面将主要介绍数字环路滤波器和NCO 的设计。
)
()]([)(t u K t u f t c o o c v +==ωω)
(*p /)(dt
)(dt )()(2t
0t
0't u K t t u K t t c o c o o v )(=⎰+=⎰=θωωθ
)
(sin )p (KF )(p )(p 1t t t e e θθθ-=
4.1. 数字环路滤波器设计
在清楚数字环路滤波器的结构后,数字环路滤波器的系数是设计的主要部分,其结构如下图所示(simulink 仿真图):
传输函数为:)1/()(/)()(121--+==z C C k u k u z F d c
由PLL 的线性化数字模型得到的传递函数,将N(z)和F(z)代入得
到12
()1
21()12
1[()2](1)121
K K C C z K K C z o d o d H z K K C C z K K C z o d o d --+-=--++-+- 由PLL 的线性化模拟模型得到传递函数并代入N(s)及F(s),然后进行双线性变换()1/()1)(/2(11--+-=z z T s s )得到
22122[4()]2()[()4]()2221[44()](1)[2()8]T T T z T T z n n n n n H z T T z T z
n n n ξωωωωξωξωωω--+++-=--++++- 比较两式得到C1、C2,分别为
)
)(44/()(4*)/1())(44/(8*)/1(2
2
221T T T K K C T T T K K C n n n d o n n n d o ωξωωωξωξω++=++=
通常d o K K K =取1,ξ取0.707,n ω可由自己设定的快捕带得到,T 为抽样间隔,经计算然后可以求得两参数。