《数字电子技术》课期末考试复习题复习课程
数字电子技术基础课-阎石-第五版第四章期末复习题
![数字电子技术基础课-阎石-第五版第四章期末复习题](https://img.taocdn.com/s3/m/36ada6d0a1c7aa00b52acbf7.png)
组合逻辑电路习题一、填空、选择1、8 线—3线优先编码器74LS148 的优先编码顺序是I7 、I6 、I5 、…、I0 ,输出A2 A1 A0 。
输入输出均为低电平有效。
当输入I7 I6 I5 …I0 为11010101时,输出A2 A1 A0为 。
2、3 线—8 线译码器74LS138 处于译码状态时,当输入A 2A 1A 0=001 时,输出Y 7~Y 0 = 。
3、组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 ,与电路以前的状态 。
4、在组合逻辑电路中,由于门电路的延时,当输入信号状态改变时,输出端可能出现虚假过渡干扰脉冲的现象称为 。
5、一位数值比较器,输入信号为两个要比较的一位二进制数A 、B ,输出信号为比较结果:Y(A >B)、Y(A =B)和Y(A <B),则Y(A >B)的逻辑表达式为 。
6、下列电路中,不属于组合逻辑电路的是。
(A )译码器 (B )全加器 (C )寄存器 (D )编码器 7、在二进制译码器中,若输入有4位代码,则输出有 个信号。
(A )2 (B )4 (C )8 (D )16 二、分析题4.1写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。
习题4.1图4.2分析图所示电路,写出输出函数F 。
习题4.2图4.3已知图示电路及输入A 、B 的波形,试画出相应的输出波形F ,不计门的延迟.B A =1 =1 =1F习题4.3图4.4由与非门构成的某表决电路如图所示。
其中A 、B 、C 、D 表示4个人,L=1时表示决议通过。
(1) 试分析电路,说明决议通过的情况有几种。
(2) 分析A 、B 、C 、D 四个人中,谁的权利最大。
4.5分析图所示逻辑电路,已知S 1﹑S 0为功能控制输入,A ﹑B 为输入信号,L 为输出,求电路所具有的功能。
习题4.5图4.6试分析图所示电路的逻辑功能。
习题4.6图4.7已知某组合电路的输入A 、B 、C 和输出F 的波形如下图所示,试写出F 的最简与或表达式。
《数字电子技术》课期末考试复习题复习课程
![《数字电子技术》课期末考试复习题复习课程](https://img.taocdn.com/s3/m/3c9e2bfc85254b35eefdc8d376eeaeaad1f316ec.png)
《数字电子技术》课期末考试复习题复习课程一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运就是(与)运算、(或)运算和(非)运算。
(2)逻辑变量和逻辑函数的取值惟独(0)和(1)两种取值。
它们表示两种相反的逻辑状态。
(3)与逻辑运算规则能够归纳为有0出(0),全1出(1)。
(4)或逻辑运算规则能够归纳为有1出(1),全0出(0)。
(5)与非逻辑运算规则能够归纳为有(0)出1,全(1)出0。
(6)或非逻辑运算规则能够归纳为有(1)出0,全(0)出1。
(7)二极管从导通到截止所需时刻称为(开通)时刻。
(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。
(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。
(10)三态输出门输出的三个状态分不为(低电平)、(高电平)、(高阻态)。
(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。
(12)化简逻辑函数的要紧办法有(代数)化简法和(卡诺图)化简法。
(13)逻辑函数的表示办法要紧有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。
(31)编码器按功能别同分为(二进制)编码器、(二-十进制)编码器和优先编码器。
(32)译码器按功能别同分为(二进制)译码器、(二-十进制)译码器和显示译码器。
(33)8选1数据挑选器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。
(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。
(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。
而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。
(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。
(42)十进制数转换为二进制数的办法是:整数部分用(除2取余),小数部分用(乘2取整)法。
数字电子技术基础课-阎石_第五版第十章期末复习题
![数字电子技术基础课-阎石_第五版第十章期末复习题](https://img.taocdn.com/s3/m/a1f34417fad6195f312ba615.png)
第十章 数模和模数转换习题1、 选择题1)一输入为十位二进制(n=10)的倒T 型电阻网络DAC 电路中,基准电压REF V 提供电流为 。
A. R V 10REF 2B. RV 10REF 22⨯ C. R V REF D. R V i )2(REF ∑ 2)权电阻网络DAC 电路最小输出电压是 。
A. LSB 21VB. LSB VC. MSB VD. MSB 21V 3)在D/A 转换电路中,输出模拟电压数值与输入的数字量之间 关系。
A.成正比B. 成反比C. 无4)ADC 的量化单位为S ,用舍尾取整法对采样值量化,则其量化误差m ax ε= 。
A.0.5 SB. 1 SC. 1.5 SD. 2 S5)在D/A 转换电路中,当输入全部为“0”时,输出电压等于 。
A.电源电压B. 0C. 基准电压6)在D/A 转换电路中,数字量的位数越多,分辨输出最小电压的能力 。
A.越稳定B. 越弱C. 越强7)在A/D 转换电路中,输出数字量与输入的模拟电压之间 关系。
A.成正比B. 成反比C. 无8)集成ADC0809可以锁存 模拟信号。
A.4路B. 8路C. 10路D. 16路9)双积分型ADC 的缺点是 。
A.转换速度较慢B. 转换时间不固定C. 对元件稳定性要求较高D. 电路较复杂2 、填空题1)理想的DAC 转换特性应是使输出模拟量与输入数字量成__ __。
转换精度是指DAC 输出的实际值和理论值__ _。
2)将模拟量转换为数字量,采用 __ __ 转换器,将数字量转换为模拟量,采用__ ___ 转换器。
3)A/D 转换器的转换过程,可分为采样、保持及 和 4个步骤。
4)A/D 转换电路的量化单位位S ,用四舍五入法对采样值量化,则其m ax ε= 。
5)在D/A 转换器的分辨率越高,分辨 的能力越强;A/D 转换器的分辨率越高,分辨 的能力越强。
6)A/D 转换过程中,量化误差是指 ,量化误差是 消除的。
《数字电子技术》期末考试题及答案(经典)
![《数字电子技术》期末考试题及答案(经典)](https://img.taocdn.com/s3/m/9774c19f16fc700abb68fce9.png)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数电复习题
![数电复习题](https://img.taocdn.com/s3/m/06e00f76f5335a8102d220da.png)
答案:
《数字电子技术》复习题
第 8 页 共 21 页
4、已知电路及 CP、A 的波形如图 5(a)(b)所示,设触发器的初态均为“0” ,
试画出输出端 B 和 C 的波形。
答:
5、用 T 触发器和异或门构成的某种电路如图 6(a)所示,在示波器上观察到波 形如图 6(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并 标明 T 的取值。
D、F=A+B C 4、下列图中的逻辑关系正确的是 ( B )
A.Y= A B
B.Y= ABC
C.Y= AB
5、Y (A,B,C, )=∑m(0,1,4,5)逻辑函数的化简式为( C ) A、Y=AB+BC+ABC B、Y=A+B C、Y= B
6、 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。
答案:T=1, 连线 F CP Q ,图略。 6. 请画出题图电路的 Q0、Q1 的输出波形,假设初始状态皆为 0
1 CP A
Q0
1J C1 1K 1J C1 1K
Q1
CP A Q0
1
Q1
《数字电子技术》复习题
第 9 页 共 21 页
五、设计题 1、请用与非门、或非和非门设计一个故障显示电路,要求: (1)两台电机同时工作时 F1 灯亮 (2)两台电机都有故障时 F2 灯亮 (3)其中一台电机有故障时 F3 灯亮。 解答 令逻辑变量 A、B 表示两台电机的工作状态:正常工作为“1” ,有故障为“0” 。 从题意,可令 F1、F2、F3 分别表示 3 个灯的状态:灯亮“1” ,灯不亮为“0” 。 1.真值表: A B F1 F2 F3 0 0 0 1 0 0 1 0 0 1 1 0 0 0 1 1 1 1 0 0 2. 逻辑表达式:F1= AB F2= A B A B F3= A B+A B =A B= F1 F 2 3.电路图(略) 2、试用 74LS138 和适当门电路实现逻辑函数 L(A、B、C)=∑m(0、2、3、4、 7) 答案:
数字电子技术期末考试题及答案(经典)
![数字电子技术期末考试题及答案(经典)](https://img.taocdn.com/s3/m/9774c19f16fc700abb68fce9.png)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术期末复习题库及答案
![数字电子技术期末复习题库及答案](https://img.taocdn.com/s3/m/11ac99f0aeaad1f346933f9b.png)
数字电子技术期末复习题库及答案第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。
(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
数字电子技术基础期末复习试题
![数字电子技术基础期末复习试题](https://img.taocdn.com/s3/m/8fcaf152e418964bcf84b9d528ea81c758f52e19.png)
数字电子技术基础期末复习试题一、填空题:1、(48)10=()16=()2。
2、对于ttl与非门的闲置输入端可接,ttl或非门不使用的闲置输入端应接。
3、格雷码的特点是任意两组相邻代码之间有位不同。
4、在以下jk触发器、rs触发器、d触发器和t触发器四种触发器中,同时具备维持、复置1、复置0和滑动功能的触发器就是。
5、oc门可以实现功能,cmos门电路中的门也可以实现该功能。
6、一只四输入端与非门,使其输出为0的输入变量取值组合有种。
7、常见的组合逻辑电路有编码器、和。
8、逻辑函数f?ab?ac?bd的反函数为,对偶函数为。
9、一个同步时序逻辑电路可以用、、三组函数表达式叙述。
10、加法器的位次方式存有和两种。
11、16挑选1的数据选择器有个地址输出端的。
12、存储器的种类包括和。
13、在时钟脉冲cp促进作用下,具备和功能的触发器称作t触发器,其特性方程为。
14、三态门输入的三种状态分别为:、和。
15、用4个触发器可以存储位二进制数。
16、逻辑电路中,高电平用1表示,低电平用0表示,则成为逻辑。
17、把jk触发器改成t触发器的方法是。
18、女团逻辑电路就是指电路的输入仅由当前的同意。
19、5个地址输出端的译码器,其译码输入信号最多理应个。
20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做。
21、一个rom存有10根地址线,8根数据输入线,rom共计个存储单元。
22、n个触发器共同组成的计数器最多可以共同组成十进制的计数器。
23、基本rs触发器的约束条件就是。
24、逻辑代数中3种基本运算就是、和。
25、逻辑代数中三个基本运算规则、和。
26、如果对键盘上108个符号展开二进制编码,则至少必须位二进制数码。
27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的rom。
该rom有根地址线,有根数据输出线。
28、74ls138是3线―8线译码器,译码输出低电平有效,若输入为a2a1a0=110时,输出y7'y6'y5'y4'y3'y2'y1'y0'y1=。
数字电子技术期末考试题及答案(经典)
![数字电子技术期末考试题及答案(经典)](https://img.taocdn.com/s3/m/9774c19f16fc700abb68fce9.png)
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术基础课-阎石_第五版第五、六章期末复习题
![数字电子技术基础课-阎石_第五版第五、六章期末复习题](https://img.taocdn.com/s3/m/f93d0f60af1ffc4ffe47ac15.png)
第五章-第六章习题习题一1、由与非门组成的基本SR锁存器,输入端分别为S、R为使锁存器处于“置1”状态,其S、R端应为。
(A)SR=00 (B)SR=01 (C)SR=10 (D)SR=112、有一个T触发器,在T=1 时,加上时钟脉冲,则触发器。
(A)保持原态(B)置0 (C)置1 (D)翻转3、假设JK触发器的现态Q n=0,要求Q n+1=0,则应使。
(A)J=×,K=0 (B)J=0,K=×(C)J=1,K=×(D)J=K=1 4、电路如图5.1所示。
实现Q n +1 = Q n的电路是。
(A)(B)(C)(D)图5.15、米里型时序逻辑电路的输出是。
(A)只与输入有关(B)只与电路当前状态有关(C)与输入和电路当前状态均有关(D)与输入和电路当前状态均无关6、穆尔型时序逻辑电路的输出是。
(A)只与输入有关(B)只与电路当前状态有关(C)与输入和电路当前状态均有关(D)与输入和电路当前状态均无关7、用n个触发器组成计数器,其最大计数模为。
(A)n (B)2n (C)n2(D)2n8、四位移位寄存器,现态为1100,经左移一位后其次态为。
(A)0011 或1011 (B)1000或1001 (C)1011 或1110 (D)0011 或11119、下列电路中,不属于时序逻辑电路的是。
(A)计数器(B)全加器(C)寄存器(D)分频器10、一个5 位的二进制加计数器,由00000 状态开始,经过75个时钟脉冲后,此计数器的状态为:(A)01011 (B)01100 (C)01010 (D)00111 11、图5.2所示为某时序电路的时序图,由此可知该时序电路具有的功能。
(A)十进制计数器(B)九进制计数器(C)四进制计数器(D)八进制计数器图5.2习题二5-1填空题(1)组合逻辑电路任何时刻的输出信号,与该时刻的输入信号;与电路原来所处的状态;时序逻辑电路任何时刻的输出信号,与该时刻的输入信号;与信号作用前电路原来所处的状态。
《数字电子技术》复习题
![《数字电子技术》复习题](https://img.taocdn.com/s3/m/6ea9c8e16bd97f192379e99e.png)
《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
成人教育《数字电子技术》期末考试复习题及参考答案
![成人教育《数字电子技术》期末考试复习题及参考答案](https://img.taocdn.com/s3/m/e71331a159eef8c75ebfb328.png)
数字电子技术复习题(课程代码252311)一、简答题:1、简述组合电路和时序电路各自的特点是什么?答:组合电路的特点:任何时刻电路的稳定输出,仅取决于该时刻各个输入变量的取值,组合电路是由门电路组合而成,没有输出到输入的反馈连接,也不含记忆性的元件;时序电路的特点:在数字电路中,凡是任何时刻到来的稳态输出,不仅和该时刻的输入信号有关,还取决于电路原来的状态者,都叫做时序电路;时序电路中一定含有可存储电路状态的触发器;2、举例说明三态门的特点?答:三态门是由普通门电路加上使能控制信号构成的,它的输出端除了有高、低电平两种逻辑状态以外,还有高阻状态。
这样,三态门可以有更多的应用,如:可做多路开关、可用于信号的双向传输、构成数据总线等。
3、CMOS门电路与TTL门电路相比有些什么优点?请列举出三点?答:CMOS门电路与TTL门电路比较的优势有:功耗低、电源电压范围宽、抗干扰能力强、输入电阻高、扇出能力强等。
4、简述触发器的基本性质?答:(1) 具有两个稳定的状态,分别用二进制数码的“1”和“0”表示;(2) 由一个稳态到另一稳态,必须有外界信号的触发。
否则它将长期稳定在某个状态,即长期保持所记忆的信息;(3) 具有两个输出端:原码输出Q和反码输出Q。
一般用Q的状态表明触发器的状态。
如外界信号使Q=Q,则破坏了触发器的状态,这种情况在实际运用中是不允许出现的。
5、什么是竞争冒险,消除它的基本方法有哪些?(至少列举3种方法)答:在组合电路中,当输入信号改变状态时,输出端可能出现虚假信号——过渡干扰脉冲的现象,叫做竞争冒险;消除竞争冒险的基本方法有四种:引入封锁脉冲、引入选通脉冲、接入滤波电容、修改逻辑设计增加冗余项。
6、简述逻辑函数最小项的基本性质?答:(1)对任何变量的函数来讲,全部最小项之和为1;(2) 两个不同最小项之积为0;(3) n变量有2n项最小项,且对每一个最小项而言,有n个最小项与之相邻;7、简述组合逻辑部件中的SSI、MSI和LSI的含义?并说明MSI、LSI 与SSI相比具有哪些优点?答:见教材P74-75SSI :小规模集成电路;MSI :中规模集成电路;LSI :大规模集成电路; MSI 、LSI 与SSI 相比具有如下优点:1、体积小;2、功耗低,速度快;3、可靠性高;4、抗干扰能力强;5、应用MSI 、LSI 可以使数字设备的设计过程大大简化;等等二、化简题(一)利用逻辑代数中的公式把下列函数化简成最简与或式:1()F A A AB ABC =++、答案:()F A A AB ABC A AB A=++=+=2、F A A B B A B =+++++ 答案:F A A B B A BA AB B ABA B B A AB AB AB AB=+++++=+++=+++=+=+3、()()FA B A B AB =⊕++; 答案:()()()()F A B A B AB A AB AB B AB AB ABAB AB AB A B=⊕++=++++=++=+4、F A B CD DB =+++答案:F A B CD DBA BCD D BA B D=+++=+++=++5、F(A,B,C)=A B AB ABC +++ 答案:()A B AB ABC A B AB ABC B A A AC B+++=⋅++=++=6、F AB ABD A C BCD =+++答案:(1)F AB ABD A C BCD AB D A C BCD AB A C BCD AB A C=+++=+++=++=+(二)利用卡诺图化简下列函数,写出下列函数的最简与或式:1(3,5,6,7)F =∑ 2(2,3,6,8,9,12)F =∑答案:先画出上面两个函数的卡诺图,然后再分别写出其最简与或式1F2F1F AB BC AC =++ 2F AC D AB C A BC A CD =⋅+⋅+⋅+(三)观察下列卡诺图,然后分别写出其最简与或式:3F4F答案:3F A BD BC ABC =⋅++ 4F B C D =++5F6F答案:5F AB BC AD =++ 6F AB AD AD =++三、根据下列电路图,分别写出各输出函数的最简表达式AB1AB C2答案:1()()()()F A A B B A B A A B B A B A A B B A B AB A B=+++++=++++=+⋅+⋅=+⋅2()()()F A B C BC ABC ABC BCC AB B B AC C AC BC AB=⊕+=++=+++=++A B答案:30011223310F m D m D m D m D AB C AB AB AB C ABC AB AC=⋅+⋅+⋅+⋅=⋅+⋅+⋅+⋅=++4025702570257F Y Y Y Y m m m m m m m m AC AC=+++=+++=+++=+教材例题: P3,例1—例9 P53,例22—例25四、画波形题:假设起始状态都是“0”,画出下列各图中最后输出Q 的波形,CP 的波形如图所示:CP1(a) (b) (c)解:a)、b)波形如下图:c)波形如下图:11(d )CPA (e)(e) 波形如下图:五、分析题:1、请分析下面电路,写出函数表达式,画出真值表,说明其逻辑功能B C解:F AB AC AB AC =⋅=+ABC这是一个三变量表决器,A 具有否决权。
050117数字电子技术 - 19
![050117数字电子技术 - 19](https://img.taocdn.com/s3/m/a129c6069b6648d7c0c7465e.png)
《数字电子技术》课程综合复习资料一、单选题1、一位8421BCD计数器至少需要 触发器。
A. 3 B. 4 C. 5 D. 102、若用JK 触发器来实现状态方程为AB Q A Qn 1n +=+,则J 、K 端的驱动方程为 。
A.J=AB ,K=B A +B.J=AB ,K=B AC.J=B A +,K=ABD.J=B A ,K=AB 3、一个8421BCD 码十进制计数器,设其初态Q3Q2Q1Q0=0011,输入的时钟脉冲频率 f=1kHz 。
试问在100ms 时间后,计数器的状态为 。
A .0010;B .0011;C .0111D.01104、欲将容量为1K×4的RAM 扩展为4K×4,则需要控制各片选端的辅助译码器的输出端数为 。
A.1 B.2C.4D.85、一个8位A/D 转换器,若所转换的最大模拟电压为5V ,当输入2V 电压时,其输出的数字量为 。
A .00111001B .01100110C .10011001D .010100106、下列各门电路符号中,不属于基本门电路的图是 。
7、逻辑表达式A (B+C )=AB+AC 的对偶式是 。
A. ))((C A B A C B A ++=+ B. A+BC=(A+B )(A+C ) C. AB+AC=A (B+C )D.))((C A B A C B A ++=+8、如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。
A . 0B.1C.00110101D.其它9、 三态门有一使能控制端,当使能端为无效电平时,正确的是 。
A. 输出端为高阻态 B. 输出端为高电平C. 输出端为低电平D. 输出与输入间有正常的逻辑关系10、用四选一数据选择器实现函数Y=0101A A A A +,应使 。
A. D 0=D 2=0,D 1=D 3=1 B. D 0=D 2=1,D 1=D 3=0 C. D 0=D 1=0,D 2=D 3=1D. D 0=D 1=1,D 2=D 3=011、在下列逻辑电路中,不是组合逻辑电路的有 。
数字电子技术_期末考试试题(5套)
![数字电子技术_期末考试试题(5套)](https://img.taocdn.com/s3/m/772fc9bcbe23482fb5da4cd8.png)
期末考试试题课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关, 而与 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
数字电子技术复习题
![数字电子技术复习题](https://img.taocdn.com/s3/m/70cbf48887c24028905fc305.png)
A .32kHz;
B.2kHz;
C .128 kHz
D.256kHz
12.用 n 个触发器构成计数器,可得到的最大计数长度(模值)为 ____________。
A. n
B. 2n
C. n 2
D. 2 n 5V
84 13.由 555 定时器构成的施密特触发器6如图3所示,u该o 电路的回差电压
为
V。
ui
。
11、(43)10 =(
)2。
12、将逻辑函数 F=∑m(0,2,3,4,6,7,10,11,14,15),化
简为最简与或式结果为
。
13、三态门的输出状态除了高电平或低电平两种状态外,还有第三状
态是
。
14、若用二进制代码对 48 个字符进行编码,则至少需要
位
二进制。
15、JK 触发器的次态方程是 Q n1 =
D. A BC (A B )( A C )
3.如果要采用奇校验方式传送一个七位二进制代码 0011010,则其校
验位为
。
A. 0
.1
C
D. 其它
4. 三态门有一使能控制端,当使能端为无效电平时,正确的是
。
A. 输出端为高阻态
B . 输出端为高电平
C. 输出端为低电平
D. 输出与输入间有正常
的逻辑关系
2 15
4V
A.5
B.4
C.2
D.5/3
14.设 F=AB+C D ,则它的反函数是____________。
A. F =(A+B)(C D )
B. F =( A B )(C+D)
C. F = A B • C D
D.以上都不正确
数字电子技术期末复习资料
![数字电子技术期末复习资料](https://img.taocdn.com/s3/m/5e1a856a59fafab069dc5022aaea998fcc224059.png)
数字电子技术复习一、单选题1.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=000时,输出应为(A)。
A.11111110 B。
11011111 C。
11110111 D.11111011。
2。
以下电路中可以实现“线与”功能的有BA.与非门B。
三态输出门C.集电极开路门D.不定3.,当时,DA。
B.C。
D。
4.分别用842lBCD码表示(10011000)2为(B)(2分)A。
230 B.98 C。
9805.已知R、S是或非门构成的基本RS触发器输入端,则约束条件为BA.RS=0 B。
R+S=1 C。
RS=1 D。
R+S=0。
6。
由两个TTL或非门构成的基本RS触发器的置0端及置1端初始态均为高电平,若同时由高电平跳到低电平,则触发器状态应变为D A。
置0 B。
置1 C。
保持D。
不定。
7。
以下电路中常用于总线应用的有AA.TSL门B.OC门C.漏极开路门D。
CMOS与非门8。
功能最全的触发器是(B)A。
主从RS触发器B.JK触发器C.同步RS触发器D.D触发器9.存在约束条件的触发器是AA。
基本RS触发器B。
D锁存器C.主从JK触发器D。
D触发器。
10。
数字电路中使用的数制是(A)。
A.二进制B。
八进制C。
十进制D.十六进制。
11.在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D)A.m1与m3B。
m4与m6C.m5与m13D.m2与m812.仅具有“置0”“置1”“保持”“翻转”功能的触发器是___A________. A。
JK触发器;B.T触发器;C.D触发器;D。
T’触发器.13。
下列触发器具有空翻现象(B)A。
边沿D触发器B.同步D触发器C。
主从JK触发器14.设计一个6进制的同步计数器,需要个触发器。
AA.3B.4 C。
5 D。
6。
15。
42.下列关于74LS194的描述,__A___是错误的。
A。
74LS194是通用移位寄存器,可以实现四种基本移位功能B。
数电期末考试题库及答案
![数电期末考试题库及答案](https://img.taocdn.com/s3/m/96b8867efe00bed5b9f3f90f76c66137ee064f99.png)
数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 8答案:A3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 电路中没有存储元件D. 输出状态不随时间变化答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 8D. 7答案:B5. 在数字电路中,使用最广泛的逻辑门是()。
A. 与非门B. 或非门C. 异或门D. 非门答案:A6. 一个D触发器的输出状态取决于()。
A. 时钟信号B. 数据输入C. 复位信号D. 时钟信号和数据输入答案:D7. 在数字电路中,一个3线-8线译码器的输入线数是()。
A. 3B. 4C. 5D. 8答案:A8. 一个4位二进制计数器的计数周期是()。
A. 8B. 16C. 32D. 64答案:B9. 一个JK触发器在J=0,K=1时的输出状态是()。
A. 保持不变B. 置0C. 置1D. 翻转答案:D10. 在数字电路中,一个同步计数器与异步计数器的主要区别是()。
A. 计数速度B. 电路复杂度C. 计数方式D. 时钟信号的使用答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以产生________种不同的输出状态。
答案:82. 一个D触发器在时钟信号的上升沿到来时,其输出状态将________输入端的数据。
答案:复制3. 一个4位二进制计数器的计数范围是从________到________。
答案:0000到11114. 在数字电路中,一个与非门的输出状态与输入状态之间的关系是________。
答案:反相5. 一个JK触发器在J=1,K=0时的输出状态是________。
答案:置16. 在数字电路中,一个3线-8线译码器的输出线数是________。
数字电子技术期末考试试题
![数字电子技术期末考试试题](https://img.taocdn.com/s3/m/8e2ae2a905a1b0717fd5360cba1aa81145318f4f.png)
数字电子技术期末考试试题一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. T触发器3. 在数字电路设计中,以下哪个是同步电路的特点?A. 所有信号都通过同一个时钟信号同步B. 信号传输速度慢C. 电路复杂度高D. 容易受到噪声干扰4. 以下哪个不是数字电子技术中的存储元件?A. 电容B. 电阻C. 触发器D. 寄存器5. 组合逻辑电路的输出只与:A. 当前输入有关B. 过去输入有关C. 未来输入有关D. 以上都不是6. 在数字电子技术中,一个4位二进制数能表示的最大十进制数是:A. 15B. 16C. 255D. 2567. 以下哪个不是数字电子技术中的编码方式?A. 格雷码B. 曼彻斯特编码C. 哈夫曼编码D. 差分曼彻斯特编码8. 一个标准的5V TTL逻辑门,其高电平输入电压范围是:A. 0V至2VB. 2V至5VC. 3.5V至5VD. 0V至3.5V9. 以下哪个是数字电子技术中常用的模拟/数字转换器?A. 模数转换器B. 数模转换器C. 模数转换器和数模转换器D. 以上都不是10. 在数字电子技术中,以下哪个是布尔代数的基本运算?A. 加法B. 乘法C. 与运算D. 除法二、简答题(每题5分,共10分)1. 解释什么是时序逻辑电路,并给出一个实际应用的例子。
2. 描述什么是布尔代数,并解释其在数字电路设计中的重要性。
三、计算题(每题10分,共20分)1. 给定一个逻辑电路,包含两个与门和两个非门,输入A和B,求输出Y的逻辑表达式,并画出电路图。
2. 设计一个4位的二进制加法器,给出其真值表,并说明其工作原理。
四、分析题(每题15分,共30分)1. 分析一个同步计数器的设计,包括其工作原理、状态转移图和时序图。
2. 讨论数字滤波器的类型和应用,特别是低通滤波器和高通滤波器的区别。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。
(2)逻辑变量和逻辑函数的取值只有(0)和(1)两种取值。
它们表示两种相反的逻辑状态。
(3)与逻辑运算规则可以归纳为有0出(0),全1出(1)。
(4)或逻辑运算规则可以归纳为有1出(1),全0出(0)。
(5)与非逻辑运算规则可以归纳为有(0)出1,全(1)出0。
(6)或非逻辑运算规则可以归纳为有(1)出0,全(0)出1。
(7)二极管从导通到截止所需时间称为(开通)时间。
(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。
(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。
(10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。
(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。
(12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法。
(13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。
(31)编码器按功能不同分为(二进制)编码器、(二-十进制)编码器和优先编码器。
(32)译码器按功能不同分为(二进制)译码器、(二-十进制)译码器和显示译码器。
(33)8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。
(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。
(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。
而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。
(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。
(42)十进制数转换为二进制数的方法是:整数部分用(除2取余),小数部分用(乘2取整)法。
(43)二进制数转换为十进制数的方法是(各位按权展开相加)。
(44)全加器有三个输入端,它们分别为(被加数)、(加数)和相邻低位进位;输出端有两个,分别为本位和、进位数。
(45)数值比较器的功能是比较两组二进制数的大小或相等的电路,当输入A=1111和B=1101时,则它们比较得结果为(A>B)。
(51)触发器具有两个稳定状态,在外信号作用下这(两个稳定状态)可相互转换。
(52)边沿JK触发器具有(置0 )、(置1 )、(保持)和翻转功能。
(55)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
(61)对于时序逻辑电路来说,某时刻电路的输出状态不仅取决于该时刻的(输入信号),而且还取决电路的(原有状态),因此,时序逻辑电路具有(记忆)性。
(62)时序逻辑电路由(组合逻辑)电路和(存储)电路两部分组成,(存储)电路必不可少。
(63)计数器按进制分:有二进制计数器、(十)进制计数器和任意进制计数器。
(64)集成计数器的清零方式分为(异步置零)和(同步置零);置数方式分为(同步置数)和(同步置数)。
(65)一个4位二进制加法计数器的起始计数状态Q3Q2Q1Q0=1010,当最低位接收到4个计数脉冲时,输出的(1110)。
(72)多谐振荡器没有(稳定)状态,只有两个暂稳态状态,其振荡周期T取决于(RC的值)。
(71)常见的脉冲产生电路有(多谐振荡器),常见的脉冲整形电路有(单稳态触发器)、(施密特触发器)。
(73)施密特触发器具有回差现象,又称(电压滞后)特性;单稳触发器最重要的参数为(脉宽)。
(74)在由555定时器组成的多谐振荡器中,其输出脉冲的周期T 为(0.7(R1+R2)C ))。
(75)在由555定时器组成的单稳态触发器中,其输出脉冲宽度t W 为(1.1RC)。
(81)将模拟信号转换为数字信号,需要经过(采用)、(保持)、(量化)、(编码)四个过程。
(82)D /A 转换器用以将输入的二进制代码转换为相应(模拟电压)输出的电路。
(83)R-2R 倒T 型网络D /A 转换器主要由(电子模拟开关)、(基准电压)、(R-2R 倒T 型电阻网络) 和(求和运算放大器)等部分组成。
(84)A /D 转换器从转换过程看可分为两类(直接A/D 转换器)和(间接A/D 转换器)两类。
(85)A/D 转换器的位数越多,能分辨最小模拟电压的值就(越小)。
二、判断题(每小题△△分,共△△分;对的打“∨”,错的打“×”)(1)二极管可组成与门电路,但不能组成或门电路。
( × )(2)三态输出门可实现“线与”功能。
( × )(3)二端输入与非门的一个输入端接高电平时,可构成反相器。
( × )(4)74LS00是2输入端4与非门。
( √ )(5)二端输入或非门的一个输入端接低电平时,可构成反相器。
( √ )(21)逻辑函数的标准与-或表达式又称为最小项表达式,它是唯一的。
( √ )(22)卡诺图化简逻辑函数的实质时合并相邻最小项。
( √ )(23)因为A AB A =+,所以0=AB 。
( × )(24)因为A B A A =+)(,所以0=+B A 。
( × )(25)逻辑函数BC A Y +=又可以写成))((C A B A Y ++=。
( √ )(31)优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
( × )(32)编码与译码是互逆的过程。
( √ )(33)二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
(√ )(34)共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
( √ )(35)数据选择器和数据分配器的功能正好相反,互为逆过程。
( √ )(41)一个n 为二进制数,最高位的权值是2n-1。
( √ )(42)十进制数45的8421BCD 码是101101。
( × )(43)余3BCD 码是用3位二进制数表示一位十进制数。
( × )(44)半加器只考虑1位二进制数相加,不考虑来自低位的进位数。
( √ )(45)数值比较器是用于比较两组二进制数大小的电路。
( × )(51)RS 触发器的约束条件RS=0表示不允许出现R=S=1的输入。
( √ )(52)主从JK 触发器、边沿JK 触发器和同步JK 触发器的逻辑功能完全相同。
( √ )(53)对边沿JK 触发器,在CP 为高电平期间,当J=K=1时,状态会翻转一次。
( × )(54)若要实现一个可暂停的一位二进制计数器,控制信号A =0计数,A=1保持,可选用T 触发器,且令T=A 。
( × )(55)同步D 触发器在CP =1期间,D 端输入信号变化时,对输出Q 端没有影响。
( × )(61)同步时序电路具有统一的时钟CP 控制。
( √ )(62)十进制计数器由十个触发器组成。
( √ )(63)异步计数器的计数速度最快。
( × )(64)4位二进制计数器也是一个十六分频电路。
( √ )(65)双向移位寄存器可同时执行左移和右移功能。
( × )(71)施密特触发器可用于将三角波变换成正弦波。
( × )(72)施密特触发器有两个稳态。
( √ )(73)多谐振荡器的输出信号的周期与阻容元件的参数成正比。
( √ )(74)石英晶体多谐振荡器的振荡频率与电路中的R 、C 成正比。
( × )(75)单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
( × )(81)D/A 转换器的位数越多,转换精度越高。
( √ )(82)双积分型A/D 转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。
( √ )(3)采样定理的规定是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。
( √ )(84)A / D 转换器完成一次转换所需的时间越小,转换速度越慢。
( × )(85)A/D 转换器的二进制数的位数越多,量化单位△越小。
( √ )三、单项选择题(每小题△△分,共△△分,将对的序号填入括号内,每小题只有一个选项是对的,多选无效)(1)要使与门输出恒为0,可将与门的一个输入端( A )。
A. 接0B. 接1C.接0、1都可以D.输入端并联(2)要使或门输出恒为1,可将或门的一个输入端( B )。
A. 接0B. 接1C.接0、1都可以D.输入端并联(3)要使异或门成为反相器时,则另一个输入端应接( B )。
A. 接0B. 接1C.接0、1都可以D.两输入端并联(4)集电极开路门(OC 门)在使用时,输出端通过电阻接( B )。
A. 地B. 电源C. 输入端D. 都不对(5)以下电路中常用于总线应用的有( D )。
A. O C 门B. C M O S 与非门C. 漏极开路门D. T S L 门(21)指出下列各式中哪个是3变量ABC 的最小项(B )。
A . AB B. ABC C. AC D. A+B(22)逻辑项D BC A 的逻辑相邻项为( A )A. D ABCB. ABCDC. CD B AD. D C AB(23)实现逻辑函数CD AB Y ⋅=需要用( B )A. 两个与非门B. 三个与非门C. 两个或非门D. 三个或非门(24)使逻辑函数取值)(B A C B A Y +⋅+=为1的变量取值是( C )A. 001B. 101C. 011D. 111(25)函数AC BC AB Y +==1与C A C B B A Y ++=2,( D )A. 互为对偶式B. 互为反函数C. 相等D. A 、B 、C 都不对(31)若在编码器中有50个编码对象,则要求输出二进制代码位数为( B )位。
A.5B.6C.10D.50(32)一个16选一的数据选择器,其地址输入(选择控制输入)端有( C )个。
A.1B.2C.4D.16(34)用四选一数据选择器实现函数Y =0101A A A A ,应使( A )。
A.D 0=D 2=0,D 1=D 3=1B.D 0=D 2=1,D 1=D 3=0C.D 0=D 1=0,D 2=D 3=1D.D 0=D 1=1,D 2=D 3=0(35)八路数据分配器,其地址输入端有( C )个。
A.1B.2C.3D.4E.8(41)1010的基数是( B )A 、10B 、2C 、16D 、任意数(42)二进制数的权值是( D )A 、10的幂B 、8的幂C 、16的幂D 、2的幂(43)和4位串行进位加法器相比,使用4位超前进位加法器的目的是(B )A 、完成4位加法运算B 、提高加法运算速度C 、完成串并行加法运算D 、完成加法运算自动进位(44)能对二进制数进行比较的电路是( A )A 、数值比较器B 、数据分配器C 、数据选择器D 、编码器(45)8位串行进位加法器由( A )A 、8个全加器组成B 、8个半加器组成C 、4个全加器和4个半加器组成D 、16个全加器组成(51)存储8位二进制信息要 D 个触发器。