《数字电子技术(第二版)习题册》答案

合集下载

《数字电子技术基础》课后习题答案

《数字电子技术基础》课后习题答案

《数字电路与逻辑设计》作业教材:《数字电子技术基础》(高等教育出版社,第2版,2012年第7次印刷)第一章:自测题:一、1、小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路5、各位权系数之和,1799、,,;,,二、1、×8、√10、×三、1、A4、B练习题:1.3、解:(1) 十六进制转二进制: 4 5 C0100 0101 1100二进制转八进制:010 001 011 1002 13 4十六进制转十进制:(45C)16=4*162+5*161+12*160=(1116)10所以:(45C)16=(10001011100)2=(2134)8=(1116)10(2) 十六进制转二进制: 6 D E . C 80110 1101 1110 . 1100 1000 二进制转八进制:011 011 011 110 . 110 010 0003 3 3 6 . 6 2十六进制转十进制:(6DE.C8)16=6*162+13*161+14*160+13*16-1+8*16-2=(1758.78125)10 所以:(6DE.C8)16=(0. 11001000)2=(3336.62)8=(1758.78125)10(3) 十六进制转二进制:8 F E . F D1000 1111 1110. 1111 1101二进制转八进制:100 011 111 110 . 111 111 0104 3 7 6 . 7 7 2十六进制转十进制:(8FE.FD)16=8*162+15*161+14*160+15*16-1+13*16-2=(2302.98828125)10 所以:(8FE.FD)16=(1.11111101)2=(437 6.772)8=(2302.98828125)10(4) 十六进制转二进制:7 9 E . F D0111 1001 1110 . 1111 1101二进制转八进制:011 110 011 110 . 111 111 0103 6 3 6 . 7 7 2十六进制转十进制:(79E.FD)16=7*162+9*161+14*160+15*16-1+13*16-2=(1950. )10 所以:(8FE.FD)16=0.11111101)2=(3636.772)8=(1950.98828125)101.5、解:(74)10 =(0111 0100)8421BCD=(1010 0111)余3BCD(45.36)10 =(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001 )余3BCD(136.45)10 =(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000 )余3BCD (374.51)10 =(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD1.8、解(1)(+35)=(0 100011)原= (0 100011)补(2)(+56 )=(0 111000)原= (0 111000)补(3)(-26)=(1 11010)原= (1 11101)补(4)(-67)=(1 1000011)原= (1 1000110)补第二章:自测题:一、1、与运算、或运算、非运算3、代入规则、反演规则、对偶规则二、2、×4、×三、1、B3、D5、C练习题:2.2:(4)解:(8)解:2.3:(2)证明:左边=右式所以等式成立(4)证明:左边=右边=左边=右边,所以等式成立2.4(1)2.5(3)2.6:(1)2.7:(1)卡诺图如下:BCA00 01 11 100 1 11 1 1 1所以,2.8:(2)画卡诺图如下:BC A 0001 11 100 1 1 0 11 1 1 1 12.9:(1)画如下:CDAB00 01 11 1000 1 1 1 101 1 111 ×××10 1 ××2.10:(3)解:化简最小项式:最大项式:2.13:(3)技能题:2.16 解:设三种不同火灾探测器分别为A、B、C,有信号时值为1,无信号时为0,根据题意,画卡诺图如下:BC00 01 11 10A0 0 0 1 01 0 1 1 1第三章:自测题:一、1、饱和,截止7、接高电平,和有用输入端并接,悬空;二、1、√8、√;三、1、A4、D练习题:3.2、解:(a)因为接地电阻4.7kΩ,开门电阻3kΩ,R>R on,相当于接入高电平1,所以(e) 因为接地电阻510Ω,关门电0.8kΩ,R<R off,相当于接入高电平0,所以、3.4、解:(a)(c)(f)3.7、解: (a)3.8、解:输出高电平时,带负载的个数2020400===IH OH OH I I N G 可带20个同类反相器输出低电平时,带负载的个数78.1745.08===IL OL OL I I N G 反相器可带17个同类反相器3.12 EN=1时,EN=0时,3.17根据题意,设A为具有否决权的股东,其余两位股东为B、C,画卡诺图如下,BC00 01 11 10A0 0 0 0 01 0 1 1 1则表达结果Y的表达式为:逻辑电路如下:技能题:3.20:解:根据题意,A、B、C、D变量的卡诺图如下:CD00 01 11 10AB00 0 0 0 001 0 0 0 011 0 1 1 110 0 0 0 0电路图如下:第四章:自测题:一、2、输入信号,优先级别最高的输入信号7、用以比较两组二进制数的大小或相等的电路,A>B 二、 3、√ 4、√ 三、 5、A 7、C练习题:4.1;解:(a),所以电路为与门。

电子技术(数字部分)第二版课后习题参考答案

电子技术(数字部分)第二版课后习题参考答案
0
=(.01)B (011 111 B=O
(1111 B=H
(4 )
2
20
1
0
21
1
0
1 1
=B
B=2-1+2-3+2-4= 100)B=O B=H
满足要求。
将下列二进制数转换为十六进制数: ( l ) ( 101001)B (2)( ) B
解: (l) ( 0010 1001)B=(29)H
(2)( 1000 ) B=H 1. 3 将下列十六制数转换为二进制数:
01
1101
A
B
非门)表示。解:真值表
FABBCACABBCAC
& 1
& 1
& 1
& Y
C
用代数法化简下列各式
(1)AB BC A(
)
(2)(A B AB
(3)ABC B C( )
(5)AB AB AB AB
)
4 ABABCABAB (
)
(6)(A B
) (A B) (AB AB)( )
(7)B ABC AC AB BC
第3章 写出如图题 所示电路对应的逻辑表达式。
解:
a) LABA(BBCC
)
b L ABCABC
L ABC L ABC ABC ABC1
2
组合逻辑电路及输入波形(A、B)如图题 所示,试写出输出端的逻辑表达式并画出
输出波形。
解:
LABABAB
L
设有四种组合逻辑电路,它们的输入波形 A、B、C、D 如图题 (a)所示,其对 应的输出波形为 W、X、Y、Z 如图 题 (b)所示,试分别写出它们的简化逻辑表达式。

《数字电子技术基础》2版习题答案 6章习题解答

《数字电子技术基础》2版习题答案 6章习题解答

6章习题题解6.1 集成施密特触发器及输入波形如图题6.1所示,试画出输出u O的波形图。

施密特触发器的阈值电平U T+和U T-如下图。

图题6.1 [解]集成施密特触发器输出u O的波形如图解所示。

图解6.1图题所示为数字系统中常用的上电复位电路。

试说明其工作原理,并定性画出u I与u O 波形图。

假设系统为高电平复位,如何改接电路?图题图解[解] 工作原理分析如下(1) 当V CC刚加上时,由于电容C上的电压不能突变,u I为低电平,输出u O为低电平;随着电容充电,u I按指数规律上升,当u I≥U T时,输出u O变为高电平,完成了低电平复位功能。

波形如图解所示。

(2) 假设系统为高电平复位,仅将图中R,C互换位置即可。

图题是用TTL与非门、反相器和RC积分电路组成的积分型单稳态触发器。

该电路用图题所示正脉冲触发,R R off。

试分析电路工作原理,画出u O1、u I2和u O的波形图。

[解]工作原理分析如下9899触发信号未到来时,u I 为低电平,输出u O 为高电平;正触发脉冲到来时,u O1翻为低电平,此时由于u I2仍为高电平,输出u O 为高电平不变,电容通过R 放电,当u I2下降到U T 时〔u I 仍为高电平〕,输出u O 翻为高电平,暂稳态过程结束。

u O1、u I2和u O 的波形见图解。

6.4 集成单稳态触发器74121组成的延时电路如图题6.4所示,要求 (1)计算输出脉宽的调节范围; (2)电位器旁所串电阻有何作用?[解] (1) 输出脉宽:W ext ext W 0.70.7()t R C R R ==+,分别代入R W =0和22k Ω计算,可得t W的调节范围为:W 3.6mS 19mS t ≤≤。

(2) 电阻R 起保护作用。

假设无R ,当电位器调到零时,假设输出由低变高,那么电容C 瞬间相当于短路,V CC 将直接加于内部门电路输出而导致电路损坏。

6.5 集成单稳态触发器74121组成电路如图题6.5所示,要求(1)计算u O1、u O2的输出脉冲宽度;(2)假设u I 如图中所示,试画出输出u O1、u O2的波形图。

数字电子技术II学习通课后章节答案期末考试题库2023年

数字电子技术II学习通课后章节答案期末考试题库2023年

数字电子技术II学习通课后章节答案期末考试题库2023年1.用ROM实现两个3位二进制数相乘的乘法器时,所需的容量为( )。

参考答案:26×6位2.一个存储矩阵有64行、64列,则存储阵列的存储容量为( )个存储单元。

参考答案:4K3.能实现线与逻辑功能的门电路是( )。

参考答案:CMOS漏极开路门4.模数转换器的转换精度与输出数字量的位数关系是( )。

参考答案:输出的数字量位数越多转换精度越高5.二进制译码器的作用是将输入的代码译成特定的信号输出。

参考答案:对6.如果要构成模52计数器,需要74LVC161( )片。

参考答案:27.关于时序电路与组合电路,下列说法错误的是( )。

参考答案:时序电路由触发器构成,不含组合电路8.下列电路,触发器在时钟信号CLK作用下,输出保持不变的是( )。

参考答案:图d9.常用的模数转换器中转换速度最快的是( )。

参考答案:并行比较型10.如下图所示的计数器在M=0时,为( )计数器。

参考答案:八进制11.如下图所示的计数器在M=1时,为( )计数器。

参考答案:七进制12.确定如下图所示计数器的模,它是( )。

参考答案:十进制计数器13.当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象,称为竞争。

由竞争而可能产生输出干扰毛刺的现象称为冒险。

参考答案:对14.米利(Mealy)型时序逻辑电路的输出( )参考答案:与外部输入和内部状态都有关15.串行进位加法器的缺点是运算速度慢,优点是电路结构简单。

超前进位加法器的优点是运算速度快,缺点是电路结构复杂。

参考答案:对16.某触发器状态图如下,则该触发器为参考答案:T触发器17.当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入进行编码。

参考答案:对18.三个D 触发器构成模8的同步二进制加法计数器的初态为101,经2016个时钟后,计数器状态为( )。

参考答案:10119.如图所示的数字逻辑部件。

电子技术(数字部分)第二版课后习题参考答案

电子技术(数字部分)第二版课后习题参考答案
& 1
& 1
& 1
& Y
B
C
1.12 用代数法化简下列各式
(1)AB BC A(
)
(2)(A B AB
(3)ABC B C( ) (5)AB AB AB AB
)
4 ABABCABAB (
)
(6)(A B
) (A B) (AB AB)()
7
(7)B ABC AC AB BC
(8)ABC ABC ABC A
8
(
1)
() (1 C B
ABCD ABD BC D ABD DC BC BD ABD C BC BD ()
ABD ABC BC BD BD DA BC CA BD BA BC BA ()
AB BC BD
(10) AC ABC BC ABC AC ABC BC ABC (A C A B C BC ABC AB AC CA CB C BC ABC)(
2-4 ) :
(l)43 (2)127 (3 ) 254.25 (4 ) 2.718
解:(1)
2 43 1 2 21 1 2 10 0
25 1 22 0 21 1
0
43=(101011)B (101 011)B=(53)O (0010 1011)B=(2B)H
(2)
2 127 1 2 63 1 2 31 1 2 15 1
10
通止止通通止止通通止 0
11
通止通止通止通止止通 1
同或 L AB AB A B
2.4 试分析图题 2.4 所示的 CMOS 电路,说明它们的逻辑功能。
解:
EN 1 EN 0 L 高阻 L A ( )a
EN=1,TN2、TP2 截止,电路不工作,L=高阻;EN=0,TN2、TP2 导通,TN1、TP1 为反相

数字电子技术基础 第二版 (侯建军 著) 高等教育出版社 课后答案

数字电子技术基础 第二版 (侯建军 著) 高等教育出版社 课后答案
F1 = ABC + ABC + ABC = ABC + AB = AB + AC
F2 = ABC + ABC + ABC + ABC + ABC = A + BC
最后根据 A、B、C 波形,画出 F1、F2 波形如习题 1.3 图(c)所示。
9
课后答案网()
n 值为 1,乘积项中的因子用原变量表示,反之用反变量表示,然后将这些乘积项做逻辑加。 网 c (2)给函数式中所有输入量依次赋值,观察取这些输入组合的情况下输出的状态,绘 . 制真值表。 案 p (3)逻辑图的逻辑符号就是表示函数式间的运算关系,将对应的逻辑符号转换成逻辑 h 运算符,写成逻辑函数式。 答 s (4)将逻辑函数式中的逻辑符号相应转化成各种逻辑门来表示。 k (5)根据变量的个数决定卡诺图的方框数,卡诺图中行列变量的取值按循环码规律排 后 c 列,以保证几何位置上相邻的方格其对应的最小项为逻辑相邻项。 a (6)用卡诺图化简函数时,首先将函数填入相应的卡诺图中,然后按作圈原则将图上 课 h 填 1 的方格圈起来,要求圈的数量少,范围大,每个圈用对应的积项表示,最后将所有积项 . 逻辑相加,就得到了最简的与或表达式。最简或与表达式化简是将所有取 0 的作圈,然后将 w 所有圈用对应的和项表示,注意若圈对应的变量取值是 0 写成原变量,取 1 写成反变量,最 w 后将所有和项逻辑乘。 w 题 1.8 为什么说逻辑函数的真值表和最小项表达式具有唯一性?
第二节 思考题题解
题 1.1 什么是 8421BCD 编码?8421BCD 码与二进制数之间有何区别?
答:8421BCD 码又称二-十进制码,使用此代码来表示人们习惯的十进制数码的编码方
法。8421BCD 码是用 0000-1111 中前的 10 个数表示 0~9,而二进制数是 0000-1111 每个值 都有效,表示 0~15 的数。

[数字电子技术及应用(第2版)习题答案第1单元习题答案

[数字电子技术及应用(第2版)习题答案第1单元习题答案

自我检测题:一、填空题1-1 (1001010)2 =( 112 )8 =( 4A )16 =( 74 )10 1-2 (37.375)10 =( 100101.011 )2 =( 45.3 )8 =( 25.6 )161-3 (CE)16=( 11001110 )2 =( 316 )8 =( 206 )10 =( 001000000110 )8421BCD 1-4在逻辑代数运算的基本公式中,利用分配律可得A (B +C )= AB+AC ,A +BC = (A+B)(A+C) ,利用反演律可得ABC = C B A ++ ,C B A ++ = C B A 。

1-5在数字电路中,半导体三极管多数主要工作在 截止 区和 饱和 区。

1-6 COMS 逻辑门是 单 极型门电路,而TTL 逻辑门是 双 极型门电路。

1-7 COMS 集成逻辑器件在 功耗 、 抗干扰 方面优于TTL 电路,同时还具有结构相对简单,便于大规模集成、制造费用较低等特点。

1-8 CT74 、 CT74H 、 CT74S 、 CT74LS 四个系列的 TTL 集成电路,其中功耗最小的为 CT74LS ;速度最快的为 CT74S ;综合性能指标最好的为 CT74LS 。

二、选择题1-9指出下列各式中哪个是四变量A、B、C、D的最小项( C )。

A 、ABC B 、A+B+C+D C 、ABCD D 、AC 1-10逻辑项D BC A 的逻辑相邻项为( A )。

A 、ABCD —B 、ABCDC 、AB —CD D 、ABC —D1-11当利用三输入的逻辑或门实现两变量的逻辑或关系时,应将或门的第三个引脚( B )。

A 、接高电平B 、接低电平C 、悬空1-12当输入变量A 、B 全为1时,输出为0,则输入与输出的逻辑关系有可能为( A )。

A 、异或 B 、同或 C 、与 D 、或1-13TTL 门电路输入端悬空时应视为( A )电平,若用万用表测量其电压,读数约为( D )。

《数字电子技术(第二版)》课后习题参考答案

《数字电子技术(第二版)》课后习题参考答案

《数字电子技术(第二版)》课后习题参考答案课题一认识数字电路任务一认识数制与数制转换一、填空题1.1 232.1 273.1 2154.1 2315.B O D H二、计算题1.2.54,85,4273.0101,1100,1 1000,11 01114.17O,37O,66 O5.110B,010 111B,001 101 110B6.0FH,36H,0AE63H7.0001 0110B,0010 1010B,1111 1100 0000B任务二学习二进制数算术运算一、计算题(给出的二进制均是无符号数)1.(1)1 0000 (2)1 0000 10012.(1)10 1010 (2)1010 11113.(1)1 0100 (2)110 00004.(1)101 (2)11二、写出下列带符号位二进制数(原码)所表示的十进制数(1)+110 (2)-15 (3)-42 (4)+127 (5)+111(6)-63 (7)+0 (8)+32 767 (9)-32 768三、问答题1.(1)答:左移,移动3位,应作乘以8运算。

(2)答:左移,移动4位,应作乘以16运算。

(3)答:右移,移动7位,应作除以128运算。

(4)答:右移,移动3位,应作除以8运算。

2.答:4位二进制无符号数的最大值是15。

3.答:8位二进制无符号数、有符号数的最大值分别是255和+127。

4.答:16位二进制有符号数的最大值是+32 767。

任务三学习二进制代码一、填空题1.二进制数2.43.8,4,2,1二、判断题1.×2.× 3.√ 4.× 5.× 6.×三、计算题1.36,55,892.[0011 0010]8421,[0101 0010 0111]8421,[0001 0011 0110 1001]8421任务四认识基本逻辑关系并测试逻辑门一、填空题1.与或非2.13.04.1 05.Y=AB6.Y=A+B7.Y=A8.Y=AB9.Y=A+B10.Y=A B=AB+AB二、选择题1.D 2.A 3.B,C 4.A,D三、判断题1.× 2.× 3.× 4.√四、问答题1.答:Y1=ABCD2.答:Y2=A+B+C+D五绘图题1.2.3.4.任务五测试TTL集成门电路1.答:TTL集成门电路电源电压范围为4.75~5.25V之间,额定电压为5V。

[数字电子技术及应用(第2版)习题答案第2单元习题答案

[数字电子技术及应用(第2版)习题答案第2单元习题答案

自我检测题一、填空题2-1如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。

2-2共阳LED 数码管应由输出 低 电平的七段显示译码器来驱动点亮,而共阴LED 数码管应采用输出为 高 电平的七段显示译码器来驱动点亮。

2-3采用54LS138完成数据分配器的功能时,若把S 1作为数据输入端接D ,则应将使能端2S 接 低 电平,3S 接 低 电平。

2-4对N 个信号进行编码时,需要使用的二进制代码位数n 要满足条件 N ≤2n 。

二、选择题2-5一个8选1的数据选择器,其地址输入端有几个 B 。

A 、1 B 、3 C 、2 D 、42-6可以用 B 、C 电路的芯片来实现一个三变量组合逻辑函数。

A 、编码器 B 、译码器 C 、数据选择器2-7要实现一个三变量组合逻辑函数,可选用 A 芯片。

A 、74LS138 B 、54LS148 C 、74LS147 三、判断题2-8 54/74LS138是输出低电平有效的3线-8线译码器。

( ✓ )2-9当共阳极LED 数码管的七段(a ~g )阴极电平依次为1001111时,数码管将显示数字1。

(✓ )练习题2-1试分析图题2-10所示各组合逻辑电路的逻辑功能。

图题2-1解:(a )图,)()(D C B A Y ⊕⊕⊕=,真值表如表题2-1(a)所示:表题2-1(a)A B C DYABY(a )(b )(a )图为四变量奇校验器,当输入变量中有奇数个为1,输出为1。

(b )图,AB B A B A B A Y +=+++=,真值表如表题2-1(b)所示:(b )图为同或门电路,当输入变量状态相同时出1,相反时出0。

2-2试分析图题2-2所示各组合逻辑电路的逻辑功能,写出函数表达式。

图题2-2解:(a)图0=+++=CD C B AB Y(b)图C B A Y C B A AB C B A AB Y ⊕⊕=⊕+=⊕∙=21,)()(2-3试采用与非门设计下列逻辑电路:(1)三变量非一致电路;(2)三变量判奇电路(含1的个数); (3)三变量多数表决电路。

[数字电子技术及应用(第2版)习题答案第2单元习题答案

[数字电子技术及应用(第2版)习题答案第2单元习题答案

[数字电子技术及应用(第2版)习题答案第2单元习题答案自我检测题一、填空题2-1如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。

2-2共阳LED 数码管应由输出 低 电平的七段显示译码器来驱动点亮,而共阴LED 数码管应采用输出为 高 电平的七段显示译码器来驱动点亮。

2-3采用54LS138完成数据分配器的功能时,若把S 1作为数据输入端接D ,则应将使能端2S 接 低 电平,3S 接 低 电平。

2-4对N 个信号进行编码时,需要使用的二进制代码位数n 要满足条件 N ≤2n 。

二、选择题2-5一个8选1的数据选择器,其地址输入端有几个 B 。

A 、1B 、3C 、2D 、42-6可以用 B 、C 电路的芯片来实现一个三变量组合逻辑函数。

A 、编码器B 、译码器C 、数据选择器2-7要实现一个三变量组合逻辑函数,可选用 A 芯片。

A 、74LS138B 、54LS148C 、74LS147 三、判断题2-8 54/74LS138是输出低电平有效的3线-8线译码器。

( ✓ )2-9当共阳极LED 数码管的七段(a ~g )阴极电平依次为1001111时,数码管将显示数字1。

(✓ ) 练习题2-1试分析图题2-10所示各组合逻辑电路的逻辑功能。

A B C DYABY图题2-1解:(a)图,)⊕=,真值表如表题2-1(a)A⊕Y⊕B)((DC所示:表题2-1(a)(a)图为四变量奇校验器,当输入变量中有奇数个为1,输出为1。

(b )图,AB B A B A B A Y +=+++=,真值表如表题2-1(b)所示:(b )图为同或门电路,当输入变量状态相同时出1,相反时出0。

2-2试分析图题2-2所示各组合逻辑电路的逻辑功能,写出函数表达式。

图题2-2解:(a)图0=+++=CD C B AB YA BCYD 12A B C(a )(b )(b)图CB A YC B A AB C B A AB Y ⊕⊕=⊕+=⊕•=21,)()(2-3试采用与非门设计下列逻辑电路: (1)三变量非一致电路;(2)三变量判奇电路(含1的个数); (3)三变量多数表决电路。

1数字电子技术基础 第二版 课后答案 (胡晓光 著) 北京航空航天大学出版社

1数字电子技术基础 第二版 课后答案 (胡晓光 著) 北京航空航天大学出版社

2.1由TTL门组成的电路如图2.1所示,已知它们的输入短路电流为I is =1.6mA,高电平输入漏电流I iH=40。

试问:当A=B=1时,G1的灌电流(拉,灌)为3.2mA;A=0时,G1的拉电流(拉,灌)为120。

2.2图2.2中示出了某门电路的特性曲线,试据此确定它的下列参数:输出高电平U OH=3V;输出低电平U OL=0.3V;输入短路电流I iS=1.4mA;高电平输入漏电流I iH=0.02mA;阈值电平U T=1.5V;开门电平U ON= 1.5V;关门电平U OFF=1.5V;低电平噪声容限U NL=1.2V;高电平噪声容限U NH=1.5V;最大灌电流I OLmax=15mA;扇出系数N=10.2.3TTL门电路输入端悬空时,应视为高电平;(高电平,低电平,不定)此时如用万用表测量其电压,读数约为1.4V(3.6V,0V,1.4V)。

2.4CT74、CT74H、CT74S、CT74LS四个系列的TTL集成电路,其中功耗最小的为CT74LS;速度最快的为CT74S;综合性能指标最好的为CT74LS。

2.5CMOS门电路的特点:静态功耗极低(很大,极低);而动态功耗随着工作频率的提高而增加(增加,减小,不变);输入电阻很大(很大,很小);噪声容限高(高,低,等)于TTL门。

2.6集电极开路门(OC门)在使用时须在输出与电源之间接一电阻(输出与地,输出与输入,输出与电源)。

2.72.8若G2的悬空的输入端接至0.3V,结果如下表2.9输入悬空时为高电平,M=“0”,V M=0.2V,三态门输出为高阻,M 点电位由后面“与或非”门的输入状态决定,后面与门中有一输入为0,所以V M=0V。

2.102.11上图中门1的输出端断了,门2、3、4为高电平输入,此时V M=1.6V 左右。

2.12不能正常工作,因为不能同时有效,即不能同时为低电平。

2.13图为由TTL“与非”门组成的电路,输入A、B的波形如图所示,试画出V0的波形。

电子技术(数字部分)第二版课后习题参考答案

电子技术(数字部分)第二版课后习题参考答案

电子技术(数字部分)第二版课后习题参考答案-标准化文件发布号:(9456-EUATWK-MWUB-WUNN-INNUL-DDQTY-KII第1 章1.1 将下列十进制数转换为二进制数、八进制数和十六进制数(要求转换误差不大于2-4 ) :(l)43 (2)127 (3 ) 254.25 (4 ) 2.718解:(1)2 43 12 21 12 10 02 5 12 2 02 1 143=(101011)B(101 011)B=(53)O(0010 1011)B=(2B)H(2)2 127 1 263 12 31 12 15 12 7 12 3 12 1 1127=(1111111)B(001 111 111)B=(177)O(0111 1111)B=(7F)H(3)2254 00.25 2127 12 63 1102 312 15 1 2 7 11.00 1 2 3 12 1 1254.25=(11111110.01)B (011 111110.010)B =(376.2)O (1111 1110.0100)B =(FE.4)H(4 )20 0.71821 1 0.4360.78210.744 12.718=(10.1011)B(0.1011)B =2-1+2-3+2-4=0.6875 0.718-0.6875=0.0305<2-4=0.0625 满足要求。

(010.101 100)B =(2.54)O (0010.1011)B =(2.B)H1.2 将下列二进制数转换为十六进制数: ( l ) ( 101001)B (2)( 11.01101 ) B 解:(l ) ( 0010 1001)B =(29)H (2)( 0011.0110 1000 ) B =(3.68)H 1. 3 将下列十六制数转换为二进制数: ( l ) ( 23F . 45 ) H (2 ) ( A040.51 ) H 解:(1) ( 23F . 45 ) H =(100111111.01000101)B (2) ( A040.51 ) H =(1010000001000000.01010001)B 1.4 将下列十六进制数转换为十进制数:0 2 1( l ) ( 103.2)H (2)( A45D .0BC ) H解:( l ) ( 103.2)H=(1×162+3×160.2×16-1)=(259.125)(2)( A45D .0BC ) H=(1×163+4×162+5×161+13×160.11×16-2+13×16=3)=(42077.0459)1.5 写出下列十进制数的 842lBCD 码。

《数字电子技术(第二版)习题册》答案

《数字电子技术(第二版)习题册》答案

《数字电⼦技术(第⼆版)习题册》答案数字电⼦技术(第⼆版)》习题册部分参考答案课题⼀认识数字电路任务⼀认识数制与数制转换⼀、填空题1.时间数值1 02.1 8 153.1 128 2554.75.96.16⼆、选择题1.C 2.B 3.C 4.B 5.C 6.A 7.D三、判断题1.V2. V3. X4.X5.V6.X7.V 8.V 9.X四、问答题1.答:数字电路中的信号为⾼电平或低电平两种状态,它正好与⼆进制的 1 和0 相对应,因此,采⽤⼆进制更加⽅便和实⽤。

2.答:⼗六进制具有数据读写⽅便,与⼆进制相互转换简单,较直观地表⽰位状态等优点。

五、计算题1. (1)7 (2)15 (3)31 (4)2132. (1)[1010]2 (2)[1 0000]23)[100 0000 0000]2 (4)[100 0000 0110]23. (1)[650]8 (4)[3153]84. (1)[010 111]2 (2)[001 101 110]23)[010 000 000]2 (4)[001 110 101 101]25. (1)0FH (2)1FH3)36H (4)0AE63H6. (1)0001 0110 B (2)0010 1010 1110 B3)1011 1000 1111 1100B (4)0011 1111 1101 0101B 任务⼆学习⼆进制数算术运算⼀、填空题1.加减乘除2. 0+0=0 0+1=1 1+0=1 1+1=103.0-0=0 1-0=1 1-1=0 10-1=14.0X0=0 0X1=0 1X0=0 1X1=15.1 06.最⾼正负原码7.字节 8.半字节 9.字⼆、选择题1.C 2.B 3.C 4.B 5.B 6.B 7.C3.x4. V四、问答题1.答:将⼆进制数 001 1移位⾄ 0110,是向左移动⼀位,应做乘2运算。

2.答:将⼆进制数 1010 0000 移位⾄ 0001 0100,是向右移动三位,应做除以 8运算。

电子技术(数字部分)第二版课后习题参考答案

电子技术(数字部分)第二版课后习题参考答案

(4)L A B C D( ,
,, )
m(0,2,4,8,10,12)
(5)Y A B C D( ,
,, )
m(0,1,2,5,6,8,9,10,13,14)
(6)Y A B C D( , d(1,3,5,7,11,15)
,, )
m(0,1,4,6,9,13)
(7)Y A B C D( , m(0,13,14,15)
,)
10
0000 1001
CD AB 00 01 11 10
00
1
1
01
1
1
11
1
1
10
1
1
(6)Y A B C D( ,
,
m(0,1,4,6,9,13)
CD AB 00 01 11 10
00
1
0
1100
01
1
11
1
0
10
1
0
d(3,5,7,11,15)
AB AC
(7)Y A B C D( ,
,
m(0,13,14,15) d(1,2,3,9,10,11)
(42077.0459)D 1.5 写出下列十进制数的 842lBCD 码。
( l ) ( 2008 ) D ( 2 ) ( 99)D ( 3 ) ( 48.5 ) D ( 4 ) (12.08 ) D 解: ( l ) ( 2008 ) D=(0010000000001000)8421BCD ( 2 ) ( 99)D=(10011001)8421BCD ( 3 ) ( 48.5 ) D=(01001000.0101)8421BCD
(d)F AB1
(A B C)
F2

数字电子技术习题答案

数字电子技术习题答案

习题答案第一章数制和码制1.数字信号和模拟信号各有什么特点?答:模拟信号——量值的大小随时间变化是连续的。

数字信号——量值的大小随时间变化是离散的、突变的(存在一个最小数量单位△)。

2.在数字系统中为什么要采用二进制?它有何优点?答:简单、状态数少,可以用二极管、三极管的开关状态来对应二进制的两个数。

3.二进制:0、1;四进制:0、1、2、3;八进制:0、1、2、3、4、5、6、7;十六进制:0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F。

4.(30.25)10=( 11110.01)2=( 1E.4)16。

(3AB6)16=( 0011101010110110)2=(35266)8。

(136.27)10=( 10001000.0100)2=( 88.4)16。

5. B E6.ABCD7.(432.B7)16=( 010*********. 10110111)2=(2062. 556)8。

8.二进制数的1和0代表一个事物的两种不同逻辑状态。

9.在二进制数的前面增加一位符号位。

符号位为0表示正数;符号位为1表示负数。

这种表示法称为原码。

10.正数的反码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。

11.正数的补码与原码相同,负数的补码即为它的反码在最低位加1形成。

12.在二进制数的前面增加一位符号位。

符号位为0表示正数;符号位为1表示负数。

正数的反码、补码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。

负数的补码即为它的反码在最低位加1形成。

补码再补是原码。

13.A:(+1011)2的反码、补码与原码均相同:01011;B: (-1101)2的原码为11101,反码为10010,补码为10011.14.A: (111011)2 的符号位为1,该数为负数,反码为100100,补码为100101. B: (001010)2的符号位为0,该数为正,故反码、补码与原码均相同:001010.15.两个用补码表示的二进制数相加时,和的符号位是将两个加数的符号位和来自最高有效数字位的进位相加,舍弃产生的进位得到的结果就是和的符号。

数字电子技术基础第二版张宝荣课后答案

数字电子技术基础第二版张宝荣课后答案

数字电子技术基础第二版张宝荣课后答案第一章离散信号与离散系统1.1 离散信号与连续信号的概念及它们的区别是什么?离散信号是在时间上是离散的信号,它的数值仅在离散时间点上存在。

连续信号是在时间上是连续的信号,它在整个时间区间上都存在。

离散信号和连续信号的主要区别是时间域上的离散和连续。

离散信号在时间上仅存在于离散的时间点,而连续信号在整个时间区间上都存在。

1.2 离散系统和连续系统的区别是什么?离散系统和连续系统的主要区别在于输入和输出信号的时域取值。

离散系统的输入和输出信号都是在离散时间点上取值的,而连续系统的输入和输出信号是在整个时间区间上连续变化的。

离散系统和连续系统在信号处理领域有着不同的应用场景。

离散系统适用于数字信号的处理,如图像处理、音频处理等;而连续系统适用于模拟信号的处理,如音频放大器、模拟滤波器等。

第二章数字信号的采样与重构2.1 什么是采样定理?采样定理的数学表述是什么?采样定理是指在进行信号采样时,要使得采样频率高于信号最高频率的两倍,才能保证信号的完全恢复。

采样定理的数学表述为:设x(t)是一个带限信号,其带宽为B Hz,那么x(t)可以由其离散样本值x(nTs)重构出来,当且仅当采样频率fs大于2B,即fs > 2B。

2.2 什么是抽样频率?如何选择合适的抽样频率?抽样频率是指进行信号采样时的采样率,即每秒采样的次数。

通常用采样率fs表示,单位为Hz。

选择合适的抽样频率需要考虑信号最高频率的两倍以上,以满足采样定理。

具体而言,抽样频率应该大于信号的最高频率的两倍,即fs > 2B。

如果抽样频率小于信号最高频率的两倍,会出现混叠现象,导致信号信息的损失。

因此,在选择抽样频率时,应该根据信号的特性和需求确定合适的抽样频率。

第三章时域分析方法3.1 什么是离散傅里叶变换(DFT)?离散傅里叶变换(DFT)是时域分析中一种重要的信号分析方法。

它将一个有限长的离散序列转换为一个离散的复数频谱。

[数字电子技术及应用(第2版)习题答案第1单元习题答案

[数字电子技术及应用(第2版)习题答案第1单元习题答案

自我检测题:一、填空题1-1 (1001010)2 =( 112 )8 =( 4A )16 =( 74 )10 1-2 (37.375)10 =( 100101.011 )2 =( 45.3 )8 =( 25.6 )161-3 (CE)16=( 11001110 )2 =( 316 )8 =( 206 )10 =( 001000000110 )8421BCD 1-4在逻辑代数运算的基本公式中,利用分配律可得A (B +C )= AB+AC ,A +BC = (A+B)(A+C) ,利用反演律可得ABC = C B A ++ ,C B A ++ = C B A 。

1-5在数字电路中,半导体三极管多数主要工作在 截止 区和 饱和 区。

1-6 COMS 逻辑门是 单 极型门电路,而TTL 逻辑门是 双 极型门电路。

1-7 COMS 集成逻辑器件在 功耗 、 抗干扰 方面优于TTL 电路,同时还具有结构相对简单,便于大规模集成、制造费用较低等特点。

1-8 CT74 、 CT74H 、 CT74S 、 CT74LS 四个系列的 TTL 集成电路,其中功耗最小的为 CT74LS ;速度最快的为 CT74S ;综合性能指标最好的为 CT74LS 。

二、选择题1-9指出下列各式中哪个是四变量A、B、C、D的最小项( C )。

A 、ABC B 、A+B+C+D C 、ABCD D 、AC 1-10逻辑项D BC A 的逻辑相邻项为( A )。

A 、ABCD —B 、ABCDC 、AB —CD D 、ABC —D1-11当利用三输入的逻辑或门实现两变量的逻辑或关系时,应将或门的第三个引脚( B )。

A 、接高电平B 、接低电平C 、悬空1-12当输入变量A 、B 全为1时,输出为0,则输入与输出的逻辑关系有可能为( A )。

A 、异或 B 、同或 C 、与 D 、或1-13TTL 门电路输入端悬空时应视为( A )电平,若用万用表测量其电压,读数约为( D )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术(第二版)》习题册部分参考答案课题一认识数字电路任务一认识数制与数制转换一、填空题1.时间数值1 02.1 8 153.1 128 2554.75.96.16二、选择题1.C 2.B 3.C 4.B 5.C 6.A 7.D三、判断题1.V2. V3. X4.X5.V6.X7.V 8.V 9.X四、问答题1.答:数字电路中的信号为高电平或低电平两种状态,它正好与二进制的 1 和0 相对应,因此,采用二进制更加方便和实用。

2.答:十六进制具有数据读写方便,与二进制相互转换简单,较直观地表示位状态等优点。

五、计算题1. (1)7 (2)15 (3)31 (4)2132. (1)[1010]2 (2)[1 0000]23)[100 0000 0000]2 (4)[100 0000 0110]23. (1)[27]8 (2)[35]83)[650]8 (4)[3153]84. (1)[010 111]2 (2)[001 101 110]23)[010 000 000]2 (4)[001 110 101 101]25. (1)0FH (2)1FH3)36H (4)0AE63H6. (1)0001 0110 B (2)0010 1010 1110 B3)1011 1000 1111 1100B (4)0011 1111 1101 0101B 任务二学习二进制数算术运算一、填空题1.加减乘除2. 0+0=0 0+1=1 1+0=1 1+1=103.0-0=0 1-0=1 1-1=0 10-1=14.0X0=0 0X1=0 1X0=0 1X1=15.1 06.最高正负原码7.字节 8.半字节 9.字二、选择题1.C 2.B 3.C 4.B 5.B 6.B 7.C三、判断题1. V2. X3.x4. V四、问答题1.答:将二进制数 001 1移位至 0110,是向左移动一位,应做乘2运算。

2.答:将二进制数 1010 0000 移位至 0001 0100,是向右移动三位,应做除以 8运算。

五、计算题1.1) 1) 1101 2)1 0001 1010 3)1100 0011 4)1 00010111 2) 1) 10 1100 2)1100 1111 3)0100 0000 4) 1011 1110 3) 1) 11 0100 2)111 1000 3)100 0010 4) 1110 0001 4) 1)1112)01113)1 01004)1 00011) +126(2)-47(3)-58 (4) +127 5) +111(6)- 63 (7)+0(8) +19) - 32 768(10)- 111)+32767 ( 12) - 32767任务三 学习二进制代码1. 2. 图形 一组二 文字符号 3. 44. 8 4 2 1 5. 2 4 2 1 6. 54217. 38. 100 00019. 110 000110 .011 000011. 011 1001二、判断题1. X 2.X3. V、填空题数码4. V5. V6. V 7. 三、问答题 1 .答:8421BCD 码是用四位二进制数为一组来表示一个十进制数。

码中,每位的进位也是二进制,但在组与组之间的进位, 8421BCD 2.答:格雷码的特点是任意两个相邻码之间仅有一位数码不同(包括首尾码) 个编码转移到下一个相邻编码时, 只有一位状态发生变化, 程中出现错码,所以是一种可靠性较高的代码。

四、计算题虽然在一组 码则是十进制。

8421BCD ,即从一 利用这一特点可以避免在转移过2.31. (1) 19(2) 36 (3) 57 (4) 6892. (1) :0001 0000 000: 8421(2) :0001 0010 1000]8421(3) :0001 0000 0010 0100 : 8421 (4) [0010 0001 0000 0000 ] 8421 3. (1) [1011] 5421(2) [0001 0000 ] 5421(3) :0001 0000 0000 : 5421(4) [0001 0010 1011 ] 54214. (1) [1011]余3 码(2) [0100 0011]余 3 码(3) :0100 0011 0011]余3码(4) [01000101 1011 ]余3码任务四 认识基本逻辑关系并测试逻辑门一、填空题4.逻辑符号 逻辑真值表 逻辑波形图 逻辑函数式5.电源接地6.与 或 非 异或 与非 或非二、选择题1. D2. A3. D 4 .A 5 . B 、C 6 . A 、D 三、判断题1.V2. X3. V4. V5. X6. X7. X 四、计算题1•与2•或 3•非1. Y=ABC 3.Y= (A+B ) C =AC+BC 1.五、绘图题 2. Y=A+B+C3.任务五 测试TTL 集成门电路-一•、填空题1.TTL CMOS2.体积小质量轻 速度快功耗低可靠性高3.高电平 低电平高阻态4.标准低功耗肖特基5.负载电阻 驱动电压6.截止 转折 饱和、选择题1. D2. A3. C4. A 5.D 6. B7. B8. B9. C三、判断题1.V2.V3.X4.V5.V6.X7.X8.V9.V10.V11.V12.V13. V四、问答题1. 答:集电极开路门(0C 门)是指输出晶体管的集电极上无负载电阻,也没有连接电源。

0C 门在逻辑功能上可以实现线与,即两个以上的 0C 门的输出端可以直接连接(通过负载电阻接电源),当某一个输出端为低电平时, 公共输出端Y 为低电平,即实现“线与”逻辑功能。

2. 答:绝大多数集成电路的右下角为接地脚 GND ,左上角为正电源脚。

选用万用表 R X 1K 量程,将万用表黑表笔接 GND ,红表笔依次接其他管脚, 测试出各管脚的正向电阻值; 再将万用表红表笔接 GND ,黑表笔依次接其他管脚,测试出各管脚的反向电阻值;并将所 测电阻值与参考阻值对比即可。

任务六测试CMOS 集成门电路一、填空题1. PMOS NMOS 2.高低 小 简单 集成3. 3〜18V二、判断题1 ■ I IY1 .V 2.V 3. V 4.X 5.V 6.V三、问答题1. 答:因为CMOS 器件用一层极薄的二氧化硅材料作为电极的绝缘层,输入电阻非常大,使得栅极上的感应电荷不易泄漏,栅极只要有少量的电荷,便可产生较高的电压,绝缘层易被击穿而损坏。

所以CMOS 集成电路容易受静电影响而损坏。

2 .答:不使用的CMOS 器件要将电极短路存放,CMOS 器件应插在导电泡沫橡胶上或用锡箔纸包好。

3 .答:在未加电源电压的情况下,不允许在CMOS 集成电路输入端接入信号。

开机时,应先加电源电压;关机时,应先关掉输入信号,再切断电源。

CMOS 集成电路输出端不允许与U DD或U ss直接短接。

任务七测试集成门电路的逻辑功能一、填空题1. R X 1k 挡2.5.0 极性3.左4 .带电5 .断电二、问答题1. 答:TTL电路的高电平输出电流I OH远远小于低电平输出电流I OL,因此,当负载要求提供较大电流时,应当用TTL 电路的低电平去驱动负载。

2. 答:CMOS电路的高电平输出电流I OH和低电平输出电流I OL通常是相等的,因此CMos 电路的高、低电平都可以去驱动负载。

3.答:CMos 电路的高电平值往往高于TTL 电路的高电平值,因此用TTL 电路去驱动CMos 电路时,必须将TTL 的输出电平升高。

4.答:用CMos 电路去驱动TTL 电路时,主要是提高CMos 电路的驱动电流。

任务八化简逻辑函数一、填空题1.0 12.03.14.A5.16.A7.18.09.A10.A(4) A+1=16二、 选择题1. B2. D3. A三、 判断题1.x 2.x 3. x四、 问答题1•答:因为逻辑函数式越简单与之对应的逻辑电路越容易建立,使用器件越少,可靠 性越高。

2.答:最简“与或”逻辑函数式的标准是: (1)乘积项的个数最少;(2)每个乘积项 中的逻辑变量数最少。

3•答:包含全部变量的乘积项称作逻辑函数的最小项。

4•答:(1)处于同一行(列)或同一行(列)两端的两个相邻小方格,可圈为一组, 同时消去一对不同的变量。

(2) 4个小方格组成一个大方块,或组成一行(列),或在相邻两行(列)的两端,或 处于4个角,可以圈为一组,同时消去两对不同的变量。

(3) 8个小方格组成一个长方形,或处于两边的两行(列),可以圈为一组,同时消去 三对不同的变量。

五、 证明题1.() • 表(2) A • =0(3) A+ =1(5) A+A=A(6) A+AB=A(7) A ( A+B ) =A(8) A+ A B=A+B(9)AB A B表1- 12(10) A B A B表1- 132.(1)证明:左边=A 1+B =A =右边(2)证明:左边=A A B A(1+B)+ AB =A+AB+ AB —討十斗月=A+B=右边(3)证明:左边=AB+AD+BD+DD二AB+D A+B+1 =AB+D=右边(4)证明:左边=AB+AB+AB+AB+AB=A B+B +B A+A +AB = A+B+A+B=1 =右边(5)证明:左边=AA+AC+AB+BC=A+AC+AB+BC=A1+C+B +BC = A+BC =右边(6)证明:左边=AB C+C +ABC=AB+ABC=A B+BC=A B+C =AB+AC =右边(7)证明:左边=AA+AB+AB+BB=0+AB+AB+0=AB+AB=右边(8)证明:左边=AA +AB +AB +BB _ A +B = A +A B+AB A +B 二AB +ABB =AB =右边(9)证明:左边=A +C BB +BD +BD +DD = A +C B +BD +BD =A +CB 1+D +D =AB +BC =右边六、化简题1.(1) Y =A A+AB =AB(2) Y =AB +B 1+A = A B+B =A +B(4)Y =+-45+^5 + 55 = +^£ + 5( J 4-^1) |=AB (C^yD =245 + 52.(2)Y =瓦BCD 十盘BC D+ABCD+AB CD+N E CIH 却兀D 十兀贮D3.(1)? =AB-FC+D综合练习一、识别题1 •或门2 .或非门3 .与非门4 •异或门 5.非门 6 .与门 7 •或非门8.或门 9 .与门10.非门11.异或门12.与非门(3) Y=ABC+ABC+D=1+D=1(1)二、填空题1. 1000 1110 1011 10112. —三、判断题1. V2.X3. X4.X5.V6.V7.X8.V9.X四、证明题1.(1)ABC ABC(2) ABC ABC( ).(1)证明:左边=AB AB AB A B BAA BAA B B 1 =右边(2)证明:左边=AB AB B AB A B B B A+A 1 B A A 1 0=右边(3)证明:左=A (AB AB )=AAB AB A(A「AB)=A (A B+AB) +AB=AB AB=B=右五、化简题1. Y AA B A BAB AB A B AB AB A B ABAB 02.Y ABC ABC ABC C AB AB AB C B ABCAB AC BC3. 121. 2. 3. 4. 5. 6. 、填空题 组合 反馈 课题二组装与测试组合逻辑电路任务一分析和测试给定的组合逻辑电路 时序 记忆 当时的输入状态 编码 由后向前 1 偶 译码 选择 加法 逻辑函数式 真值表 奇比较 真值表 逻辑功能 一、证明题 1. a ) 3. a ) 5. a ) - B-B S = A+BY^A±SY = A~BC~D=AB+CD Y^AB^CD三、分析题(1) 由逻辑电路可得其逻辑函数式为: (2) 列出真值表 (3) 分析其逻辑功能:由真值表可得:相同出 异或门逻辑。

相关文档
最新文档