脉冲与数字电路模拟试题第1套及答案

合集下载

《脉冲数字电路》试卷A【考试试卷答案】

《脉冲数字电路》试卷A【考试试卷答案】

《脉冲数字电路》试卷A适用专业: 考试时间:120分 考试方式:闭卷 满分:100一、填空题(共20分,每空1分)1、十进制数10)42(对应的二进制数为 ,十六进制数16)16(F 对应的十进制数为 。

2、实现基本逻辑运算的逻辑门有 、 和 三种。

3、B A B A F '+'=的与非表达式为 。

4、n 变量的最小项应有 个,全体最小项之和为 。

5、TTL 门电路的 门和CMOS 门电路的 门都能实现“线与”。

6、TTL 反相器的输入端悬空时输入端电压等于 ,这时输出是 电平。

7、七段发光二极管显示器通常采用 和 两种接法。

8、主从JK 触发器,在CLK=1期间存在主触发器能且仅能 的现象。

9、JK 触发器的两个输入端连在一起作为输入端,可以构成 触发器。

10、时序逻辑电路中,任一时刻的输出不仅与该时刻 有关,而且与电路 有关。

11、用触发器组成十二进制计数器,至少应用 个触发器。

12、石英晶体多谐振荡器的振荡频率取决于石英晶体的 ,而与外接电阻、电容无关。

二、(12分)图1.1(a)是TTL 门电路,图1.1(b)是CMOS 门电路, ,图1.1(c)是输入信号A 、B 的电压波形,其高低电平满足各门电路的逻辑要求,试写出各个输出信号的逻辑表达式,画出它们的输出电压波形图。

AB1YAB2YAB3Y ΩM 1图1.1(a) 图1.1(b)=1Y , =2Y ,=3Y图1.1(c)三、(10分)图2.1(a)是TTL 主从JK 触发器,图2.1(b)是CMOS 边沿D 触发器,时钟脉冲和输入信号波形见图2.1(c),写出各触发器的特性方程,对应画出Q 端的输出波形,设初始状态为“0”。

CLK图2.1(a) 图2.1(b)=+11n Q , =+12n Q图2.1(c)四、(每小题4分,12分)化简下列逻辑函数,写出它们的最简与或表达式。

1、BCD C A A Y +'+=2、D C A BC A D B Y ''+'+''=, 约束条件0=+AC AB3、∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d mY五、(12分)试设计一逻辑电路供三人(A、B、C)表决使用。

脉冲与数字电路试题

脉冲与数字电路试题

2004——2005学年第二学期期末试题《脉冲与数字电路》一、填空(每空1分,20分)(§2-1)17、在数字逻辑电路中,基本逻辑关系为、、三种。

实现这三种逻辑功能的电路称为、、。

18、作为逻辑取值的和并不表示数值的大小,而是表示对立的两个逻辑状态。

19、与门的逻辑功能为:。

20、反相器就是,它的逻辑功能是输入低电平时,输出为;输入为高电平时输出为。

其逻辑表示式为:。

21、MOS与非门可分为、和三种类型。

其中速度较慢。

22、三态门的输出端可以输出、、三种状态。

23、三态门可作为和,常用作计算机系统中各部件的输出级。

24、代数化简法包括、、、。

25、常用的显示译码器有三种、、。

1.数字逻辑电路是指输出与输入之间存在着一定逻辑关系的电路,又简称逻辑电路。

※2.逻辑代数最基本的运算有与运算、或运算和非运算。

3.真值表是把输入逻辑变量的各种可能取值和对应的逻辑函数值排列在一起组成的表格。

4.当且仅当决定某件事的各个事件中,任意具备一个和几个时,这件事情都能发生,那么这件事情和各个条件的关系叫或逻辑关系,逻辑式:Y=A+B(§2-2)5.逻辑函数常用的表示方法有:真值表、逻辑表达式和逻辑图。

※(§2-3)6.与或非门电路输出与输入之间是先与、再或、后非的逻辑关系。

7.异或门实现的逻辑关系是输入相同时为0,不同时为1,其逻辑表达式为Y=A B+A B.※8.由于TTL电路输出电阻小,一般TTL电路是不能接成线与方式的,即多个输出端不能连接在一起。

9.在实际应用中,OC门不仅可实现线与逻辑,还可实现逻辑电平的变换。

10.三态门的输出端可以输出高电平、低电平、高阻态三种状态,可以看作是由两个与非门及一个二极管组成。

※(§3-1)11。

按照逻辑功能的不同,数字电路可分为两大类:组合逻辑电路和时序逻辑电路。

12。

所谓组合电路,是指在任何时刻,输出信号仅取决于该时刻的输入信号,而与先前的状态无关的电路。

《脉冲与数字电路》试题一(满分100分)

《脉冲与数字电路》试题一(满分100分)

《脉冲与数字电路》试题一(满分100分)一、填空题(每空1分,共40分)1、脉冲是指存在时间极短的()或()的波形。

在脉冲数字电路中,常用的是()脉冲。

2、电容器充放电过程中,充放电的快慢取决于RC的大小。

RC大,则充放电进行的();RC小,则充放电进行的()。

3、二极管和三极管都具有()特性。

利用二极管的单向导电性,可将其作为()使用。

处于开关状态下的晶体管,其工作点在()区和()区之间跳动。

4、()是最基本的开关电路,它的特点是输出信号和输出信号反相。

5、触发器是数字电路的一种基本()单元,它能够()一位二进制的信息。

它应具备如下功能:有两个(),在输入信号的作用下,它可以置于()态,也可以置于()态;它还必须具有()功能。

6、对于同步RS触发器,用作计数器时,触发器会发生多次翻转,即出现()现象。

7、TTL电路的电压传输特性分为()、()、()和()四个阶段。

8、时序电路逻辑功能的特点是:电路任意时刻的输出信号不仅与当时的()有关,还与电路原来的状态有关。

9、寄存器是具有能够()、()和传送数码的一种逻辑记忆元件,它分为()和()两种。

10、计数器是数字系统中能()输入脉冲个数的数字电路。

它可用来()、()、()。

11、卡诺图化简中,两个相邻最小项合并可消去()个变量;八个相邻最小项合并可消去()个变量12、CC7555集成电路由()、()和()、放电管V以及()组成。

13、集成施密特触发器由()、()、()和()四部分组成。

二、判断题(每小题1分,共20分)1、脉冲分压器中的加速电容Ci是使输出电压变化加快,以克服Co的延缓作用。

()2、积分电路的输出延缓了输入的跳变部分。

()3、双稳态电路在电源接通后,电路一定处于V1饱和,V2截止。

()4、逻辑代数中的“加”和普通代数中的“加”完全一样。

()5、TTL电路中,V6、V7对输入信号起箝位作用。

()6、式子A+AB=A成立。

()7、TTL电路实现了“与非”逻辑功能。

第7章 脉冲与数字电路知识习题 2017-12-22

第7章  脉冲与数字电路知识习题  2017-12-22

1§7 脉冲与数字电路知识-习题【基础习题7.1】脉冲数字电路的特点1、处理数字信号的电路称为 电路。

数字电路有如下几个特点: 1.1、数字电路是实现 功能和进行各种数字运算的电路。

1.2、由于数字信号在 和数值上都是不连续的,它在电路中表现为信号的 ,或者电平的 两种状态。

1.3、若用二进制数"0"和"1"来代表两种状态一一低电平和 ,则数字信号便可用"0"和"1"组成的代码序列来表示。

因此,数字电路可把自然界中的物理量转换为 进制数,对这些物理量进行逻辑或数字运算。

2、数字电路中晶体管多工作在 状态。

由于数字信号只有"0"与"1"两种状态,故可用晶体管的"导通"(饱和)和"截止"这两种截然不同的状态来表征。

例如,用晶体管截止时输出的高电平(H)表示"1",用晶体管 (饱和)时输出的低电平(L)表示"0"。

3、数字电路工作时只要求能可靠地区分"0"或"1"两种状态,这比模拟电路中要求电压应准确地是多少要容易实现得多,即数字电路对精度要求比模拟电路低,故适于 化。

4、数字电路还有抗干扰能力 、功耗低、速度快等优点。

5、脉冲信号是指在短促时间内电压或电流发生突然 的信号。

所谓"短促"时间没有严格的定义,一般认为,如果电压或电流发生突变的时间可以与电路中的过渡过程时间相比拟,就可以认为是"脉冲"。

6、在计算机中,突变时间常以 秒(S μ,S 610-)、纳秒(ns 、S 910-秒)计。

S S 6101-=μ,S S 9101n -= 7、通常将产生或变换脉冲波形的电路称为 电路。

8、当数字信号在"0"和"1"两种状态之间快速变换时,数字电路将输出一系列脉冲波。

脉冲与数字电路——模拟试题五及答案

脉冲与数字电路——模拟试题五及答案

脉冲与数字电路——模拟试题五及答案脉冲与数字电路试题第五套⼀、单选题(每题1分)1. TTL 与⾮门的关门电平为0.8V ,开门电平为2V ,当其输⼊低电平为0.4V ,输⼊⾼电平为3.5V 时,其输⼊⾼电平噪声容限为( )。

A 1.1 VB 1.3VC 1.2VD 1.5V2. 串⾏加法器的进位信号采⽤()传递,并⾏加法器的进位信号采⽤()传递。

A 超前,逐位B 逐位,超前C 逐位,逐位D 超前,超前3. 如果晶体三极管⼯作于饱和区则该管( )。

A 发射结正向偏置,集电结反向偏置B 发射结正向偏置,集电结正向偏置C 发射结反向偏置,集电结正向偏置D 发射结反向偏置,集电结反向偏置4. 下列逻辑函数中不相等的是()。

A .CB B AC B B A ?=+ B .))((C B B A C B B A ++=+ C .C B B A C B B A +++=+D .BC B A C B B A +=+5. ⽯英晶体多谐振荡器的主要优点是( )。

A 电路简单B 频率稳定度⾼C 振荡频率⾼D 振荡频率低6. 减少三极管的饱和深度可提⾼⼯作速度,为此在下列条件中正确的措施是( )。

A 增⼤IB B 减⼩IcC 减少U BCD 增⼤β7. 与⼋进制数 (47.3)8 等值的数为:()A. (100111.11)2B. (27.6)16C. (27.3 )16D. (100111.110)28. 硅⼆极管导通和截⽌的条件是( )。

A U F > 0.7V , U F < 0.5VB U F > 0.5V ,U F < 0.7VC U F > 0.7V , U F < 0.7VD U F > 0.5V ,U F < 0.5V9. 半导体中有两种载流⼦,分别是( )。

A 原⼦和中⼦B 电⼦和空⽳C 电⼦和质⼦D 电⼦和离⼦10. 若已知AC AB C A B A =+=+,,则()A . B=C = 0B . B=C =1 C . B=CD . B ≠C 11. 下列数中,最⼤的数是()。

数字电路(数字逻辑)期末试卷(第1套)及其答案

数字电路(数字逻辑)期末试卷(第1套)及其答案

«数字电子技术基础»综合练习题(第1套)一、填空题(本题30分)1.逻辑代数的基本运算有、、三种。

2.组合逻辑电路的特点是:任意时刻的输出仅取决于该时刻的状态,而与的状态无关。

3.计数器不仅可用于对时钟脉冲进行,还广泛地用于、;根据计数器中各触发器翻转的先后次序分类,可以分成和计数器。

4.请完成下列数制的转换(117)8=()2;(A5)16=()8;(25)10=()2;(110010)2=()105.二~十进制码又称码,它是用组成的一组代码来表示0~9十个数字,而代码之间则为关系,如:(01000110)8421BCD=()106.四位双向移位寄存器T4194的功能表见表1.6所示,当DR=0、S1=S2=1时,电路实现功能;要实现左移功能,应使。

表1.6 Array7. JK触发器的特性方程为Q n+1= , D触发器的特性方程为Q n+1= 。

8.图1.8为用JK触发器组成的移位寄存器,设电路的初态Q3Q2Q1Q0为1010,U I=“1”,问经过2个脉冲作用后,Q3Q2Q1Q0= ,第四个脉冲CP过后,Q3Q2Q1Q0= 。

图 1.89.电路如图1.9,F1= , F2= ,F3= , F4= .图 1.910.F=AB+C(D+E),则其对偶式是。

二、将下面各题化简成最简与或表达式(本题15分,每小题5分)1.用公式化简Y1=BDA+∙+ADB2.Y2(A,B,C,D)=Σm(0,4,6,8,13)+Σd(1,2,3,9,10,11)3.Y3见图2.3。

图2.3三、组合电路设计(本题10分)试用74LS151八选一数据选择器设计一个判断电路,判断四位二进制数A3A2A1A0能否被3整除。

四、作图题(共15分)写出图 4.1电路的函数表达式,画出输出端的波形。

Q n+1=图 4.1五、(本题15分)分析电路5.1计数器电路的功能,分别画出当M=0和M=1时的状态转换图,说明电路的进制,T4160是同步十进制加法计数器。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

《数字电路》第一章测试题

《数字电路》第一章测试题

《数字电路》第一章测试题班级: 姓名: 学号 : 成绩:一、填空题(每空1分,共30分)1. 模拟信号与数字信号的区别是:模拟信号的时间是 的,数值是 的;数字信号 的时间是 的,数值是 的。

2. 一般地,数字信号的高电平用逻辑 表示,低电平用逻辑 表示。

3. 常见的脉冲波形有 、 、 。

4. 脉冲波形的上升时间和下降时间的单位是 。

某矩形波的周期T = 0.05s ,那么它的频 率是 。

某矩形波的周期T = 0.02s ,脉宽t w = 0.005s ,那么它的占空比D = 。

5. 逻辑电路是输入和输出有 关系的多输入 输出的 电路。

6.二进制数只有 和 两个数码,其计数的基数是 。

7. (10110010)2=( )10=( )16。

(39)10=( 2=( )16。

(25)10=( )8421BCD 。

(0111 1000)8421BCD =( )10。

8. 连续异或1985个1的结果是 。

9. 某16个输入信号的编码器,至少有 位二进制输出信号。

10. 写出A+AB 的最简表达式: 。

写出A+A C 的最简表达式: 。

11. 把某一信息转换为特定二进制代码的过程称为 ,能实现这一功能的电路叫做 。

二、单项选择题(每小题2分,共30分)1. 已知逻辑表达式F AB AC BC =++ , 与它功能相等的函数表达式为( ) A. F AB = B. F AB C =+ C. F AB AC =+ D. F AB BC =+2. 与逻辑函数D C B A F +++= 功能相等的表达式为( )A . D CB A F +++=B . DC B A F +++=C .D C B A =F D .D +C +B A F= 3.对于图2所示的波形,其反映的逻辑关系是( )A.与 B.异或 C.同或 D.无法判断图24. 逻辑电路的信号有两种状态:一种是高电位状态,用“1”表示;另一种是低电位状态,用“0”表示.关于“1”和“0”下列说法正确的是( )A.“1”表示电压为1伏,“0”表示电压为0伏B.“1”表示电压为大于或等于1伏,“0”表示电压一定为0伏C.“1”和“0”是逻辑关系的两种可能的取值,不表示具体的数字D.“1”表示该点与电源正极相连,“0”表示该点与电源负极相连5. 走廊里有一盏灯,在走廊的两端各有一个开关,我们希望无论哪一个开关接通都能使电灯点亮,那么设计的电路应为( )A.“或”门电路B.“与”门电路C.“非”门电路 D.以上答案均可6.将发光二极管制成条状,再按一定的方式连接成"8"即构成()A. LED数码管B. 荧光显示器C. 液晶显示器D. LED屏7. 如图3是一个三输入端复合门电路,当C端输入“1”,且要求输出端Y输出的也为“1”,则A、B端输入的是( )图3A.0和0 B.0和1 C.1和0 D.1和18. 在如图4所示的逻辑电路中,当A端输入电信号“1”、B端输入电信号“0”时,则在C和D端输出的电信号分别为( )图4A.1和0 B.0和1C.1和1 D.0和09. 请根据下面所列的真值表,从四幅图中选出与之相对应的一个门电路( )输入输出A B Y00101110111010. 下面属于基本逻辑门电路的是()A. 与非门B. 或非门C. 异或门D. 以上都不是11.与模拟电路相比,下面不是数字电路主要的优点的是()A.容易设计B.输出功率大C.便于集成化D.抗干扰能力强12. 下列关于组合逻辑电路的描述正确的是()A、电路中含记忆单元。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

---------------------- 密 -------------- 封 ------------- 线 -----------------------
数字电子技术(第 2版) 第一套 A 卷
一、单选题(每题1分)
1. 回差是(B )电路的特性参数。

A 时序逻辑
B 施密特触发器
C 单稳态触发器
D 多谐振荡器
2. 石英晶体多谐振荡器的主要优点是
(B )。

A 电路简单
B 频率稳定度高
C 振荡频率高
D 振荡频率低
3. 对TTL 和非门多余输入端的处理,不能将它们
(B )。

A 和有用输入端并联
B 接地
C 接高电平
D 悬空
4. TTL 和非门的关门电平是 0.8V ,开门电平是2V ,当其输入低电平为 0.4V ,输入高电平
为3.2V 时,其低电平噪声容限为 (C )
A 1.2V
B 1.2V
C 0.4V
D 1.5V
5. 逻辑函数丫 A AB C ACDEF 的最简和或式为(
B )
C 一定是用集成逻辑门构成的
D A 和B 均可
8.
已知逻辑函数的真值表如下,其表达式是(
C )
A . Y A C
6. 在什么情况下, A .全部输入是0
7. 组合逻辑电路( B. Y A B
和非”运算的结果是逻辑 B.任一个输入是0
D )。

C. 丫 AD
0。

( D )
C.仅一个输入是0
D. 丫 AB
D.全部输入是1
A 一定是用逻辑门构成的
B 一定不是用逻辑门构成的
B. 丫 ABC
C. 丫 AB C
D. 丫AB C
---------------------- 密--------------- 封 ------------ 线 ------------------------
ABC Y
0 0 00
0 0 11
0 100
0 1 11
1 0 00
1 0 11
1101
1 1 11
图2202
9. 要把不规则的矩形波变换为幅度和宽度都相同的矩形波,应选择(C )电路。

A多谐振荡器B基本RS触发器
C单稳态触发器D施密特触发器
10. 所谓三极管工作在倒置状态,是指三极管(C )。

A 发射结正偏置,集电结反偏置
B 发射结正偏置,集电结正偏置
C 发射结反偏置,集电结正偏置
D 发射结反偏置,集电结反偏置
11. TTL和非门的关门电平为0.8V,开门电平为2V,当其输入低电平为0.4V,输入高电
平为3.5V时,其输入高电平噪声容限为(D )。

A 1.1 V
B 1.3V
C 1.2V
D 1.5V
12. 下图电路,正确的输出逻辑表达式是(A )。

A • Y A
B CD B. Y 1 C. Y 0 D. Y A B
C D
图2204
---------------------- 密 -------------- 封 ------------- 线 -----------------------
13. 下列消除竞争一冒险的方法中错误的是( D )。

A 修改逻辑设计
B 引入封锁脉冲
C 加滤波电容
D 以上都不对
14. 连续86个1同或,其结果是
(A )
A . 1
B . 0
C . 86
D . 286 15.
主从JK 型触发器是(B )。

A 在CP 上升沿触发
B 在CP 下降沿触发
C 在CP=1的稳态下触发
D 和CP 无关的
二、判断题(每题1分)1.译码是编码的逆过程,编码是唯一的,译码也一定是唯一的 <
()
2. 如果想实现并串转换可以选择数据分配器。

()
3. 表示逻辑函数的逻辑表达式和真值表是等价的。

()
4. 优先编码器的输入请求编码的信号级别一般是下标号大的级别高。

()
5. 逻辑函数 Y AB AB BC BC 已是最简和或表达式。

()
6. 七段显示译码器数据输入是二进制码。

()
7. 适当提高施密特触发器的回差电压,可以提高它的抗干扰能力。

()
8. 一个四位数比较器进行数值比较时,只有四位数全部比较完才能产生比较结果。

() 9. CMOS 门电路的输入端不允许浮空,是因为其输入阻抗很高,容易引起干扰(
)。

没有专门的数据选择器,一般是用译码器改接的 分析组合逻辑电路一定得写出逻辑表达式。

用施密特触发器可以构成多些振荡器。

竞争冒险现象是可以消除的。

() 一片8选1数据选择器可以实现二输入函数。

异或函数和同或函数在逻辑上互为反函数。

、计算分析题(每题10分)1.分析如图7316 74LS160功能表
10. 11. 12. 13. 14.
15. (
电路,说明功
74160(13 co 74160(2)
Do Di D E Da
1
图 7316
LD Do Di DzDs
74LS290
3. 用卡诺图化简逻辑函数F(A,B,C,D) m(0,2,4,6,9,13) d(1,3,5,7,11,15)
4. 用74LS290设计一个9进制计数器,采用反馈清零法。

Y AB AC BC CD
6. 用74LS163设计一个85进制加法计数器,要求采用反馈归零法。

7.用74LS160,设计一个40进制计数器。

数字电子技术(第2版)第一套A卷答案
一、单选题(每题1分)
1. B
2. B
3. B
4. C
5. B
6. D
7. D
8. C
9. C
10. C
11. D
12. A
13. D
14. A
15. B
二、判断题(每题1分)
1•正确
2•错误
3•正确
4•正确
5•错误
6.错误
7•正确
8. 错误
9. 正确
10. 正确
11・错误
12. 正确
13. 正确
14. 正确
15. 正确
三、计算分析题(每题10分)
1. 经分析知,片⑴为一个标准的10进制计数器。

片⑵从0111开始计数,计满时输出为1001,因此片(2)是3进制计数器。

所以两级计数器共同构成10 3 30进制计数器。

2. 先用两片74LS290级连成100进制计数器,采用异步清零方法,S24=00100100,反
馈函数为R°Q;Q2,计数范围是0〜23,连线图如图7330。

---------------------- 密 ------------- 封 ------------- 线 ------------------------
图 2518
CF
图 7330
由卡诺图得最简逻辑表达式为:F A D
4.利用74LS290的反馈清零功能实现9进制计数器。

74LS290的清零信号为高电平,即R o Q1Q2时,才能清零。

又9=( 1001) 2。

因此如图7319所示。

F A D 0
又因为9进制计数器的容量大于5,故应将Q。

和CR相连。

连线如图7319所示。

11
---------------------- 密 -------------- 封 ------------ 线 ------------------------
Q D Q I Qa Q3
>CFi 74LSZ90
>CP n
R OA 尺DB Sg 丸 $gE
图 7319
图 2507
由卡诺图得最简逻辑表达式为 :F A D
11
CP 5. 粘
0!
11 10 00 |T 6< X 01 X X 11 1
X 10 X
6. 74LS163是具有同步置数、同步清零功能的
4位2进制加法计数器。

经分析,需要
两片74LS163级联,计数范围是0〜84,反馈状态从高位到低位依次为 (0101 0101) 2=( 55) 16,据此画出计数器的逻辑图如图 7326所示。

图 7326
7.设计两个计数器级连,计数器分别是 10进制计数器和4进制计数器,如图 7316
12 ---------------------- 密 -------------- 封 ------------ 线 ------------------------ 所示。

由74LS160(1)实现一个标准10进制计数器。

4进制计数器,采用 74LS160(2)的同步 置数功能实现。

计数起始值是 0110,当74LS160计满时,即输出为 1001,由此实现4进 制计数器。

所以两级计数器级连构成 10 4 40进制计数器。

图 7317 CP- Qo Qi Q E Q3
CT] CT P 741&0(l)
8 CR LD DO Di D2D3
CT T UT Q Q Q I Q E Qa 74160(2) C0 CR LD DO Di D2E3。

相关文档
最新文档