基于DS90UR905Q-906Q设计的24位FPD串并-并串转换方案
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基于DS90UR905Q/906Q设计的24位FPD串并-并串转
换方案
DS90UR905Q/906Q芯片组是5MHz-65MHz24位彩色FPD-LinkII串行化器
和串并转换器,能把并行RGB视频接口转换成高速串行接口。该串行总线配
置通过消除时钟和数据之间的偏移问题极大简化了系统设计,减少了连接器的引脚数,降低了互连器件的尺寸、重量和成本,并整体简化了PCB的布局。此外,内部DC平衡解码被用于支持交流耦合互联。DS90UR905QSer(串行化器)
嵌入了时钟、平衡了数据有效载荷,并将信号水平移动为高速低电压差分信号。最多可将24个输入信号同3个视频控制信号串联。它支持24位全彩色或者18
位彩色和6个通用信号(如音频I2S)应用。DS90UR906QDes(并行化器)恢
复数据(RGB)和控制信号,并从串行数据流中提取时钟。它能够在不使用训
练序列或者专用SYNC模式的情况下锁定输入数据流,并且不需要参考时钟。
提供链路状态(LOCK)输出信号。利用用户自定义的去重、差分输出水平选
择功能和接收器均衡对串行传输进行优化。利用低压差分信号、接收器驱动强度控制和扩频时钟兼容性将EMI减至最低。可对DES进行配置,从而在其并
行输出中生成扩频时钟和数据。DS90UR905Q(Ser)采用48引脚LLP封装,
DS90UR906Q(Des)采用60引脚LLP封装。它们符合汽车级AEC-Q1002级标
准要求,工作温度为-40℃到+105℃。图1DS90UR905Q方框图图
2DS90UR906Q方框图DS90UR905Q/906Q主要特性5MHz到65MHzPCLK支
持(140Mbps~1.82Gbps)交流耦合STP互联线缆长达10m在Ser和Des上集
成的终端器高速连接BIST模式和报告引脚可选择的I2C兼容串行控制总线支
持RGB888+VS、HS、DE掉电模式将功率消耗降至最低1.8V或3.3V兼容
LVCMOSI/O接口汽车级产品:AEC-Q1002级8kVHBM且为ISO10605ESD级