模拟电子技术第二章基本运算电路(精品)PPT课件

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
三、非运算
决定某一事件的条件满足时,事件不发生;反之事件 发生。
开关闭合时灯灭, 开关断开时灯亮。
(1-9)
§2.1.1 基本逻辑运算
逻辑表达式
Y=A
逻辑符号
真值表
AY 01 10
(1-10)
§2.1.2 二极管与门及或门电路
一、二极管与门 +VCC(+5V)
R 3K
VD1
A
VD2
B
VD3
C (a)电路图
开关 A 开关 B 灯 Y 断 断灭 断 合亮 合 断亮 合 合亮
开关 A 或 B 闭合或两者都闭合时,灯 Y 才亮。
(1-7)
§2.1.1 基本逻辑运算
逻辑表达式
Y=A+B
逻辑符号
真值表
AB Y 000 011 1 01 1 11
若有 1 出 1,若全 0 出 0
(1-8)
§2.1.1 基本逻辑运算
输入级 中间倒相级 输出级
STTL系列与非门电路
(1-17)
§2.2.1 TTL与非门电路
二、 TTL与非门电路工作原理
1. 抗饱和三极管简介
C
C
SBD
B
B
E
E
抗饱和三极管的开关速度高
① 没有电荷存储效应
② S在BD普的通导三通极电管压的只基有极0.和4 V集而电非极0之.7间V,并 接一因个此肖特UB基C =势0垒.4二V时极,管S(B简D称便S导BD通),。使
第二章 基本运算电路
§ 2.1 基本逻辑门电路 § 2.2 TTL逻辑门电路 § 2.3 CMOS逻辑门电路 § 2.4 集成运放运算电路
标题添加
点击此处输入相 关文本内容
标题添加
点击此处输入相 关文本内容
总体概述
点击此处输入 相关文本内容
点击此处输入 相关文本内容
§2.1基本逻辑门电路
2.1.1 基本逻辑运算 2.1.2 二极管与门及或门电路 2.1.3 非门电路 2.1.4 DTL与非门
§2.1.1 基本逻辑运算
数字电路:又称开关电路,其电子器件工作在“导 通”和“截止”两种状态。在逻辑代数中以 “0”和“1”表示。
逻辑运算:按一定的逻辑规律进行运算。基本运算分 为与、或、非三种。
(1-4)
§2.1.1 基本逻辑运算
一、与运算
决定某一事件的所有条件都具备时,该事件才发生
开关 A、B 都闭合时, 灯 Y 才亮。
深度1 V 饱和
5V 截止
在输这入时发V生2、跃V变5 截后止工。作,当
3.6 V 3.6 V
阻的输不很集V入工大2因电为作截,结为高。止因导抗电因使此通饱平此VV电和或下11集压三深低面电为极度电的极管饱平分0等.4和时析V效V1。也中,电
Vu电而为结必不Y3路=微和 须考V0V5输.饱27V虑2Vu、出截VB和-2它1V、,0为止≥,5.们V7因发1高使VV5.。8此射发4电-uV放C要结射0平。2.大7≈使导结。V工V通导V=C作C1电通3集=.。6压,5电VV,
R2
(a)电路图
(1-14)
§2.1.4 DTL与非门
工作原理:
①当A、B和C端都接高电平
(+5V)时,VD1、VD2和VD3截止, A
&
L
而VD4、VD5和VT导通。选合理的R1、B
R2和三极管参数,使三极管工作 在饱和区,则UL=UCES=0.3V,既为
C
低电平。
(b)逻辑符号
②当A、B和C端中有一为低电
开关 A 开关 B 灯 Y 断 断灭 断 合灭 合 断灭 合 合亮
(1-5)
§2.1.1 基本逻辑运算
逻辑表达式
Y = A ·B 或 Y = AB
逻辑符号
真值表
AB Y 000 010 1 00 1 11
若有 0 出 0;若全 1 出 1
(1-6)
§2.1.1 基本逻辑运算
二、或运算
决定某一事件的诸条件中,只要有一个或一个以上具备 时,该事件就发生。
一★(、TTrTanLs与ist非or门-T的ran基si本sto电r-路Logic)三极管—三极管逻
辑门电路,简称为TTL逻辑门。
A B C
VD12V.8Dk2R V1 DV3B1 1C510RC 0B2极 B抑 号 负 二 V扰V9E、上R2电制输极极,220C, V阻输入性管对0输V的D这2R入时干导61V入RC5与~不11端,扰通 级0组V还运但V出电,D主V用相和源管电成有算33E抑DR35现压输.为1要525,反泄开路,保。RV0k ~制同 的大入 输4由5中V的放关工用护VR。了V时V负于端2入D多B5间信电时作以作4集3输、输不极二负钳发级号路间速实用+电V入R出工性极电5位YC射起,,,度现C。V用管电V和普C极端两作干管压和二极4倒分用从。输通路了,状的不个C,扰导被极管V相别以而入三2由组成与拉构负负工抗用态逻除会VR当。通钳6和管逻放驱减提变V构极43成复式,载极辑作饱以,VVV工、输正电在发,和1辑大动小高量成管435输。合输提能和性电R、入常压速和提因作外射用构-符V作门有。5VVA出其管出高力基干0平和V的信时极4度三高此于以,成.号、357构级中,结了。4V,、推极采门饱用。5
(a)电路图
(c)逻辑表达式 L=A.B.C
(1-13)
§2.1.4 DTL与非门
★由二极管与门和三极管非门串联而成,称为二极 管—三极管逻辑门(Diode-Transistor-Logic),简 称为DTL与非门。
+VCC(+5V)
A B
VD1 R1
RC
L
VD2
VD4 VD5 b
VT
C
VD3 P
A
&
L
B
C
(b)逻辑符号
(c)逻辑表达式 L=A.B.C
(1-11)
§2.1.2 二极管与门及或门电路
二、二极管或门
VD1
A
VD2
B
VD3
L
C
来自百度文库
R
3K
A
≥1
L
B
C
(b)逻辑符号 (c)逻辑表达式
(a)电路图
L=A+B+C
(1-12)
§2.1.3 非门电路
+VCC
A RB
RC
L
VT
A1
L
(b)逻辑符号
UBC 钳在 0.4 V 上,降低了饱和深度。
(1-18)
§2.2.1 TTL与非门电路
2. TTL与非门的工作原理
• 输入由端于中正有常低信电号平输时入:时,
导V1通V和管DV,输其1~6u入构他VB1低成发D=3电的不0射.7平有工结V端源作因+对泄;反0.应放R3偏BV的电而、=发路截R1C射只止V结。 0.3 V
平(<0.3V)时,对应的输入二极 (c)逻辑表达式
管导通,P <0.3V,使VD4、VD5和
VT截止。三极管工作在截止区,
L=A.B.C
则UL=+VCC=5V,既为高电平。
(1-15)
§2.2 TTL逻辑门电路
2.2.1 TTL与非门电路 2.2.2 其他形式的TTL门电路
(1-16)
§2.2.1 TTL与非门电路
相关文档
最新文档