带隙基准源资料

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基准电压源广泛应用于电源调节器、A/D和D/A转换器、数据采集系统,以及各种测量设备中。近年来,随着微电子技术的迅速发展,低压低功耗已成为当今电路设计的重要标准之一。比如,在一些使用电池的系统中,要求电源电压在3 V以下。因此,作为电源调节器、A/D和D/A转换器等电路核心功能模块之一的电压基准源,必然要求在低电源电压下工作。

在传统的带隙基准源设计中,输出电压常在1.25 V左右,这就限制了最小电源电压。另一方面,共集电极的寄生BJT和运算放大器的共模输入电压,也限制了PTAT电流生成环路的低压设计。近年来,一些文献力图解决这方面的问题。归纳起来,前一问题可以通过合适的电阻分压来实现;第二个问题可以通过BiCMOS工艺来实现,或通过低阈值电压的MOS器件来实现,但工艺上的难度以及设计成本将上升。

基于上面的考虑,本文首先对传统的带隙电压源原理进行分析,然后提出了一种比较廉价且性能较高的低压带隙基准电压源,采用电流反馈、一级温度补偿技术设计了低压CMOS带隙基准源电路,使其电路能工作在较低的电压下。本文介绍这种带隙电压基准源的设计原理,给出了电路的仿真结果,并对结果进行了分析。并基于CSMC 0.5μm Double Poly Mix Process对电路进行了仿真,得到理想的结果。

l 低压COMS基准电压源设计

1.1 传统的带隙基准源

图1为带隙基准电压源的原理示意图。双极性晶体管的基极-发射极电压VBE,具有负的温度系数,其温度系数一般为-2.2 mV/K。而热电压VT具有正的温度系数,其温度系数在室温下为十0.085 V/K。将VT乘以常数K并和VBE相加就得到输出电压VREF:

将式(1)对温度T微分并代入VBE和VT的温度系数可求得K,它使VREF的温度系数在理论上为零。VBE受电源电压变化的影响很小,因而带隙基准电压的输出电压受电源的影响也很小。

传统带隙基准源结构能输出比较精确的电压,但其电源电压较高(大于3 V),且基准输出范围有限(1.2 V以上)。要在1.8 V以下的电源电压得到1.2 V以下的精确基准电压,就必须对基准源结构上进行改进和提高。

1.2 低压COMS基准电压源的电路设计

本设计基于CSMC-O.5μm-CMOS工艺(NMOS的阈值电压为0.536 V,PMOS的阈值电压为-0.736 V)。采用一级温度补偿、电流反馈技术设计的低压带隙基准源电路如图3所示。低压带隙基准源的电流不仅用于提供基准输出所需的电流,也用于产生差分放大器所需的电流源偏置电压,简化了电路和版图设计。

为了与CMOS标准工艺兼容,电路中PNP的e,b,c区分别采用P+,N-well,P-sub集电极接地。Q2和Q1的发射极面积比为8:1,流过Q1和Q2的电流相等,这样△VBE等于VTln 8。流过电阻R1的电流与热力学温度成正比。三路镜像电流源使得流过P2,P3,P4的电流相等(I1=I2=I3)。

通过调节R4的值,可以调节输出电压VREF的大小。在电源电压变化时,P2,P3,P4的漏源电压值保持不变,与电源电压无关,其栅极电压由运放调节。为了降低电路的复杂度,应用电流反馈原理,运放采用简单的一阶运放,由于VDD的变化多于GND的变化,故运放的输入采用NMOS的差分对结构。因为整个电路在低压下工作,故整个电路设计的重点是要保证低压下运放的正常工作。

由于带隙基准源存在两个电路平衡点,即零点和正常工作点。当基准源工作在零点时,节点1、2的电压等于零,基准源没有电流产生。固需要设计一个启动电路,避免基准源工作在平衡零点。本设计的启动

电路由N5、N6和P7构成。当电路工作在零点时,N6管导通,迅速提高节点1、2的电压,产生基准电流,节点1的电压通过P7和N5组成的反相器,使N6管完全截止,节点1、2的电压回落在稳定的工作点上,基准源开始正常工作。

电路的器件参数如表1所示,P2,P3,P4管的尺寸较大,是为了降低电路中的1/f噪声。电流镜的负载管P5,P6和差分对管N1,N2的宽长比较大,以抑制电路的热噪声。由于电路中的电阻值较大,故在工艺中用阱电阻实现。电容C0有助于电路的稳定,同时还可以减小于运放的宽度,有助于降低噪声的影响。

2 仿真与结果分析

在Cadence设计平台下的Spectre仿真器中基于CSMC 0.5 μm CMOS工艺模型对电路进行了仿真。得到电路的温度特性曲线、直流电源抑制特性曲线、交流PSRR特性曲线、启动时间曲线如图4所示。各项仿真结果参数如表2所示。

3 结语

在应用典型CMOS电压基准源的基础上,综合一级温度补偿、电流补偿技术,设计了带隙电压基准源电路。该带隙基准源电路的电源工作范围为1.* V,工作温度为-10~+130℃,基准输出电压VREF为(650.5±0.5)mV,温度系数可低至2.0 ppm/℃,电源抑制比为-70 dB。仿真结果证明了设计的正确性。

0 引言

基准电压是集成电路设计中的一个重要部分,特别是在高精度电压比较器、数据采集系统以及A/D和D/A转换器等中,基准电压随温度和电源电压波动而产生的变化将直接影响到整个系统的性能。因此,在高精度的应用场合,拥有一个具有低温度系数、高电源电压抑制的基准电压是整个系统设计的前提。

传统带隙基准由于仅对晶体管基一射极电压进行一阶的温度补偿,忽略了曲率系数的影响,产生的基准电压和温度仍然有较大的相干性,所以输出电压温度特性一般在20 ppm/℃以上,无法满足高精度的需要。

基于以上的要求,在此设计一种适合高精度应用场合的基准电压源。在传统带隙基准的基础上利用工作在亚阈值区MOS管电流的指数特性,提出一种新型二阶曲率补偿方法。同时,为了尽可能减少电源电压波动对基准电压的影响,在设计中除了对带隙电路的镜相电流源采用cascode结构外还增加了高增益反馈回路。在此,对电路原理进行了详细的阐述,并针对版图设计中应该的注意问题进行了说明,最后给出了后仿真结果。

l 电路设计

1.1 传统带隙基准分析

通常带隙基准电压是通过PTAT电压和CTAT电压相加来获得的。由于双极型晶体管的基一射极电压Vbe呈负温度系数,而偏置在相同电流下不同面积的双极型晶体管的基一射极电压之差呈正温度系数,在两者温度系数相同的情况下将二者相加就得到一个与温度无关的基准电压。

传统带隙电路结构如图1所示,其中Q2的发射极面积为Q1和Q3的m倍,流过Q1~Q3的电流相等,运算放大器工作在反馈状态,以A,B两点为输入,驱动Q1和Q2的电流源,使A,B两点稳定在近似相等的电压上。

假设流过Q1的电流为J,有:

相关文档
最新文档