集成门电路
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
集成门电路
各种门电路都有集成电路产品,由于集成门电路具有体积小、 质量小、可靠性高、速度快、功耗低等优点,在数字电路中使用 较多。
在集成门电路中,使用比较普遍的是TTL和CMOS型集成门 电路。
集
1.1 TTL与非门电路
成
门 TTL与非门是在一块很小的硅片上,将若干三极管和电阻元件
集成,连接成一个与非门电路封装而成。
电
路
谢谢观看!
导通电压)。VT4 和二极管VD都截止。由于VT3 饱和导通,输出 电压V0等于VT3 的饱和电压值(一般地,硅管饱和电压约为0.3 V),所以 ,V0≈0.3V即输出为低电平。
现了与非门的逻辑功能之一,即输入全为1(即高电平)时,
输出为0(即低电平)。
1.1 TTL与非门电路
(2)当输入至少有一个为低电平0.3 V时,由于VT4 和VD导 通,VT4 和VD的导通电压都为0.7 V,所以输出电压V0为
V0≈(5—0.7—0.7)V=3.6V
集
成 门 实现了与非门的逻辑功能之二,即输入有0(即低电平)时,
输出为1(即高电平)。
综合上述两种情况,该电路满足与非的逻辑功能,即
电
路
F A·B·C
1.1 TTL与非门电路
3.常用类型简介
74LS00外引线排列图
内部含有4个两输入 端与非门,共有14个 引脚。
集
成
门74LS20外引线排列图 Nhomakorabea电
路
内部含有两个四输入 端的与非门器件。
1.2 CMOS与非门电路
1.CMOS与非门电路的组成及工作原理
集 成 门 电 路
(a)PMOS管结构 (b)NMOS管结构 (c)CMOS与非门电路
1.2 CMOS与非门电路
2.常用类型简介
CC4011外引线排列图
集
成
门
CC4012外引线排列图
电
1.TTL与非门电路的组成
路
(b)图形符号
返回
(a)电路结构
1.1 TTL与非门电路
多发射极三极管及其等效电路
集
成
2.TTL与非门电路的工作原理
门
电 (1)当输入全为高电平3.6 V时,VT2 、VT3 饱和导通,由于 路 VT2 饱和导通,Vc2=0.3 V+0.7 V=1 V(0.3 V为饱和电压,0.7 V为
各种门电路都有集成电路产品,由于集成门电路具有体积小、 质量小、可靠性高、速度快、功耗低等优点,在数字电路中使用 较多。
在集成门电路中,使用比较普遍的是TTL和CMOS型集成门 电路。
集
1.1 TTL与非门电路
成
门 TTL与非门是在一块很小的硅片上,将若干三极管和电阻元件
集成,连接成一个与非门电路封装而成。
电
路
谢谢观看!
导通电压)。VT4 和二极管VD都截止。由于VT3 饱和导通,输出 电压V0等于VT3 的饱和电压值(一般地,硅管饱和电压约为0.3 V),所以 ,V0≈0.3V即输出为低电平。
现了与非门的逻辑功能之一,即输入全为1(即高电平)时,
输出为0(即低电平)。
1.1 TTL与非门电路
(2)当输入至少有一个为低电平0.3 V时,由于VT4 和VD导 通,VT4 和VD的导通电压都为0.7 V,所以输出电压V0为
V0≈(5—0.7—0.7)V=3.6V
集
成 门 实现了与非门的逻辑功能之二,即输入有0(即低电平)时,
输出为1(即高电平)。
综合上述两种情况,该电路满足与非的逻辑功能,即
电
路
F A·B·C
1.1 TTL与非门电路
3.常用类型简介
74LS00外引线排列图
内部含有4个两输入 端与非门,共有14个 引脚。
集
成
门74LS20外引线排列图 Nhomakorabea电
路
内部含有两个四输入 端的与非门器件。
1.2 CMOS与非门电路
1.CMOS与非门电路的组成及工作原理
集 成 门 电 路
(a)PMOS管结构 (b)NMOS管结构 (c)CMOS与非门电路
1.2 CMOS与非门电路
2.常用类型简介
CC4011外引线排列图
集
成
门
CC4012外引线排列图
电
1.TTL与非门电路的组成
路
(b)图形符号
返回
(a)电路结构
1.1 TTL与非门电路
多发射极三极管及其等效电路
集
成
2.TTL与非门电路的工作原理
门
电 (1)当输入全为高电平3.6 V时,VT2 、VT3 饱和导通,由于 路 VT2 饱和导通,Vc2=0.3 V+0.7 V=1 V(0.3 V为饱和电压,0.7 V为