北桥GTLREF原理
NB各种信号说明
主板上各种信号说明一、CPU接口信号说明1. A[31:3]# I/O Address(地址总线)ν这组地址信号定义了CPU的最大内存寻址空间为4GB.在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型.2. A20M# I Adress-20 Mask(地址位20屏蔽)ν此信号由ICH(南桥)输出至CPU的信号.它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上.3.ADS#(ADS# 是RESET CPU後的第一個系統訊號去和北橋溝通)I/O Address Strobe(地址选通)ν当这个信号被宣称时说明在地址信号上的数据是有效的.在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作.4. ADSTB[1:0]# I/O Address Strobesν这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿.相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#.5. AP[1:0]# I/O Address Parity(地址奇偶校验)ν这两个信号主要用对地址总线的数据进行奇偶校验.6.BCLK[1:0] I Bus Clock(总线时钟)这两个Clock主要用于供应在Host Bus上进行交易所需的Clock.ν7. BNR# I/O Block Next Request(下一块请求)ν这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易.8. BPRI# I Bus Priority Request(总线优先权请求)ν这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当Pin .当BPRI#有效时,所有其它的设备都要停止发出新的请求,除非这个请求正在被锁定.总线所有者要始终保持BPRI#为有效,直到所有的请求都完成才释放总线的控制权.9. BSEL[1:0] I/O Bus Select(总线选择)ν这两组信号主要用于选择CPU所需的频率,下表定义了所选的频率:10. D[63:0]# I/O Data(数据总线)ν这些信号线是数据总线主要负责传输数据.它们提供了CPU与NB(北桥)之间64 Bit的通道.只有当DRDY#为Low时,总在线的数据才为有效,否则视为无效数据.11. DBI[3:0]# I/O Data Bus Inversion(数据总线倒置)ν这些信号主要用于指示数据总线的极性,当数据总在线的数据反向时,这些信号应为Low.这四个信号每个各负责16个数据总线,见下表:12. DBSY# I/O Data Bus Busy(数据总线忙)ν当总线拥有者在使用总线时,会驱动DBSY#为Low表示总线在忙.当DBSY#为High时,数据总线被释放.13. DP[3:0]# I/O Data Parity(数据奇偶校验)ν这四个信号主要用于对数据总在线的数据进行奇偶校验.14. DRDY# I/O Data Ready(数据准备)ν当DRDY#为Low时,指示当前数据总在线的数据是有效的,若为High时,则总在线的数据为无效.15. DSTBN[3:0]# I/O Data StrobeData strobe used to latch in D[63:0]#ν :16. DSTBP[3:0]# I/O Data StrobeData strobe used to latch inν D[63:0]# :17. FERR# O Floating Point Error(浮点错误)ν这个信号为一CPU输出至ICH(南桥)的信号.当CPU内部浮点运算器发生一个不可遮蔽的浮点运算错误时,FERR#被CPU驱动为Low.18. GTLREF I GTL Reference(GTL参考电压)这个信号用于设定GTLν Bus的参考电压,这个信号一般被设为Vcc电压的三分之二.19. IGNNE# I Ignore Numeric Error(忽略数值错误)ν这个信号为一ICH输出至CPU的信号.当CPU出现浮点运算错误时需要此信号响应CPU.IGNNE#为Low时,CPU会忽略任何已发生但尚未处理的不可遮蔽的浮点运算错误.但若IGNNE#为High时,又有错误存在时,若下一个浮点指令是FINIT、FCLEX、FSAVE等浮点指令中之一时,CPU会继续执行这个浮点指令但若指令不是上述指令时CPU会停止执行而等待外部中断来处理这个错误.20. INIT# I Initialization(初始化)ν这个信号为一由ICH输出至CPU的信号,与Reset功能上非常类似,但与Reset不同的是CPU内部L1 Cache和浮点运算操作状态并没被无效化.但TLB(地址转换参考缓存器)与BTB(分歧地址缓存器)内数据则被无效化了.INIT#另一点与Reset不同的是CPU必须等到在指令与指令之间的空档才会被确认,而使CPU进入启始状态.21. INTR I Processor Interrupt(可遮蔽式中断)ν这个信号为一由ICH输出对CPU提出中断要求的信号,外围设备需要处理数据时,对中断控制器提出中断要求,当CPU侦测到INTR为High时,CPU先完成正在执行的总线周期,然后才开始处理INTR中断要求.22. PROCHOT# I/O Processor Hot(CPU过温指示)ν当CPU的温度传感器侦测到CPU的温度超过它设定的最高度温度时,这个信号将会变Low,相应的CPU的温度控制电路就会动作.23. PWRGOOD(H_PWRGD)I Power Good(电源OK)ν这个信号通常由ICH(南桥)发给CPU,来告诉CPU电源已OK,若这个信号没有供到CPU,CPU将不能动作.24. REQ[4:0]# I/O Command Request(命令请求)ν这些信号由CPU接到NB(北桥),当总线拥有者开始一个新的交易时,由它来定义交易的命令.25. RESET# I Reset(重置信号)ν当Reset为High时CPU内部被重置到一个已知的状态并且开始从地址0FFFFFFF0H读取重置后的第一个指令.CPU 内部的TLB(地址转换参考缓存器)、BTB(分歧地址缓存器)以及SDC(区段地址转换高速缓存)当重置发生时内部数据全部都变成无效.26. RS[2:0]# I Response Status(响应状态)ν这些信号由响应方来驱动,具体含义请看下表:27. STKOCC# O Socket Occupied(CPU插入)ν这个信号一般由CPU拉到地,在主机板上的作用主要是来告诉主机板CPU是不是第一次插入.若是第一次插入它会让你进CMOS对CPU进行重新设定.28. SMI# I System Management Interrupt(系统管理中断)ν此信号为一由ICH输出至CPU的信号,当CPU侦测到SMI#为Low时,即进入SMM模式(系统管理模式)并到SMRAM(System Management RAM)中读取SMI#处理程序,当CPU在SMM模式时NMI、INTR及SMI#中断信号都被遮蔽掉,必需等到CPU执行RSM(Resume)指令后SMI#、NMI及INTR中断信号才会被CPU认可.29. STPCLK# I Stop Clock(停止时钟)ν当CPU进入省电模式时,ICH(南桥)将发出这个信号给CPU,让它把它的Clock停止.28. TRDY# I/O Target Ready(目标准备)ν当TRDY#为Low时,表示目标已经准备好,可以接收数据.当为High时,Target没有准备好.29. VID[4:0](CPU核心工作电压) O Voltage ID(电压识别)ν这些讯号主要用于设定CPU的工作电压,二、VGA接口信号说明1. HSYNC O CRT Horizontal Synchronization(水平同步信号)ν这个信号主要提供CRT水平扫描的信号.2. VSYNC O CRT Vertical Synchronization(垂直同步信号)这个信号主要提供CRT垂直扫描的信号.ν3. RED O RED analog video output(红色模拟信号输出)ν这个信号主要为CRT提供红基色模拟视频信号.4. GREEN O Green analog video output(绿色模拟信号输出)这个信号主要为CRT提供绿基色模拟视频信号.ν5. BLUE O Blue analog video output(蓝色模拟信号输出)ν这个信号主要为CRT提供蓝基色模拟视频信号.6. REFSET I Resistor Set(电阻设置)ν这个信号将会连接一颗电阻到地,主要用于内部颜色调色板DAC.这颗电阻的阻值一般为169奥姆,精度为1%.7. DDCA_CLK I/O Analog DDC Clockν这个信号连接NB(北桥)与显示器,这个Clock属于I²C接口,它与DDCA_DATA组合使用,用于读取显示器的数据.8. DDCA_DATA I/O Analog DDC Clockν这个信号连接NB(北桥)与显示器,这个Data与Clock 一样也属于I²C接口,它与DDCA_CLK组合使用,用于读取显示器的数据.三、AGP接口信号说明1. GPIPE# I/O Pipelined Read(流水线读)ν这个信号由当前的Master来执行,它可以使用在AGP 2.0模式,但不能在AGP 3.0的规范使用.在AGP 3.0的规范中这个信号由DBI_HI(Dynamic Bus Inversion HI)代替.2. GSBA[7:0] I Sideband Address(边带地址)这组信号提供了一个附加的总线去传输地址和命令从AGPν Master(显示卡)到GMCH(北桥).3. GRBF# I Read Buffer Full(读缓存区满)这个信号说明Master是否可以接受先前以低优先权请求的要读取的ν数据.当RBF#为Low时,中裁器将停止以低优先权去读取数据到Master.4. GWBF# I Write Buffer Full(写缓存区满)ν这个信号说明Master是否可以准备接受从核心控制器的快写数据.当WBF#为Low时,中裁器将停止这个快写数据的交易.5. ST[2:0] O Status Bus(总线状态)ν这组信号有三BIT,可以组成八组,每组分别表示当前总线的状态.6. ADSTB0 I/O AD Bus Strobe 0(地址数据总线选通)这个信号可以提供2X的时序为AGP,它负责总线AD[15:0].ν7. ADSTB0# I/O AD Bus Strobe 0(地址数据总线选通)ν这个信号可以提供4X的时序为AGP,它负责总线AD[15:0].8. ADSTB1 I/O AD Bus Strobe 1(地址数据总线选通)这个信号可以提供2X的时序为AGP,它负责总线AD[31:16].ν9. ADSTB1# I/O AD Bus Strobe 1(地址数据总线选通)ν这个信号可以提供4X的时序为AGP,它负责线总AD[31:16].10. SB_STB I SideBand Strobe(SideBand选通)这个信号主要为SBA[7:0]提供时序,它总是由AGPν Master驱动.11. SB_STB# I SideBand Strobe(SideBand选通)这个信号为SBA[7:ν0]提供时序只在AGP 4X 模式,它总是由AGP Master驱动.12. CLK O CLOCK(频率)ν为AGP和PCI控制信号提供参考时序.13. PME# Power Management Event(电源管理事件)这个信号在AGPν协议中不使用,但是它用在PCI协议中由操作系统来管理.关于PME#的详细定义请参加PCI协议规范.14. TYPEDET# Type Detect(类型检查)ν从AGP发展来看,有1X、2X、4X和8X四种模式,每种模式所使用的电压也不尽相同,那AGP控制器怎么知到你插的是什么样的显卡呢?就是通过这个信号来告诉AGP Control的.用这个信号来设定当前显卡所需的电压.15. FRAME# I/O Frame(周期框架)在AGP管道传输时这个信号不使用,这个信号只用在AGP的快写方式.ν16. IRDY# I/O Initiator Ready(起始者备妥)这个信号说明AGPν Master已经准备好当前交易所需的数据,它只用在写操作,AGP Master不允许插入等待状态. 17. TRDY# I/O Target Ready(目标备妥)这个信号说明AGPν Target已经准备好整个交易所需要读的数据,这个Target可以插入等待状态.18. STOP# I/O Stop(停止)ν这个信号在AGP交易时不使用.对于快写方式,当STOP#为Low时,停止当前交易.19. DEVSEL# I/O Device Select(设备选择)ν在AGP交易时不使用.在快写方式,当在一个交易不能完成时,它就会被使用.20. REQ# I Request(请求)这个信号用于向中裁器请求当前总线使用权为开始一个PCI orν AGP交易.21. GNT# O Grant(保证)ν当中裁器收到Initiator发出请求后,若当前总线为空闲,中裁器就会通过GNT#把总线控制权交给Initiator.22. AD[31:0] I/O Address Data Bus(数据地址总线)ν这些信号用来传输地址和数据.23. C/BE[3:0]# I/O Command/Byte Enable(命令/位致能)当一个交易开始时,提供命令信息.在AGPν Master做写交易时,提供有效的位信息.四、Memory 接口信号说明1. SCMDCLK[5:0] O Differential DDR Clock(时钟输出)ν SCMDCLK与SCMDCLK#是差分时钟输出对,地址和控制信号都在这个两个Clock正负边沿的交叉点采样.每个DIMM 共有三对.2. SCMDCLK[5:0]# O Differential DDR Clock(时钟输出)ν这个Clock信号的意义同上.3. SCS[3:0]# O Chip Select(芯片选择)当这些信号有效时,表示一个Chip已被选择了,每个信号对应于SDRAM的一行.ν4. SMA[12:0] O Memory Address(内存地址)ν这些信号主要用于提供多元的行列地址给内存.5. SBA[1:0] O Bank Address(Bank选择)ν这个些信号定义了在每个内存行中哪个Bank被选择.Bank选择信号和内存地址信号联合使用可寻址到内存的任何单元.6. SRAS# O Row Address(行地址)ν行地址,它和SCAS#、SWE#一起使用,用来定义内存的命令.7. SCAS# O Column Address(列地址)ν列地址,它和SRAS#、SWE#一起使用,用来定义内存的命令.8. SWE# O Write Enable(写允许)写允许信号,它与SRAS#、SCAS#一起使用,用来定义内存的命令.ν9. SDQ[63:0] I/O Data Lines(数据线)ν这些信号线用于传输数据.10. SDM[7:0] O Data Mask(数据屏蔽)当在写周期有效时,在内存中传输的数据被屏蔽.在这八个信号中每个信号负责八根数据线.ν11. SDQS[7:0] I/O Data Strobe(数据选通)ν这些信号主要用于捕获数据.这八个信号每个信号负责八根数据线.12. SCKE[3:0] O Clock Enable(时钟允许)这个信号在上电时对内存进行初始化,它们也可以用于关闭不使用的内存数据行. ν五、HUB 接口信号说明1. HL[10:0] I/O Packet Data(数据包)这些信号主要用于Hub Interface读写操作时传输数据.ν2. HISTRS I/O Packet Strobe(数据选通)3. HISTRF I/O Packet Strobe Complement这个信号与HISTRS一起在HUBν inteface上传输与接收数据.六、LAN LINK接口信号说明1. LAN_CLK I Lan I/F Clock(网络时钟)这个信号由Lanν Chipset驱动输出,它的频率范围在5~50Mhz.2. LAN_RXD[2:0] I Received Data(接收数据)这些信号是由Lan Chipset驱动输出到南桥.ν3. LAN_TXD[2:0] O Transmit Data(传输数据)这些信号是南桥驱动输出到Lan Chipset.ν4. LAN_RSTSYNC O Lan Reset(Lan Chip 复位信号)七、EEPROM 接口信号说明1. EE_SHCLK O EEPROM Shift Clock(EEPROM时钟)ν这个信号由南桥驱动输出到EEPROM.2. EE_DIN I EEPROM Data In(EEPROM数据输入)这个信号是由EEPROM传数据到南桥.ν3. EE_DOUT O EEPROM Data Out(EEPROM数据输出)ν这个信号是由南桥传数据到EEPROM.4. EE_CS O EEPROM Chip Select(片选信号)当这个信号有效时EEPROM被选择.ν八、PCI接口信号说明1. AD[31:0] I/O Address Data Bus(地址数据总线)ν是用来传送起始地址.在内存或组态的交易期间,此地址的分辨率是一个双字组(Double Word)(即地址可被四整除),在读取或写入的交易期间,它是一个字节特定地址.2. PAR I/O Parity Signal(同位信号)ν在地址阶段完成后一个频率,或是所有写入交易的数据阶段期间,在IDRY#被驱动到僭态后一个频率,由Initiator驱动.所有读取交易的数据阶段期间,在TRDY#被驱动到僭态后一个频率,它也会被目前所寻址的Target驱动.在地址阶段完成后的一个频率,Initiator将PAR驱动到高或低态,以保证地址总线AD[0:31]与四条指令/位组致能线C/BE#[0:3]是偶同位(Even Parity).3. C/BE[3:0]# I/O Command/Byte Enable(指令或字节致能)由Initiator驱动,在AD Bus上传输地址时,用来表示当前要动作的指令.在ADν Bus上传输数据时,用来表示在目前被寻址之Dword 内将要被传输的字节,以及用来传输数据的数据路径.4. RST# O PCI Reset(复位信号)当重置信号被驱动成低态时,它会强迫所有PCI组态缓存器νMaster及Target状态机器与输出驱动器回到初始化状态.RST#可在不同步于PCI CLK边缘的状况下,被驱动或反驱动.RST#的设定也将其它的装置特定功能初始化,但是这主题超出PCI规格的笵围.所有PCI输出信号必须被驱动成最初的状态.通常,这表示它们必须是三态的.5. FRAME# I/O Cycle Frame(周期框架)ν是由目前的Initiator驱动,它表示交易的开始(当它开始被驱动到低态时)与期间(在它被驱动支低态期间).为了碓定是否已经取得总线拥有权,Master必须在同一个PCI CLK信号的上边缘,取样到FRAME#与IRDY#都被反驱动到高态,且GNT#被驱动到低态.交易可以是由在目前的Initiator与目前所寻址的Target间一到多次数据传输组成.当Initiator准备完成最后一次数据阶段时,FRAME#就会被反驱动到高态.6. IRDY# I/O Initiator Ready(备妥)Initiatorν备妥被目前的Bus Master(交易的Initiator)驱动.在写入期间,IRDY#被驱动表示Initiator准备接收从目前所寻址的Target传来的资料.为了确定Master已经取得总线拥有权,它必须在同一个PCI CLK信号的上升边缘,取样到FRAME#与IRDY#都被反驱动到高态,且GNT#被驱动到低态.7. TRDY# I/O Target Ready(目标备妥)ν Target备妥被目前所寻址的Target驱动.当Target准备完成目前的数据阶段(数据传输)时,它就会被驱动到低态.如果在同一个PCI CLK信号的上升边缘,Target 驱动TRDY#到低态且Initiator驱动IDRY#到低态的话,则此数据阶段便告完成.在读取期间,TRDY#被驱动表示Target正在驱动有效的数据到数据总线上.在写入期间,TRDY#被驱动表示Target准备接收来自Master的资料.等待状态会被插入到目前的资料阶段里,直到取样到TRDY#与IRDY#都被驱动到低态为止.8. STOP# I/O Stop(停止)ν Target驱动STOP#到低态,表示希望Initiator停止目前正在进行的交易.9. DEVSEL# I/O Device Select(设备选择信号)ν该信号有效时,表示驱动它的设备已成为当前防问的目标设备.换言之,该信号的有效说明总在线某处的某一设备已被选中.如果一个主设备启动一个交易并且在6个CLK周期内设有检测到DEVSEL#有效,它必须假定目标设备没能反应或者地址不存在,从而实施主设备缺省.10. IDSEL I Initialization Device Select(初始化设备选择)IDSEL是PCI装置的一个输入端,并且在存取某个装置的组态缓存器期间,它用来选择芯片.ν11. LOCK# I/O Lock(锁定)ν这是在一个单元(Atomic)交易序列期间(列如:在读取/修改/写入操作期间),Initiator用来锁定(Lock)目前所寻址的Target的.12. REQ# I Request(请求)ν表示管理者要求使用总线,此为一对一之信号,每一管理者都有与其相对应之REQ#信号.13. GNT# O Grant(保证)ν表示管理者对总线使用之要求已被同意,此为一对一之信号,每一管理者都有与其相对应之GNT#信号.九、Serial ATA接口信号说明1. SATA0TXP O Serial ATA 0 Transmit(串行ATA0 传送)2. SATA0TXN O Serial ATA 0 Transmit(串行ATA0 传送)这个信号与SATA0TXP组成差分信号对,用于传输数据.ν3. SATA0RXP I Serial ATA 0 Receive(串行ATA0 接收)4. SATA0RXN I Serial ATA 0 Receive(串行ATA0 接收)ν这个信号与SATA0RXP组成差分信号对,用于接收数据.5. SATARBIAS I Serial ATA Resistor Bias(串行ATA电阻偏置)6. SATARBIAS# I Serial ATA Resistor Bias(串行ATA电阻偏置)这个信号与SATARBIAS一样外接一颗与GND相接的电阻,为SATA提供一个电压偏置. ν7. SATALED# OD SATA Drive Activity Indicator(SATA 读写指示)ν当这个信号为Low时,表示当前的SATA硬盘正在读写数据.十、IDE 接口信号说明1. DCS1# O Device Chip Select(设备芯片选择)ν这个信号为设备选择信号For Rang 100 .2. DCS3# O Device Chip Select(设备芯片选择)这个信号为设备选择信号For Rang 300.ν3. DA[2:0] O Device Address(设备地址)这些信号用于传输地址信号.ν4. DD[15:0] I/O Device Data(设备数据)ν这些信号用于传输数据信号.5. DREQ I Device Request(设备请求)当IDE Device要做一个DMA读写动作时,就会驱动这个信号向南桥发DMνA请求.6. DACK# O Device DMA Acknowledge(设备DMA确认)当IDEν Device已做了一个DMA请求后,若当前总线空闲,南桥就会驱动个信号,把控制权受权给IDE Device.7. DIOR# O Disk I/O Read(磁盘I/O读)ν这个信号由南桥来驱动,当它有效时,表示要对磁盘进行一个读操作.8. DIOW# O Disk I/O Write(磁盘I/O写)这个信号由南桥来驱动,当它有效时,表示要对磁盘进行一个写操作.ν9. IORDY I I/O Channel Ready(I/O通道备妥)这个信号由IDEν Device来驱动,当它有效时,表示IDE Device已经准备OK.十一、LPC接口信号说明1. LAD[3:0] I/O LPC Command、Address、Data这四信号线用来传输LPCν Bus的命令、地址和数据.2. LFRAME# I/O LPC Frame(LPC框架)ν当这个信号有效时,指示开始或结束一个LPC周期.3. LDRQ# I DMA Request(DMA请求)当Super I/O上的Device需要用DMA Channel时,就会驱动这个信号向南桥发出请求. ν十二、USB 接口信号说明1. USBP+ I/O USB Signal(USB 信号)2. USBP- I/O USB Signal(USB 信号)ν这个信号与USBP+组成差分信号对,组成一个USB Port,用来传输地址、数据和命令.3. OC# I Over Current(过电流保护)当有USBν Device过电流时,这个信号会拉Low,告知南桥有过电流发生.十三、SMBus接口信号说明1. SMBDATA I/O SMBus Data(数据线)2. SMBCLK I/O SMBus Clock(时钟线)ν上面两个信号线为系统管理总线,以南桥为控制中心,对主机板的一些Device进行读写操作,如时钟IC、SPD(SPD是一组关于内存模组的配置信息)等等.这两个信号在外部必须通过电阻进行Pull High.十四、AC-Link接口信号说明1. RST# O Reset(复位信号)这个讯信号由南桥驱动,对Audioν Chip进行初始化.2. SYNC O Sync(同步信号)3. BIT_CLK I Bit Clock(时钟输入)ν这是一个由Codec产生一个12.288Mhz串行数据时钟给南桥.4. SDOUT O Serial Data Out(串行数据输出)由南桥发出数据到Codec.ν5. SDIN I Serial Data In(串行数据输入)ν由Codec发出数据到南桥.十五、FDC接口信号说明1. DRVDEN0 OD Drive Density Select Bit(驱动器密度选择位)ν驱动器密度选择信号.2. INDEX# I INDEX(索引)ν此Pin为施密特触发器输入,当这个为Low(有效时),通过索引孔把磁头定位起始磁道.3. MOA# OD Motor A On(马达A打开)当此信号为Low时,马达A起动.ν4. DSA# OD Drive Select A(驱动A选择)当此信号为Low时,驱动器A被选择.ν5. DIR# OD DIR(列目录)ν磁头步进马达移动方向,为High时,向外移动,为Low时向内移动.6. STEP# OD Step(步进)步进输出脉冲,当此信号为Low时,将产生一个脉冲移动磁头到另一个磁道.ν7. WD# OD Write Data(写数据)ν写数据,当此信号为Low时,写数据到被选择的驱动器.8. WE# OD Write Enable(写允许)写允许,当为Low表示允许写入盘片.ν9. TRACK0# I Track 0(0磁道)0磁道,当此信号为Low时,磁头将被定位到最外的一个磁道(0磁道).ν10. WP# I Write Protected(写保护)ν写保护,当此信号为Low时,磁盘片被写保护,只能读出数据不能写入.11. RDATA# I Read Data(读数据)当为Low时从软盘读数据.ν12. HEAD# OD Head(磁头)磁头选择,当为High时选择0面的磁头,当为Low时选择1面的磁头.ν13. DSKCHG# I Diskette Change(更换磁盘)ν盘片更换,当此信号为Low时,在上电状态可随时取出盘片.十六、Parallel Port 接口信号说明1. SLCT I Printer Select Status(打印机状态选择)ν这个Pin主要用于选择打印机模式,为High时,表示打印机被选择.打印有两种模式可以被设定ECP和EEP.2. PE I Page End(页面结束)当这个信号为High时,表示打印机已检测到页面结束.ν3. BUSY I Busy(打印机忙)ν当这个信号为High时,表示打印机很忙没有准备去接收数据.4. ACK# I Acknowledge(确认)当这个信号为Low时,表示打印机已接收数据,并准备接受更多的数据.ν5. ERR# I Error(错误)ν当这个信号为Low时,表示打印机在打印时出错.6. SLIN# O Printer Select(打印机选择)这个信号为打印机输出线检查.ν7. INIT# O Initialization(初始化)当这个信号为Low时,表示对打印机进行初始化.ν8. AFD# O Auto Line Feed(自动走线)ν当打印机打印针出问题时,这个信号会被拉Low,打印机会自动再打一遍.9. STB# O Strobe(锁定)当这个信号为Low时,表示要把并行数据锁定到打印机里.ν10. PD[7:0] I/O Printer Data(打印机数据)ν这些信号用于传输打印机数据.十七、Serial Port 接口数据说明1. CTS# I Clear To Send(清楚发送)ν这个信号用于Modem控制输入,这个功能可以通过读握手状态寄存器Bit 4来测试.2. DSR# I Data Set Ready(数据准备)这个信号为Low时,表示Modem或数据放置已准备可以传输数据.ν3. RTS# I/O Request To Send(请求发送)ν这个信号为Low时,表示Modem或调制解调器可准备去发送数据.4. DTR# I/O Data Terminal Ready(数据终端准备)这个信号为Low时,表示数据终端已准备可以进行通信.ν5. SIN I Serial Data In(串行数据输入)ν这个信号用于去接收数据.6. SOUT O Serial Data Out(串行数据输出)这个信号用于去发送数据.ν十八、开机重要信号说明RSMRST#:RSMRST#信号是用来通知南桥5VSB和3VSB待机电压正常的信号,这个信号如果为低,则南桥收到错误的信息,认为相应的待机电压没有OK,所以不会进行下一步的上电动作SLP_S3#:S3 休眠控制信号: SLP_S3# 是电源层控制。
主板芯片的原理及应用
主板芯片的原理及应用1. 什么是主板芯片?主板芯片,又称北桥芯片,是计算机主板上的重要组成部分之一。
它负责控制计算机的各种硬件设备,包括内存、显卡、声卡、硬盘、USB等外部设备,并且与CPU进行数据交互和通信。
主板芯片的作用类似于计算机的大脑和控制中枢,是整个计算机系统的核心之一。
2. 主板芯片的原理主板芯片是通过集成电路技术将多种功能集成在一片晶圆上实现的。
它由多个子芯片组成,包括北桥、南桥、BIOS芯片等。
其中,北桥主要负责与CPU、内存和显卡等高速设备的通信,南桥负责连接各种外部设备,BIOS芯片则负责计算机的引导和系统设置。
主板芯片通过内部的总线结构来实现各个子芯片的通信。
其中,前端总线(FSB)连接北桥和CPU,通过它与内存和显卡的数据传输速度及效率有直接关系。
后端总线(PCI-E、USB、SATA等)则连接南桥和各种外部设备,用于数据传输和控制。
主板芯片的工作原理是,当计算机启动时,BIOS将会初始化主板芯片,将相关的配置信息加载到内存中,并将控制权交给操作系统。
操作系统通过与主板芯片的通信,控制各种硬件设备和资源的分配,完成计算机的各种功能。
3. 主板芯片的应用主板芯片在计算机系统中起到至关重要的作用,它不仅决定了计算机的性能和扩展性,也影响着计算机的稳定性和可靠性。
以下是主板芯片在计算机系统中的几个主要应用:•内存控制:主板芯片负责管理计算机的内存,包括内存的分配、读写操作和通信速度的调节。
高性能的主板芯片可以提高内存的读写速度和响应速度,从而提高计算机的运行效率。
•显卡控制:主板芯片与显卡之间的通信是计算机图形处理的关键。
主板芯片通过与显卡的数据交互,控制图像的显示、分辨率、色彩深度等参数,并优化计算机的图形处理性能。
•外部设备连接:主板芯片通过后端总线连接各种外部设备,如USB、SATA、网卡等。
这些外部设备的正常工作和性能表现也与主板芯片密切相关。
•CPU协调:主板芯片与CPU之间的数据交互和协调是计算机的核心。
不开机维修方法
不开机维修方法●计算机接通电源后,在各工作电压POWR ON的前提下系统会进行的一个自我检查的例行程序。
这个过程通常称为POST上电自检(Power On Self Test)。
对系统的几乎所有的硬件进行检测。
通过对这自检过程的监控分析我们将不开机加以分类,然后针对故障对主板进行维修。
以下是三种检修方法:1.DBUG CARD 检测法:通过报告的代码判断故障点加以维修。
2.电流检测法:通过开机过程中电流的跳变判断故障点加以维修。
3.示波器检测法:通过最测AD信号上波形的跳变判断故障点来加以维修。
●电源部份和外设部份故障比较容易维修﹐不开机的主板相对来说要难修,影响不开机的原因很多,甚至于一颗小电容小电阻的不良就可能造成不开机,在监控POST信息得出结论我们将不开机的故障归为以下几种情况:1.CPU不跑或沒跑完的2.內存不跑3.內存跑完当在显卡或外设部分4.其它POST自检过程介绍如下:Power On Self Test流程●CPU不工作或跑不过的检修●要检测是否CPU不工作或跑不过我们可以从BIOS或EC上的LPC BUS找一个AD信号来查看波形,一般来说应该确定一个点记住正常的波形是什么样子的,这样我们可以通过波形之间的对比确定跑在哪一步。
●将示波器探棒触到测试点上半按下主板开关将其加电,观察波形的跳变情况,如按下开关后示波器上显示的波形没有任何变化则表明CPU一点都没跑,CPU没有工作。
●主要问题出题出现以下几个方面:●检测其CPU_CORE的开机电压,量测开机电压是否偏高或偏低,用万用表量测CPU SOCKET上的电压点是否有空焊,如二极体档测出的阻抗正常可加上CPU测量是否有电压加上CPU负载之后被拉低,如是这样可以检测一下CPU VID 信号以与6262_DPRSLPVR,6262_DPRSTP#,6262_DPRSLPVRP 这几个信号,通常如果这些信号短路会造成电压偏差或没有导致CPU 不工作其至烧毁。
主板芯片认识
主板芯片认识主板芯片是计算机主板上最重要的组成部分之一,它起着连接各种硬件设备的桥梁作用,同时也负责控制计算机的各项操作。
主板芯片通常由多个芯片组成,这些芯片各自担负着不同的功能。
在这篇文章中,我们将会详细了解主板芯片的类型和功能。
1.北桥芯片:北桥芯片(Northbridge)是主板芯片中最重要的部分之一。
它连接着CPU、内存和显卡等主要硬件设备,起着协调它们之间通信的作用。
北桥芯片的性能和规格直接影响着计算机的整体性能。
在过去,北桥芯片还负责控制着AGP显卡的数据传输,但随着PCI Express的普及,现在的北桥芯片通常包含PCI Express控制器。
2.南桥芯片:南桥芯片(Southbridge)是主板芯片中的另一个重要组成部分。
它连接着各种外设,如硬盘、USB接口、声卡、网卡等,负责控制它们的数据传输。
南桥芯片的性能也会直接影响计算机的整体性能。
南桥芯片通常包含了多个SATA接口,用于连接硬盘和光驱,也包括USB控制器、声卡控制器、网卡控制器等。
3.BIOS芯片:BIOS芯片(Basic Input/Output System Chip)是主板上的另一个重要部分。
它存储了计算机的初始启动程序,负责将硬件初始化,并加载操作系统。
BIOS芯片通常是一块Flash存储芯片,可以通过更新BIOS来升级计算机的功能和修复一些问题。
BIOS芯片的质量和功能对计算机的稳定性和兼容性非常重要。
4.时钟芯片:时钟芯片(Clock Chip)是主板上的一个辅助芯片,负责控制计算机的时钟信号和频率。
时钟芯片通常由石英晶体振荡器和计数器组成,它能够确保计算机的各个组件按照正确的频率运行,保证计算机正常工作。
时钟芯片的质量和稳定性对计算机的性能和稳定性有重要影响。
5.音频芯片:音频芯片(Audio Chip)是主板上的一个重要组成部分,负责控制计算机的音频输入和输出。
音频芯片通常包括多个音频输出接口,如耳机接口和扬声器接口,也包括音频输入接口,如麦克风接口。
电脑主板的工作原理
电脑主板的工作原理
电脑主板是计算机系统的核心组件,负责连接和协调各种硬件设备的工作。
它由复杂的集成电路组成,包括CPU插槽、内
存插槽、扩展槽、芯片组等部件。
主板的工作原理是通过系统总线连接各个硬件设备,以实现数据传输和控制信号的传递。
具体来说,主板上的北桥芯片和南桥芯片起到重要的桥接作用。
北桥芯片负责连接CPU、内存和高速扩展插槽。
它通过前端
总线将CPU和内存连接起来,同时控制对内存的访问和数据
读写。
北桥芯片还提供了高速总线,例如PCI Express和AGP,用于插入显卡和其他高性能扩展卡。
南桥芯片则负责连接主板上的其他设备,例如硬盘、光盘驱动器、USB接口、网络接口等。
它通过后端总线将这些设备连
接到系统总线上,并负责控制这些设备的数据传输和输入输出操作。
南桥芯片还提供了一些重要的功能,例如声卡、电源管理和BIOS芯片等。
此外,主板上还有各种插槽和接口,用于安装扩展卡和连接外部设备。
例如,PCI插槽可以安装插件卡,如网卡、声卡和显卡,以增强计算机的功能与性能。
USB接口则用于连接各种
外部设备,如鼠标、键盘和打印机等。
总的来说,电脑主板的工作原理是通过各种芯片和接口的协同工作,实现不同硬件设备之间的通信和协调。
它提供了计算机
系统的基本功能和扩展能力,并保证了计算机的稳定性和可靠性。
微星主板超频教程
微星主板超频教程电脑的超频就是通过人为的方式将CPU、显卡等硬件的工作频率提高让它们在高于其额定的频率状态下稳定工作。
以Intel E5200 2.5GHz的CPU为例它的额定工作频率是2.5GHz如果将工作频率提高到 3.2GHz系统仍然可以稳定运行那这次超频就成功了。
ConfidentialPage超频对于大多数用户来说是陌生的、充满危险性的。
对于普通用户来说超频并不是为了打破记录、体现高超的硬件技术而是单纯的为了提升电脑性能的行为。
换一个角度也是让用户花更少的钱享受到更高的硬件性能。
ConfidentialPage需求产生动力超频最早的诞生是源于人们对计算机性能的不满。
正是有对性能更高的需求才促使人们去通过超频的方法来提升计算机的性能也或者是不愿意花钱购买更高级的电脑硬件而通过超频去实现。
也就是说最早的超频动力源自于人们对性能的要求。
ConfidentialPage软件:准确反映超频后性能提升、是否稳定软件准备为系统、测试软件为主。
硬件:拥有良好品质的硬件设备保证系统稳定运行。
良好的散热是关键。
目前超频爱好者以散热不同分为两大类极限超频、风冷超频。
ConfidentialPage 1CPU 的频率是由CPU的倍频与外频决定。
CPU主频外频X 倍频Intel E5200的频率为2500 MHz。
其中此CPU外频为200MHz倍频为12.5。
由于大部分CPU倍频有限制无法上调所以主流的超频方式以调整CPU外频从而达到超频的目的。
ConfidentialPage 7ConfidentialPage 8BIOS中Cell Menu页陎是超频的主要设置页陎。
包括了许多有关于CPU、内存频率、电压、具体参数设置等。
对于普通超频幅度较小的用户来说有些选项设置为Auto既可。
但是对于一些超频爱好者来说每一个频率、电压的设置都有会有助于较高超频幅度的成功。
ConfidentialPage 9Adjust CPU FSB Frequency调整CPU前端总线频率。
主板CPU北桥南桥IO信号总表
MCH信号
名称
信号
说明
电压
VCC1_1、VTT_GMCH、VCC1_5、DDR15V、VCC3_DAC
参考电压
MCH_GTLREF0、GTLREF_MCH、CL_VREF
北桥内部电压
北桥时钟
MCHCLK、MCHCLK#、SRCCLK_MCH、SRCCLK_MCH#
时钟芯片到北桥
复位信号
由南桥发出到内存槽、PCIEX16、PCIEX1、CLOCK、PCI槽
地址线:A[14:0]
北桥到内存槽
数据线:DQ[63:0]
数据屏蔽线:DM[7:0]
时钟输出:MDCLK[2:0]、MDCLK[2:0]#
行地址:SRAS#列地址:SCAS#
写允许:SWE#
存储体选择:SBA[2:0]
数据选通:DQS[7:0]、DQS[7:0]#
芯片选择:CS[1:0]#
(Chip Select)
PCIEX16相关信号
系统管理总线:SMBCLK(B5)、SMBDATA(B6)
复位信号:PCIE_RST#
由IO发出到PCIEX16和PCIEX1槽上
唤醒信号:PCIE_WAKE#
到南桥、网卡
时钟:SRCCLK_3GIO、SRCCLK_3GIO#
南桥到网卡芯片
使能信号EN:ISOLATEB
声卡信号
电压:VCC3(1)、5VDUAL(25)
参考电压:VREF(27)
AC_LINK总线: (如下)
南桥到声卡芯片
数据输出:SDATA_OUT(5)
时钟:BIT_CLK(6)
数据输入:SDATA_IN(8)
同步信号:SYNC(10)
南桥和北桥的主要功能总结
南桥和北桥的主要功能总结南桥和北桥是计算机主板上两个重要的芯片组,它们在计算机硬件中扮演着非常重要的角色。
南桥和北桥的主要功能可以总结为以下标题:数据传输和控制、外设管理和扩展。
一、数据传输和控制北桥是主板上负责数据传输和控制的芯片组。
它负责处理与CPU之间的通信,将CPU产生的数据传输给内存和其他外部设备。
北桥通过前端总线(FSB)与CPU连接,通过系统总线将数据传输给内存和其他子系统。
北桥还负责控制内存的读写操作,确保数据能够准确无误地传输和存储。
此外,北桥还负责管理与显卡之间的通信,控制图形数据的传输和处理。
南桥是主板上另一个重要的芯片组,它负责处理与外部设备之间的通信和控制。
南桥通过PCI总线与北桥连接,通过南北桥之间的通信,将CPU传输的数据传递给各种外设,如硬盘、光驱、网卡等。
南桥还负责管理和控制这些外设的读写操作,确保数据的准确传输和处理。
此外,南桥还负责管理和控制USB接口、SATA接口等,为用户提供更多的外部设备扩展接口。
二、外设管理和扩展北桥和南桥在外设管理和扩展方面也发挥着重要的作用。
北桥通过PCI总线与南桥连接,将CPU传输的数据传递给各种外设。
北桥还负责管理和控制显卡的工作,包括图形数据的传输和处理。
同时,北桥还提供了一些扩展接口,如AGP插槽,用于连接高性能显卡。
这些扩展接口可以提供更好的图形处理能力,使计算机能够运行更复杂的图形应用程序。
南桥负责管理和控制各种外部设备的读写操作,包括硬盘、光驱、网卡等。
南桥提供了多个SATA接口和USB接口,用户可以通过这些接口连接各种外部设备,如硬盘、键盘、鼠标、打印机等。
南桥还提供了音频接口,用于连接音频设备,如扬声器、耳机等。
通过南桥提供的这些接口,用户可以将计算机与各种外部设备连接起来,实现数据的传输和共享。
总结:南桥和北桥在计算机主板上扮演着非常重要的角色。
北桥负责数据传输和控制,处理与CPU之间的通信,并控制内存和显卡的读写操作。
了解电脑主板芯片组北桥南桥等
了解电脑主板芯片组北桥南桥等电脑主板是电脑硬件中的核心组件之一,而主板芯片组则是主板上一系列重要的芯片的集合。
主板芯片组分为北桥和南桥,它们在电脑硬件架构中具有不可忽视的作用。
本文旨在介绍电脑主板芯片组的基本知识,包括北桥和南桥的功能和特点。
一、北桥北桥是主板芯片组中的一部分,通常位于主板上的最中央位置。
它主要负责连接CPU(中央处理器)、内存和显卡等重要硬件设备。
北桥承担着传输数据的关键任务,并且负责协调各个硬件组件之间的工作。
具体来说,北桥的功能包括以下几个方面:1. CPU连接:北桥与CPU之间通过前端总线(FSB)进行连接。
北桥通过FSB高速传输数据,实现CPU与内存之间的数据传输和通信。
2. 内存控制:北桥具备内存控制器的功能,它能够实现对内存的控制和管理。
通过北桥,CPU可以方便地读取和写入内存中的数据。
3. 显卡连接:北桥还负责将显卡与其他硬件设备连接起来。
它通过PCI Express(PCIe)总线,实现与显卡之间的数据传输,确保显卡能够正常工作。
4. 总线桥接:北桥还起到总线桥接的作用,它能够将不同类型的总线(如PCI、PCIe、AGP等)进行桥接,实现各个硬件设备之间的通信。
二、南桥南桥是主板芯片组中的另一部分,通常位于主板上的底部位置。
它主要负责连接各种外部设备和主板上的其他硬件组件。
南桥具有以下几个主要功能:1. 存储控制:南桥负责控制和管理主板上的各类存储设备,包括硬盘、固态硬盘和光驱等。
它能够支持不同的存储接口和协议,确保这些设备正常运作。
2. 输入输出控制:南桥承担着控制和管理各种输入输出设备的任务,如USB接口、声卡、网卡等。
它能够实现电脑与外部设备之间的数据传输和通信。
3. 总线控制:南桥也具备总线控制功能,它能够控制和管理主板上的各类总线接口,实现硬件设备之间的互联和通信。
4. 电源管理:南桥还承担着电源管理的职责,它能够控制电脑的电源供给,实现对电源相关功能的管理和控制。
CPU电压篇
CPU电压篇买P45的不超的占少数说到超第一就是电压了要加压就要明白电压的含义做到有的放矢基本的关系到安全的就那几个既然不是想把东西玩废安全第一的观念一定要树立起来而对CPU各个关键电压的权威定义来自于intel官方所以P45超频第一步就是拜读intel的CPU规格书(Spec)intel对于U的几个关键电压有如下定义(各主板厂家命名略有差异):Vid 标称电压-定义CPU供电电压属于Intel标定的额定值Vcc 核心电压-实际核心工作电压属于实际工作负荷下的实际值Vdrop Vid跟Vcc之间的差值,广义掉压,Intel规范使然,开启LLC时,Vdrop为固定值。
Vdroop 满载Vcc跟待机Vcc的差值,狭义掉压,开启LLC时,Vdroop≈0Vtt FSB电压-定义前端总线电压超外频必须调整的电压Vpll 内部频率发生器电压-驱动内部频率发生器需要电压对超外频影响较小以上电压高低限具体见下图1:图1中E8000系列的Vcc高低限‘Refer to Table 5, Figure 1’见图2从以上两图可以得出几个简单的结论:结论1:Vdrop(俗称掉压)是intel规范使然,属于低负荷低功耗,高负荷高功耗的环保设计,掉压是动态线性的,根据Icc(核心电流)进行变化,核心电流越大,掉压越严重。
所以请各位朋友不要再把掉压归罪到主板上,因为你的U不掉压的话等于主板没有遵循intel规范。
补充一下,这里的掉压是指主板设定供电电压与实际Vcc核心电压出现的偏差,不是指CPU满载时Vcc的下降,不少朋友所谓掉压是这个意思,这个是intel规范使然,正常!开启LLC后Vcc不会随Icc下降,此时CPU核心供电已经没有遵循intel的规范了,开启LLC的目的是固定Vdrop,让Vdroop为零,请注意这一点区别!LLC的原理其实就是动态补偿电路,再说白点就是CPU供电动态加压系统,打开LLC后,待机满载主板都会加压,此时主板实际供电电压比intel规范都要高,因为intel规范里待机电流功率比较小,Vcc不需要那么大,但是LLC强制把Vcc加上去了2011.12.20补充:关于主板的CPU核心设定供电电压,一般有AUTO/Normal/具体数值三种选项,AUTO-就是主板厂家根据具体情况,比如U的型号、VID、主频、外频,智能给你匹配的一个参数,基于商业考虑一般都趋高,极不利于U的长治久安,超频状态下强烈不建议这个选项。
南北桥芯片
南北桥芯片南北桥芯片是计算机系统中一种重要的芯片,通常位于主板上,负责连接和协调处理器、内存、显卡和其他外部设备。
它起到桥梁的作用,将计算机的计算和输入输出进行连接。
南北桥芯片可以说是整个计算机系统中的核心,是计算机硬件中的“大将军”。
南北桥芯片通常分为南桥和北桥两部分,北桥芯片主要负责连接处理器、内存和显卡等高速设备,起着控制总线速度和协调内部处理器、内存和PCI-E等外设的作用。
而南桥芯片则负责连接低速设备,如硬盘、USB、声卡、网卡等,负责传输数据和控制外设。
南北桥芯片在计算机系统中发挥着至关重要的作用。
首先,它通过总线来连接处理器和内存,实现数据的读写和传输。
其次,它可以通过PCI-E接口连接显卡,实现图形的输出。
此外,南北桥芯片还可以通过各种外设接口如USB、SATA等连接硬盘、鼠标、键盘以及其他外设。
也正是因为南北桥芯片的存在,才使得计算机系统能够实现各种功能和应用。
随着技术的发展,南北桥芯片也在不断更新和升级。
在早期的计算机系统中,南北桥芯片主要通过FSB(前端总线)来连接处理器和内存,由于FSB的带宽限制,导致了数据传输速度相对较慢。
而现在的南北桥芯片已经逐渐采用了更高速的连接技术,如DMI(直接媒体接口)和PCI-E接口,所带来的数据传输速度也更快。
这一方面提高了整个计算机系统的性能,另一方面也扩展了计算机系统的功能和应用范围。
除了性能和功能的提升,南北桥芯片还在能耗和散热方面进行了优化。
高速传输和处理数据会产生大量的热量,因此针对南北桥芯片的散热设计也变得越来越重要。
目前,一些南北桥芯片已经使用了更加高效和节能的散热技术,如采用铜板散热片、液冷散热和风扇散热等方式,来保证芯片的稳定工作和延长寿命。
总之,南北桥芯片是计算机系统中的重要组成部分,起到连接和协调各种硬件设备的作用。
随着技术的不断进步,它在性能、功能和散热方面也在不断提高和优化。
南北桥芯片的发展对于整个计算机硬件体系结构的稳定和高效运行具有重要意义。
北桥信号功能讲解
Compal Confidential
北橋信號功能講解_05
• HBREQ0#: O GTL+ Bus Request 0:北桥在HCPURST# 有效期间,把此信号拉底。处理器在HCPURST#从有效 到无效的时候采样此信号。最小的设置时间是4HCLKS, 最小的保持时间是2个时钟周期,最大的是20个HCLKS 。当保持时间满足要求后,此信号需保持三态。 • HCPURST# :O GTL+CPU Reset: 是北桥的一个输出, 当RSTIN#有效并且在RSTIN#有效的大约1毫秒后,北桥 发出此信号。这个信号使处理器按一个已知的状态开 始运作。 • HDBSY# : I/O GTL+ Data Bus Busy:数据总线拥有 者,使用这个信号,来保证数据总线上的传输命令多 于一个周期,此时总线有数据正在处理。
Page 3
Compal Confidential
北橋信號功能講解_03
• SDVO:Serial Digital Video Out。连续传输数字视 频数据到外部的SDVO设备。SDVO设备接收数据然后转 换到适当的视频格式(TMDS,LVDS, TV-Out等)。 • SERR:表明一个不可修复的错误发生在I/O总线上。 • TMDS:Transition Minimized Differential Signaling. • VCO:Voltage Controlled Oscillator. • UMA:Unified Memory Architecture. • ADD2: Advanced Digital Display Card – 2nd Generation. • SCI:System Control Interrupt.,用在ACPI协议中 。
北桥芯片的工作原理
∙北桥芯片概述o决定计算机主板性能、技术、稳定性和可用性的关键因素就是主机芯片组(Chipset)。
在以前,主板芯片组中是包括了两块主要芯片的,那就是我们通常所说的"南桥芯片"(South BridgeChip)和"北桥芯片"(North Bridge Chip)。
其中"北桥芯片"是主板芯片组中起主导作用的组成部分,也称为主桥(HostBridge)。
一般来说,芯片组的名称,就是以北桥芯片的名称来命名的。
例如,Intel 845E芯片组的北桥芯片是 82845E,Intel 875P芯片组的北桥芯片是82875P等。
计算机主板上芯片组中的北桥芯片是离类型(SDRAM、SDRAM、DDR 2、RDRAM 、DDR 3等)和PCI/AGP/PCI-E等外设插槽、内存ECC纠错等功能的支持。
整合型芯片组的北桥芯片,还集成了显示芯片。
北桥芯片的主要功能是控制内存的数据读写,不同芯片组中北桥芯片是肯定不同的。
∙与南桥芯片的区别o1、南桥和北桥芯片主要区别是什么?南桥主要是负责IO北桥用于CPU和内存、显卡、PCI交换数据2、如何巧妙辨别南桥和北桥芯片?用功能辨别南桥芯片和北桥芯片:北桥它主要负责CPU与内存之间的数据交换,并控制AGP、PCI数据在其内部的传输,是主板性能的主要决定因素。
随着芯片的集成度越来越高,它也集成了不少其它功能。
如:由于Althon64内部整合了内存控制器;nVidia在其NF3 250、NF4等芯片组中,去掉了南桥,而在北桥中则加入千兆网络、串口硬盘控制等功能。
现在主流的北桥芯征的牌子有VIA、NVIDIA及SIS等。
当然这些芯片的好坏并不是由主板生产厂家所决定的,但是主板生产商采取什么样的芯片生产却是直接决定了主板的性能。
如:同样是采用VIA的芯片,性能上则有KT600>KT400A>KT333>KT266A等。
北桥芯片的功能
北桥芯片的功能北桥芯片是计算机主板上的一种芯片,也叫做系统芯片组。
它是一种连接CPU(中央处理器)和其他系统组件(如内存、扩展插槽、硬盘等)的控制芯片。
北桥芯片的主要功能是实现CPU与其他子系统或外设之间的数据传输和交互控制。
下面将介绍北桥芯片的主要功能及其作用。
第一,北桥芯片是连接CPU和系统内存的桥梁。
它起到了CPU与内存之间的数据传输和协调的作用。
北桥芯片通过前端总线与CPU交互,在CPU请求读取或写入内存中数据时,它将数据进行传递和存储,确保CPU与内存之间的高速数据传输。
同时,北桥芯片还可以管理内存的缓存和寄存器等,提供更高效的数据存储和读取。
第二,北桥芯片还负责连接其他系统组件和外设。
它通过PCI-E(Peripheral Component Interconnect Express)总线连接扩展插槽,如显卡、声卡、网卡等。
这样一来,用户可以通过北桥芯片将这些外设连接到计算机主板上。
同时,北桥芯片还负责管理这些外设的数据传输和协同工作,确保它们正常运行。
第三,北桥芯片还可以支持多个处理器的同时工作。
在一些高性能服务器或工作站上,为了提升计算能力,会采用多个处理器的方案。
北桥芯片可以通过多个前端总线接口与多个处理器进行连接,并进行数据的传输和调度。
这样一来,多个处理器可以同时工作,提高计算效率和工作能力。
第四,北桥芯片还可以支持一些高速外设的连接。
比如,它可以支持SATA(Serial Advanced Technology Attachment)接口,使计算机主板可以连接多个硬盘驱动器。
此外,北桥芯片还可以支持USB(Universal Serial Bus)等接口,实现与键盘、鼠标、摄像头等外部设备的连接。
这样一来,用户可以方便地连接和使用这些外设,提升计算机的功能和扩展性。
综上所述,北桥芯片作为计算机主板上的一种重要芯片,具有多种功能。
它可以实现CPU与内存之间的高速数据传输和协同工作,连接其他系统组件和外设,支持多个处理器的同时工作,以及支持一些高速外设的连接。
什么是北桥芯片
什么是北桥芯片北桥芯片(Northbridge Chip)是计算机主板上的一种芯片,它起着连接中央处理器(CPU)和高速外设(如内存、显卡等)的作用。
本文将以1000字详细介绍北桥芯片。
北桥芯片是计算机主板上的一种重要芯片。
它位于主板的中央位置,负责连接中央处理器和高速外设,如系统内存、显卡等。
北桥芯片的主要功能是协调和管理这些外设和处理器之间的数据传输。
首先,北桥芯片起到了桥梁的作用,将中央处理器与系统内存连接起来。
中央处理器是计算机的核心部件,负责执行指令和处理数据。
而系统内存则是存放指令和数据的临时存储器。
北桥芯片利用高速的总线连接这两者,以便快速传输数据,提高计算机的整体性能。
其次,北桥芯片还负责连接其他高速外设,如显卡、硬盘、声卡等。
显卡是计算机中负责图形输出的重要设备,而硬盘则是存储数据的主要设备。
北桥芯片通过高速总线将这些外设与主板连接起来,使其能够与中央处理器进行高速数据传输。
此外,北桥芯片还起到了数据控制与管理的作用。
它通过控制总线的时序和协议,保证各个外设和处理器之间的数据传输能够正常进行。
北桥芯片还包含了一些重要的控制器,如内存控制器和显卡控制器,用于管理和控制内存和显卡的运行。
另外,北桥芯片还具有一些额外的功能。
例如,它可以支持多通道内存,提高计算机的内存带宽,从而增强计算能力。
此外,北桥芯片还可以支持多显示器输出,扩展计算机的显示功能。
在现代计算机中,随着处理器和外设的集成度逐渐提高,包括北桥芯片在内的一些功能已经集成到了处理器芯片中,形成了所谓的SoC(System on Chip)结构。
这样的设计简化了主板的布局,并提高了整体性能和可靠性。
总结起来,北桥芯片是计算机主板上重要的芯片,起着连接中央处理器和高速外设的作用。
它通过高速的总线连接中央处理器和系统内存,协调和管理数据传输。
北桥芯片还连接其他高速外设,如显卡和硬盘,提供高速的数据传输和控制。
同时,它还具有一些额外的功能,如支持多通道内存和多显示器输出。
北桥芯片的工作原理 (1)
•北桥芯片概述o决定计算机主板性能、技术、稳定性和可用性的关键因素就是主机芯片组(Chipset)。
在以前,主板芯片组中是包括了两块主要芯片的,那就是我们通常所说的"南桥芯片"(South BridgeChip)和"北桥芯片"(North Bridge Chip)。
其中"北桥芯片"是主板芯片组中起主导作用的组成部分,也称为主桥(HostBridge)。
一般来说,芯片组的名称,就是以北桥芯片的名称来命名的。
例如,Intel 845E芯片组的北桥芯片是 82845E,Intel 875P芯片组的北桥芯片是82875P等。
计算机主板上芯片组中的北桥芯片是离类型(SDRAM、SDRAM、DDR 2、RDRAM 、DDR 3等)和PCI/AGP/PCI-E等外设插槽、内存ECC纠错等功能的支持。
整合型芯片组的北桥芯片,还集成了显示芯片。
北桥芯片的主要功能是控制内存的数据读写,不同芯片组中北桥芯片是肯定不同的。
•与南桥芯片的区别o1、南桥和北桥芯片主要区别是什么?南桥主要是负责IO北桥用于CPU和内存、显卡、PCI交换数据2、如何巧妙辨别南桥和北桥芯片?用功能辨别南桥芯片和北桥芯片:北桥它主要负责CPU与内存之间的数据交换,并控制AGP、PCI数据在其内部的传输,是主板性能的主要决定因素。
随着芯片的集成度越来越高,它也集成了不少其它功能。
如:由于Althon64内部整合了内存控制器;nVidia在其NF3 250、NF4等芯片组中,去掉了南桥,而在北桥中则加入千兆网络、串口硬盘控制等功能。
现在主流的北桥芯征的牌子有VIA、NVIDIA及SIS等。
当然这些芯片的好坏并不是由主板生产厂家所决定的,但是主板生产商采取什么样的芯片生产却是直接决定了主板的性能。
如:同样是采用VIA的芯片,性能上则有KT600>KT400A>KT333>KT266A等。
主板的复位原理
主板复位原理当主板加电后,各相电源输出稳定,南桥就会收到一个PWR_GD的信号,南桥接到这个信号后,会产生一个初始的PCIRST#信号,送出到复位的门电路,复位门电路收到这个信号后,通过逻辑转换分为三个RST信号,一个是PCIRST1#,一个是PCIRST2#(有的主板上定义为DEVRST#和SLOTRST#)另一个为IDERST#。
PCIRST1#是用来复位板载设备的,如IO,BIOS,网卡,北桥,1394芯片等。
PCIRST2#是用来复位PCI槽上的设备的。
IDERST#是用来复位IDE设备的。
再说一下CPURST#的产生流程。
北桥的电压及时钟条件满足后,接到传送来的PCIRST#1信号后,便通过内部电路转换为CPURST#来对CPU进行复位。
我只描述了一个简单的流程,不同的板,RST信号的细分也不太一样。
但都是大同小异的。
PCI上有复位,而CPU上没有复位,这就说明初始的PCIRST#这个信号是正常的,而CPU的RST是由北桥来完成,而北桥的RST由PCIRST#1来完成,这样我们就找到了思路,首先,我们要查北桥的工作条件,一般INTEL8XX系列的芯片组,北桥需要三组基本工作电压,AGP的VDDQ1.5V,DDR的VCC_DDR 2.5-2.7V,CPU的主供电Vcore1.4-1.7V左右。
(845D的板,还会有1.8V的电压)我们首先要保证这三组电压正常,并且没有短路,然后就是要查北桥工作所需要的时钟信号,这个可以通过跑时钟线路来完成,看时钟芯片的正面和背板都有什么信号通至北桥。
进而查出那个时钟信号不对。
这些基本条件查过后,我们就要查PCIRST#2的线路了,由于PCIRST#2信号同时供给IO,BIOS,北桥,1394,网卡这些设备,所以它们之中的任何一个部分出了故障,都会导致PCIRST#2信号被拉低,以至北桥不能正常复位,从而影响CPURST#的正常,我们可以量测这些设备的复位引脚,看电压是否为3V,或是达到3V,在触发RST开关的时候,这个引脚上的复位信号能否被正常的拉低,如果电压不够3V,或是不能拉低,就有可能是此元件不良,我们可以割断这根复位信号线,或是挑开这个引脚,或是干脆换掉这个元件,来看CPURST#是否正常。
计算机网络南桥北桥知识点
计算机网络南桥北桥知识点1. 主板芯片组的组成结构实际上分为多芯片结构和单芯片结构一、是传统的南北桥芯片组。
这也是相当流行的主板芯片组架构,其中北桥芯片(NorthBridge)是CPU与其他外部设备连接的桥梁,AGP、PCI、DRAM及南桥等设备都要通过不同途径与它相连。
它一般位于CPU 和AGP插座之间。
南桥(South Bridge)主要是连接I/O和ISA设备,并负责管理中断及DMA通道。
二、是Intel的三芯片结构。
Intel从i810/815系列芯片组开始,就不再以南北桥的形式了,取而代之的是ICH、GMCH、FWH等三块芯片组成。
GMCH是图形与内存控制中心,作用相当于原来的北桥。
ICH是I/O控制中心,作用相当于原来的南桥。
FWH是固件中心,是一块包括主板及显示系统BIOS、随机数发生器等在内的综合芯片。
三、是SIS的单芯片结构。
2. 北桥芯片北桥芯片(North Bridge)是主板芯片组中起主导作用的最重要的组成部分,也称为主桥(Host Bridge)。
北桥芯片主要决定主板的规格、对硬件的支持、以及系统的性能。
北桥芯片负责与CPU 的联系并控制内存、AGP、PCI数据在北桥内部传输,提供对CPU 的类型和主频、系统的前端总线频率、内存的类型(SDRAM,DDRSDRAM以及RDRAM等等)和最大容量、ISA/PCI/AGP插槽、ECC 纠错等支持,整合型芯片组的北桥芯片还集成了显示核心。
北桥芯片的主要功能是数据传输与信号控制。
它一方面通过前端总线与CPU 交换信号,另一方面又要与内存、AGP、南桥交换信号。
3. 南桥芯片南桥芯片主要负责外部设备的数据处理与传输。
主要决定主板的功能,主板上的各种接口(如串口、USB )、PCI 总线(接驳电视卡、内猫、声卡等)、IDE (接硬盘、光驱)、以及主板上的其他芯片(如集成声卡、集成RAID 卡、集成网卡等),都归南桥芯片控制。
南桥芯片通常裸露在PCI 插槽旁边,块头比较大。
主板的南北桥解析知识-电脑资料
主板的南北桥解析知识-电脑资料常常听到别人在说电脑主板的南桥北桥,这两桥是什么意思呢?下面就解析一下什么是电脑的南北桥.电脑硬件知识.南桥芯片又叫I/O(输入输出设备)控制器,简称维ICH,距离cpu较远南桥芯片(South Bridge)南桥芯片负责I/O总线之间的通信,如PCI总线、USB、LAN、ATA、SATA、音频控制器、键盘控制器、实时时钟控制器、高级电源管理等,这些技术一般相对来说比较稳定,所以不同芯片组中可能南桥芯片是一样的,不同的只是北桥芯片,。
所以现在主板芯片组中北桥芯片的数量要远远多于南桥芯片。
例如早期英特尔不同架构的芯片组Socket 7的430TX和Slot 1的440LX其南桥芯片都采用82317AB,而近两年的芯片组Intel945系列芯片组都采用ICH7或者ICH7R南桥芯片,但也能搭配ICH6南桥芯片。
更有甚者,有些主板厂家生产的少数产品采用的南北桥是不同芯片组公司的产品。
例如以前升技的KG7-RAID主板,北桥采用了AMD 760,南桥则是VIA 686B。
不同的南桥芯片可以搭配不同的北桥芯片,虽然其中存在一定的对应关系,但是只要连接总线相符并且针脚兼容,主板厂商完全可以随意选择。
最明显的例子莫过于AMD-ATI芯片组,其北桥芯片既可以搭配自家的南桥芯片,也可以使用ULI或者VIA的南桥芯片。
此外,很多典型芯片组也可以使用不同的南桥。
譬如当年Intel 845E既可以搭配ICH2也可以搭配ICH4,即便是如今P695主板大量采用的ICH8南桥,也存在不同版本的区别,从而表现出明显的功能差异,电脑资料《主板的南北桥解析知识》(https://www.)。
南桥芯片的发展方向主要是集成更多的功能,例如网卡、RAID、IEEE 1394、甚至WI-FI无线网络等等。
北桥芯片又叫内存控制器,简称维MCH,距离cpu较近,上面写着MCH字样北桥芯片(North Bridge)是主板芯片组中起主导作用的最重要的组成部分,也称为主桥(Host Bridge)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
本文与故障“CPU复位OK但不跑码的故障”有关:
(一)GTLREF 基本概念
大多数intel CPU & chipset FSB都应用了[Advanced] Gunning Transceiver Logic
(A/GTL+)或GTL技术, 以及标准CMOS电路数字信号的处理. 时钟放大器(multiplier) 多倍频技术, 实现北桥与CPU之间较高的FSB(front side bus)速度和较低的开关电平, 同时基本时钟BCLK是北桥和CPU 以及内存和显示之间数据交的重要桥梁.
当最后复位信号CPURST#完成后,第一组核数据(core data &core address)起始数据的建立和读写操作,依靠GTLREF基准电位支持,它起到过滤数据传输噪音的重要功能.从图1示意FSB速度与GTLREF设定的关系, FSB速度越快GTLREF容忍范围越小, core VTT相对越低, 稳定性越差, 而且变化具有相对的非线性走势.
图1
上图可见,GTLREF在纵坐标零点, 当FSB(BCLK=266) =1066MHz到1400MHz之间时,有较大的GTLREF偏差容忍区(Design Margin),当FSB=1800MHz时,就仅为+2%/-2.5%了。
还可看出在不同FSB频率段,GETREF基准并不在容忍范围中间(balance)位置, 说明GTLREF是根据不同FSB计算( 基本时钟BCLK的倍数) 而定,而且在高速FSB运行下对于GTLREF的精准有极高要求(实际上难以实现) 。
(二) 基本时钟BCLK与CPU 北桥内存的关系
以下是 core i7-800的基本数据, 下表是BCLK与各单元速度的关系, CPU具有8x 10x 12x选
择能力, 以及支持的内存等, 例如core i7 965, 选内存1333MHz的基本时钟=1333/5=266MHz, 用266MHz乘以10x就是Uncore速度, CPU用12x得出3200MHz.
计算公式: BCLK=133MHz
∙[CPU frequency] = BCLK x [CPU multiplier].
∙[Uncore frequency] = BCLK x [Uncore multiplier].
∙[Memory frequency] = BCLK x [Memory multiplier].
∙[QPI frequency] = BCLK x [QPI multiplier].
下图是core i7 与各处理单元之间的基本概念, BCLK基本时钟通过黑色框xkn是乘法器(多倍频),与北桥.CPU及内核单元,内存的频率关系.
图2
(三) GTLREF的微调原理
进一步说明GTLREF调整的意义, 在不同FSB总线之间传送的方波,可能有机会调整GTLREF,使得CPU/NB/内存之间协调工作更加稳定,通常意义上GTLREF的平衡就在允许范围很小的(Noise Margin)内调节, 一般小于+/_10%以内.但变化不能超出设计范围值,否则将会产生干扰波进入数据区,使数据读写错误,原理如下图:
(图2)就是一个数据位及干扰波形示意
图3
当然, GTLREF应根据不同总线速度计算而定,通常理解,它设定在约 CPU core VTT的2/3处,在数据由低变高或有高变低时会产生电磁干扰(材料自然属性ringback)将会造成每一个数据位的失真,以致错误读写。
GTLREF技术就提供了数据通道有效限制数据开关时产生的干扰波,
从下图容易理解,在脉冲变化时上升沿和下降沿产生的衰减式电磁干扰波,如何过滤这些叠加的干扰波, 红色标注视为数据输出给下一逻辑单元,蓝色接受来自上一逻辑单元(详略),第一组数据终点到达CPU,其条件之一就是正确的GTLREF,还有与基本时钟信号和不同 core VTT供电等有关。
上述解释见图4(2个)
图4
图4 中具体标注如下
-core VTT为GTLREF供电幅度,FSB的快慢有不同幅值.
-数据输出(相当于写操作)变化上下限,即Voh(min)和Vol(max)区间为输出有效范围(蓝黄色) 。
Voh(min)相当于VTT(min),Vol(max)相当于1/3 VTT。
-GRLREF正常设定在2/3 VTT电平处。
由core VTT和相关元件(电阻分压)组成.
-数据输入(相当于读操作)变化上下限,即Vih(min)/Vil(max)区间为输入有效范围。
-Noise Margin是GTL的可调范围,必须低于上沿干扰最小值(Vih(min),高于下降沿干扰最大值(Vil(max)(见图4上)
从图4下看,上下紫色区域为不稳定的干扰区。
读操作(input)使用更小范围才能过滤所有可能进入数据区的干扰波,并且还有一定富裕,(core VTT 和基本时钟问题也会造成干扰进入数据区(略)。
实现100%的数据传输准确率。
-input/output之间通过是通过转换电路比较器实现的,原理是在输入端设定一个Vref值与+Vih(min)/-Vil(max)比较实现对脉冲干扰的过滤,而在输出端形成被校正和放大的波形,应用在所有数据传输的I/O中。
(图5)
图5
(四)导致CPU复位无POST故障之一
由GTLREF与core FSB的关系知道,GTLREF偏高或低或不稳定,使脉冲电磁干扰波尖峰进入数据有效区,CPU就会停止工作,使第一组初始化数据无法被执行。
导致不跑码,下图是因GTLREF不正常变化导致,示意图6(3个)
应考虑以下因素:
- GTLREF基准的外围电路, 分压电阻虚接,变值等等
- VTT供电, 滤波问题导致输出波纹大或输出电压偏低等
- 基本时钟设定或电路硬件问题, 或时钟芯片的控制信号问题本文参考 intel datasheet 仅供参考!
撰写:章大侠
Feb 11 2011。