计算机组成原理期末试题及答案
计算机组成原理期末考试及答案
计算机组成原理期末考试及答案A卷基础知识(50分)1、名词解释(10分)机器字长SRAMEPROM指令系统微指令2、选择题(10分)1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。
A.补码B. 原码C. 移码D. 反码2) 四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。
A.形波进位B. 组内先⾏进位,组间先⾏进位C.组内先⾏进位,组间⾏波进位D. 组内形波进位,组间先⾏进位3) 某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分别是___。
A. 16, 16 B .16, 64, C. 64, 8 D. 64, 164)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常需采⽤______。
A. 堆栈寻址⽅式B. ⽴即寻址⽅式C. 隐含寻址⽅式D. 间接寻址⽅式微5)程序控制器中,机器指令与微指令的关系是______。
A.每⼀条机器指令由⼀条微指令来执⾏B.⼀段机器指令组成的程序可由⼀条微指令执⾏C.⼀条微指令由若⼲条机器指令组成D. 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏3、填空题(10分)1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。
2)相联存储器是按③访问的存储器。
3) 主存与cache的地址映射有__④___、⑤、⑥三种⽅式。
4)通常指令编码的第⼀个字段是⑦。
5) 异步通信⽅式可分为⑧、⑨、⑩三种类型。
4、问答题(20分)1)在计算机中,为什么要采⽤多级结构的存储器系统2)简述CPU的功能.3)试⽐较⽔平型微指令与垂直型微指令。
4)简述总线集中控制的优先权仲裁⽅式。
⼆、综合应⽤(50分)1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y (15分)2、指令格式如下所⽰。
OP为操作码字段,试分析指令格式特点。
计算机组成原理期末考试试题及答案(五套)
计算机组成原理期末考试试题及答案(五套)计算机组成原理试题(一)一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指______。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第______种说法是正确的。
A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示 -1。
7.变址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是______。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指______。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是______控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指______。
计算机组成原理期末考试习题及答案
《计算机组成原理》练习题一、单项选择题1.CPU响应中断的时间是__C____。
A.中断源提出请求; B.取指周期结束;C.执行周期结束; D.间址周期结束。
2.下列说法中___C___是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3.垂直型微指令的特点是__C____。
A.微指令格式垂直表示; B.控制信号经过编码产生;C.采用微操作码; D.采用微指令码。
4.基址寻址方式中,操作数的有效地址是___A___。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。
5.常用的虚拟存储器寻址系统由___A___两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
7.在运算器中不包含____D__。
A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。
8.计算机操作的最小单位时间是__A____。
A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。
9.用以指定待执行指令所在地址的是__C____。
A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。
10.下列描述中___B___是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。
11.总线通信中的同步控制是___B___。
A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存。
计算机组成原理期末考试试卷及答案
计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. 11001011B. 11010110C. 11000001 D。
110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。
A.补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。
A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。
A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。
A. 堆栈B. 立即C.隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。
A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。
缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。
A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。
A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。
计算机组成原理期末考试试题及答案
计算机组成原理试题一、选择题共20分;每题1分1.零地址运算指令在指令格式中不给出操作数地址;它的操作数来自____C__..A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加2.___C___可区分存储单元中存放的是指令还是数据..A.存储器;B.运算器;C.控制器;D.用户..3.所谓三总线结构的计算机是指_B_____..A.地址线、数据线和控制线三组传输线..B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线...4.某计算机字长是32位;它的存储容量是256KB;按字编址;它的寻址范围是_____B_..A.128K;B.64K;C.64KB;D.128KB..5.主机与设备传送数据时;采用___A___;主机与设备是串行工作的..A.程序查询方式;B.中断方式;C.DMA方式;D.通道..6.在整数定点机中;下述第___B___种说法是正确的..A.原码和反码不能表示-1;补码可以表示-1;B.三种机器数均可表示-1;C.三种机器数均可表示-1;且三种机器数的表示范围相同;D.三种机器数均不可表示-1..7.变址寻址方式中;操作数的有效地址是___C___..A.基址寄存器内容加上形式地址位移量;B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对..8.向量中断是___C___..A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址;再由向量地址找到中断服务程序入口地址D.以上都不对..9.一个节拍信号的宽度是指_____C_..A.指令周期;B.机器周期;C.时钟周期;D.存储周期..10.将微程序存储在EPROM中的控制器是____A__控制器..A.静态微程序;B.毫微程序;C.动态微程序;D.微程序..11.隐指令是指___D___..A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令..12.当用一个16位的二进制数表示浮点数时;下列方案中第____B_种最好..A.阶码取4位含阶符1位;尾数取12位含数符1位;B.阶码取5位含阶符1位;尾数取11位含数符1 位;C.阶码取8位含阶符1位;尾数取8位含数符1位;D.阶码取6位含阶符1位;尾数取12位含数符1位..13.DMA方式__B____..A.既然能用于高速外围设备的信息传送;也就能代替中断方式;B.不能取代中断方式;C.也能向CPU请求中断处理数据传送;D.内无中断机制..14.在中断周期中;由____D__将允许中断触发器置“0”..A.关中断指令;B.机器指令;C.开中断指令;D.中断隐指令..15.在单总线结构的CPU中;连接在总线上的多个部件__B____..A.某一时刻只有一个可以向总线发送数据;并且只有一个可以从总线接收数据;B.某一时刻只有一个可以向总线发送数据;但可以有多个同时从总线接收数据;C.可以有多个同时向总线发送数据;并且可以有多个同时从总线接收数据;D.可以有多个同时向总线发送数据;但可以有一个同时从总线接收数据.. 16.三种集中式总线控制中;___A___方式对电路故障最敏感..A.链式查询;B.计数器定时查询;C.独立请求;D.以上都不对..17.一个16K×8位的存储器;其地址线和数据线的总和是__D____..A.48;B.46;C.17;D.22.18.在间址周期中;__C____..A.所有指令的间址操作都是相同的;B.凡是存储器间接寻址的指令;它们的操作都是相同的;C.对于存储器间接寻址或寄存器间接寻址的指令;它们的操作是不同的;D.以上都不对..19.下述说法中____B__是正确的..A.EPROM是可改写的;因而也是随机存储器的一种;B.EPROM是可改写的;但它不能用作为随机存储器用;C.EPROM只能改写一次;故不能作为随机存储器用;D.EPROM是可改写的;但它能用作为随机存储器用..20.打印机的分类方法很多;若按能否打印汉字来区分;可分为_C_____..A.并行式打印机和串行式打印机;B.击打式打印机和非击打式打印机;C.点阵式打印机和活字式打印机;D.激光打印机和喷墨打印机..二、填空共20分;每空1分1.设浮点数阶码为8位含1位阶符;尾数为24位含1位数符;则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为21271-2-23;最小正数为2-129;最大负数为2-128-2-1-2-23;最小负数为-2127..2.指令寻址的基本方式有两种;一种是顺序寻址方式;其指令地址由程序计数器给出;另一种是跳跃寻址方式;其指令地址由指令本身给出..3.在一个有四个过程段的浮点加法器流水线中;假设四个过程段的时间分别是T1 = 60ns ﹑T2 = 50ns﹑T3 = 90ns﹑T4 = 80ns..则加法器流水线的时钟周期至少为90ns ..如果采用同样的逻辑电路;但不是流水线方式;则浮点加法所需的时间为280ns ..4.一个浮点数;当其尾数右移时;欲使其值不变;阶码必须增加..尾数右移1位;阶码加1 ..5.存储器由mm=1;2;4;8…个模块组成;每个模块有自己的地址和数据寄存器;若存储器采用模m编址;存储器带宽可增加到原来的m 倍..6.按序写出多重中断的中断服务程序包括保护现场、开中断、设备服务|.... 恢复现场和中断返回几部分..1.A.A.21271-2-23B.2-129 C.2-128-2-1-2-23D.-2127三、名词解释共10分;每题2分1.微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操作.. 2.快速缓冲存储器答:快速缓冲存储器是为了提高访存速度;在CPU和主存之间增设的高速存储器;它对用户是透明的..只要将CPU最近期需用的信息从主存调入缓存;这样CPU每次只须访问快速缓存就可达到访问主存的目的;从而提高了访存速度..3.基址寻址答:基址寻址有效地址等于形式地址加上基址寄存器的内容..4.流水线中的多发技术答:为了提高流水线的性能;设法在一个时钟周期机器主频的倒数内产生更多条指令的结果;这就是流水线中的多发技术..5.指令字长答:指令字长是指机器指令中二进制代码的总位数..四、计算题5分设机器数字长为8位含1位符号位;设A =649;B =3213-;计算A ±B 补;并还原成真值.. 计算题 答:A +B 补=1.1011110; A +B =-17/64A -B 补=1.1000110; A -B =35/64五、简答题共20分1.异步通信与同步通信的主要区别是什么;说明通信双方如何联络..4分同步通信和异步通信的主要区别是前者有公共时钟;总线上的所有设备按统一的时序;统一的传输周期进行信息传输;通信双方按约定好的时序联络..后者没有公共时钟;没有固定的传输周期;采用应答方式通信;具体的联络方式有不互锁、半互锁和全互锁三种..不互锁方式通信双方没有相互制约关系;半互锁方式通信双方有简单的制约关系;全互锁方式通信双方有完全的制约关系..其中全互锁通信可靠性最高..2.为什么外围设备要通过接口与CPU 相连 接口有哪些功能 6分答:外围设备要通过接口与CPU 相连的原因主要有:1一台机器通常配有多台外设;它们各自有其设备号地址;通过接口可实现对设备的选择..2I/O 设备种类繁多;速度不一;与 CPU 速度相差可能很大;通过接口可实现数据缓冲;达到速度匹配..3I/O 设备可能串行传送数据;而CPU 一般并行传送;通过接口可实现数据串并格式转换.. 4I/O 设备的入/出电平可能与CPU 的入/出电平不同;通过接口可实现电平转换.. 5CPU 启动I/O 设备工作;要向外设发各种控制信号;通过接口可传送控制命令..6I/O 设备需将其工作状况“忙”、“就绪”、“错误”、“中断请求”等及时报告CPU;通过接口可监视设备的工作状态;并保存状态信息;供CPU 查询..可见归纳起来;接口应具有选址的功能、传送命令的功能、反映设备状态的功能以及传送数据的功能包括缓冲、数据格式及电平的转换..六、问答题共15分1.设CPU 中各部件及其相互连接关系如下图所示..图中W 是写控制标志;R 是读控制标志;R 1和R 2是暂存器..8分1假设要求在取指周期由ALU 完成PC+1→PC 的操作即ALU 可以对它的一个源操作数完成加1的运算..要求以最少的节拍写出取指周期全部微操作命令及节拍安排..答:由于PC+1→PC 需由ALU 完成;因此PC 的值可作为ALU 的一个源操作数;靠控制ALU 做+1运算得到PC+1;结果送至与ALU 输出端相连的R 2;然后再送至PC..此题的关键是要考虑总线冲突的问题;故取指周期的微操作命令及节拍安排如下:T 0 PC→MAR ;1→RT 1 MMAR→MDR ;PC+1→R 2T 2 MDR→IR ;OPIR→微操作命令形成部件T 3 R 2→PC2写出指令ADD # α#为立即寻址特征;隐含的操作数在ACC 中在执行阶段所需的微操作命令及节拍安排..答:立即寻址的加法指令执行周期的微操作命令及节拍安排如下:T 0 AdIR→R 1 ;立即数→R 1T 1 R 1+ACC→R 2 ;ACC 通过总线送ALUT 2 R 2→ACC ;结果→ACC2.DMA 接口主要由哪些部件组成 在数据交换过程中它应完成哪些功能 画出DMA 工作过程的流程图不包括预处理和后处理答:DMA 接口主要由数据缓冲寄存器、主存地址计数器、字计数器、设备地址寄存器、中断机构和DMA 控制逻辑等组成..在数据交换过程中;DMA 接口的功能有:1向CPU 提出总线请求信号;2当CPU 发出总线响应信号后;接管对总线的控制;3向存储器发地址信号并能自动修改地址指针;4向存储器发读/写等控制信号;进行数据传送;5修改字计数器;并根据传送字数;判断DMA 传送是否结束;6发DMA 结束信号;向CPU 申请程序中断;报告一组数据传送完毕..DMA 工作过程流程如图所示..七、设计题10分设CPU 共有16根地址线;8根数据线;并用MREQ 作访存控制信号低电平有效;用WR 作读写控制信号高电平为读;低电平为写..现有下列芯片及各种门电路门电路自定;如图所示..画出CPU 与存储器的连接图;要求:1存储芯片地址空间分配为:最大4K 地址空间为系统程序区;相邻的4K 地址空间为系统程序工作区;最小16K 地址空间为用户程序区;2指出选用的存储芯片类型及数量;3详细画出片选逻辑..1主存地址空间分配:6000H ~67FFH 为系统程序区;6800H ~6BFFH 为用户程序区..答:1主存地址空间分配..2分A 15 … A 11 … A 7 … … A 0⎪⎪⎭⎪⎪⎬⎫0000000000001111111111111110111100000000000111111111111111111111最大4K 2K ×8位ROM2片 ⎭⎬⎫00000000000001111111111111110111相邻4K 4K ×4位RAM2片 ⎪⎪⎭⎪⎪⎬⎫1111111111111100000000000000010011111111111110000000000000000000最小16K 8K ×8位RAM2片 2合理选用上述存储芯片;说明各选几片2根据主存地址空间分配最大4K 地址空间为系统程序区;选用2片2K ×8位ROM 芯片;1分相邻的4K 地址空间为系统程序工作区;选用2片4K ×4位RAM 芯片;1分最小16K地址空间为用户程序区;选用2片8K×8位RAM芯片..1分3详细画出存储芯片的片选逻辑图..答案:一、选择题共20分;每题1分1.C 2.C 3.B 4.B 5.A 6.B 7.C8.C 9.C 10.A 11.D 12.B 13.B 14.D15.B 16.A 17.D 18.C 19.B 20.C二、填空共20分;每空1分1.A.A.21271-2-23B.2-129 C.2-128-2-1-2-23D.-21272.A.顺序B.程序计数器C.跳跃D.指令本身3.A.90ns B.280ns4.A.A.增加B.加15.A.地址B.数据C.模m D.m6.A.保护现场B.开中断C.设备服务D.恢复现场三、名词解释共10分;每题2分1.微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操作.. 2.快速缓冲存储器答:快速缓冲存储器是为了提高访存速度;在CPU和主存之间增设的高速存储器;它对用户是透明的..只要将CPU最近期需用的信息从主存调入缓存;这样CPU每次只须访问快速缓存就可达到访问主存的目的;从而提高了访存速度..3.基址寻址答:基址寻址有效地址等于形式地址加上基址寄存器的内容..4.流水线中的多发技术答:为了提高流水线的性能;设法在一个时钟周期机器主频的倒数内产生更多条指令的结果;这就是流水线中的多发技术..5.指令字长答:指令字长是指机器指令中二进制代码的总位数..四、共5分计算题答:A+B补=1.1011110; A+B=-17/64A-B补=1.1000110; A-B=35/64五、简答题共20分1.4分答:同步通信和异步通信的主要区别是前者有公共时钟;总线上的所有设备按统一的时序;统一的传输周期进行信息传输;通信双方按约定好的时序联络..后者没有公共时钟;没有固定的传输周期;采用应答方式通信;具体的联络方式有不互锁、半互锁和全互锁三种..不互锁方式通信双方没有相互制约关系;半互锁方式通信双方有简单的制约关系;全互锁方式通信双方有完全的制约关系..其中全互锁通信可靠性最高..2.6分;每写出一种给1分;最多6分答:外围设备要通过接口与CPU相连的原因主要有:1一台机器通常配有多台外设;它们各自有其设备号地址;通过接口可实现对设备的选择..2I/O设备种类繁多;速度不一;与CPU速度相差可能很大;通过接口可实现数据缓冲;达到速度匹配..3I/O设备可能串行传送数据;而CPU一般并行传送;通过接口可实现数据串并格式转换..4I/O设备的入/出电平可能与CPU的入/出电平不同;通过接口可实现电平转换..5CPU启动I/O设备工作;要向外设发各种控制信号;通过接口可传送控制命令..6I/O设备需将其工作状况“忙”、“就绪”、“错误”、“中断请求”等及时报告CPU;通过接口可监视设备的工作状态;并保存状态信息;供CPU查询..可见归纳起来;接口应具有选址的功能、传送命令的功能、反映设备状态的功能以及传送数据的功能包括缓冲、数据格式及电平的转换..4.5分答:(1)根据IR和MDR均为16位;且采用单字长指令;得出指令字长16位..根据105种操作;取操作码7位..因允许直接寻址和间接寻址;且有变址寄存器和基址寄存器;因此取2位寻址特征;能反映四种寻址方式..最后得指令格式为:7 2 7其中OP 操作码;可完成105种操作;M 寻址特征;可反映四种寻址方式;AD形式地址..这种格式指令可直接寻址27 = 128;一次间址的寻址范围是216 = 65536..(2)双字长指令格式如下:7 2 7其中OP、M的含义同上;AD1∥AD2为23位形式地址..这种格式指令可直接寻址的范围为223 = 8M..(3)容量为8MB的存储器;MDR为16位;即对应4M×16位的存储器..可采用双字长指令;直接访问4M存储空间;此时MAR取22位;也可采用单字长指令;但R X和R B取22位;用变址或基址寻址访问4M存储空间..六、共15分问答题1.8分答:1由于PC+1→PC需由ALU完成;因此PC的值可作为ALU的一个源操作数;靠控制ALU 做+1运算得到PC+1;结果送至与ALU输出端相连的R2;然后再送至PC..此题的关键是要考虑总线冲突的问题;故取指周期的微操作命令及节拍安排如下:T0PC→MAR;1→RT1MMAR→MDR;PC+1→R2T2MDR→IR;OPIR→微操作命令形成部件T3R2→PC2立即寻址的加法指令执行周期的微操作命令及节拍安排如下:T0AdIR→R1;立即数→R1T1R1+ACC→R2;ACC通过总线送ALUT 2 R 2→ACC ;结果→ACC2.7分答:DMA 接口主要由数据缓冲寄存器、主存地址计数器、字计数器、设备地址寄存器、中断机构和DMA 控制逻辑等组成..在数据交换过程中;DMA 接口的功能有:1向CPU 提出总线请求信号;2当CPU 发出总线响应信号后;接管对总线的控制;3向存储器发地址信号并能自动修改地址指针;4向存储器发读/写等控制信号;进行数据传送;5修改字计数器;并根据传送字数;判断DMA 传送是否结束;6发DMA 结束信号;向CPU 申请程序中断;报告一组数据传送完毕..DMA 工作过程流程如图所示..七、设计题共10分答:1主存地址空间分配..2分A 15 … A 11 … A 7 … … A 0⎪⎪⎭⎪⎪⎬⎫0000000000001111111111111110111100000000000111111111111111111111最大4K 2K ×8位ROM2片 ⎭⎬⎫00000000000001111111111111110111相邻4K 4K ×4位RAM2片 ⎪⎪⎭⎪⎪⎬⎫1111111111111100000000000000010011111111111110000000000000000000最小16K 8K ×8位RAM2片2根据主存地址空间分配最大4K 地址空间为系统程序区;选用2片2K ×8位ROM 芯片;1分相邻的4K 地址空间为系统程序工作区;选用2片4K ×4位RAM 芯片;1分最小16K 地址空间为用户程序区;选用2片8K ×8位RAM 芯片..1分3存储芯片的片选逻辑图5分。
计算机组成原理期末试卷及答案16套
本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。
A RAM存贮器B ROM存贮器C 主存贮器D cache、主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,则最大正小数为______。
A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术/ 逻辑运算单元74181ALU可完成______。
A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指______。
A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按______进行寻址的存贮器。
A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于______。
A 基值寄存器内容加上形式地址(位移量)B 堆栈指示器内容加上形式地址(位移量)C 变址寄存器内容加上形式地址(位移量)D 程序记数器内容加上形式地址(位移量)7.以下叙述中正确描述的句子是:______。
A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作8.计算机使用总线结构的主要优点是便于实现积木化,同时______。
A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量9.带有处理器的设备一般称为______设备。
A 智能化B 交互式C 远程通信D 过程控制10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。
计算机组成原理期末考试试题及答案
计算机组成原理试题一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指。
A.地址线、数据线和控制线三组传输线。
B.总线、主存总统和总线三组传输线;C.总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256,按字编址,它的寻址范围是。
A.128K;B.64K;C.64;D.128。
5.主机与设备传送数据时,采用,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.方式;D.通道。
6.在整数定点机中,下述第种说法是正确的。
A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示 -1。
7.变址寻址方式中,操作数的有效地址是。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在中的控制器是控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指。
A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。
12.当用一个16位的二进制数表示浮点数时,下列方案中第种最好。
A.阶码取4位(含阶符1位),尾数取12位(含数符1位);B.阶码取5位(含阶符1位),尾数取11位(含数符1 位);C.阶码取8位(含阶符1位),尾数取8位(含数符1位);D.阶码取6位(含阶符1位),尾数取12位(含数符1位)。
(完整版)计算机组成原理期末考试试题及答案
(完整版)计算机组成原理期末考试试题及答案计算机组成原理期末考试试题及答案⼀、选择题1、完整的计算机系统应包括______。
DA. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实⽤程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。
DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机⼯作⽅式的基本特点是______。
BA. 多指令流单数据流B. 按地址访问并顺序执⾏指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。
DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能⽽⾔类似于软件,⽽从形态来说⼜类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. ⾯向⾼级语⾔的机器是完全可以实现的5、在下列数中最⼩的数为______。
CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在下列数中最⼤的数为______。
BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表⽰形式是唯⼀的。
BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位⼆进制数,下列说法中正确的是______。
BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、⼀个8位⼆进制整数采⽤补码表⽰,且由3个“1”和5个“0”组成,则最⼩值为______。
BA. –127B. –32C. –125D. –310、计算机系统中采⽤补码运算的⽬的是为了______。
CA. 与⼿⼯运算⽅式保持⼀致B. 提⾼运算速度C. 简化计算机的设计D. 提⾼运算的精度11、若某数x的真值为–0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码⽅法是______码。
计算机组成原理期末考试题与答案
计算机组成原理期末考试试题及答案一、选择题D 1、完整的计算机系统应包括______。
A. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统D 2、计算机系统中的存储器系统是指______。
A. RAM存储器B. ROM存储器C. 主存储器D. 主存储器和外存储器B 3、冯·诺依曼机工作方式的基本特点是______。
A. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按部选择地址D4、下列说法中不正确的是______。
DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能而言类似于软件,而从形态来说又类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. 面向高级语言的机器是完全可以实现的C5、在下列数中最小的数为______。
CA. (101001)2B. (52)8C. (101001)BCDD. (233)16B6、在下列数中最大的数为______。
BA. (10010101)2B. (227)8C. (143)5D. (96)16B7、在机器中,______的零的表示形式是唯一的。
BA. 原码B. 补码C. 反码D. 原码和反码B9、针对8位二进制数,下列说法中正确的是______。
BA.–127的补码为10000000B.–127的反码等于0的移码BC. +1的移码等于–127的反码D. 0的补码等于–1的反码B9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
BA. –127B. –32C. –125D. –3C10、计算机系统中采用补码运算的目的是为了______。
CA. 与手工运算方式保持一致B. 提高运算速度C. 简化计算机的设计D. 提高运算的精度B11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。
《计算机组成原理》期末考试试卷附答案
《计算机组成原理》期末考试试卷附答案一、单选题(共20小题,每小题3分,共60分)1、完整的计算机系统应包括______。
A.运算器、存储器和控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。
A.RAM存储器B.ROM存储器C.主存储器D.主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。
A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址4、下列说法中不正确的是______。
A.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D.面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。
A.(101001)2B.(52)8C.(101001)BCDD.(233)166、在下列数中最大的数为______。
A.(10010101)2B.(227)8C.(143)5D.(96)167、在机器中,______的零的表示形式是唯一的。
A.原码B.补码C.反码D.原码和反码9、针对8位二进制数,下列说法中正确的是______。
A.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
A.–127B.–32C.–125D.–310、计算机系统中采用补码运算的目的是为了______。
A.与手工运算方式保持一致B.提高运算速度C.简化计算机的设计D.提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。
A.原B.补C.反D.移12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。
计算机组成原理期末考试试卷及答案
计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. 11001011B. 11010110C. 11000001D。
110010012.在定点二进制运算器中,减法运算一般通过______来实现。
ﻫA.补码运算的二进制加法器 B. 补码运算的二进制减法器C.补码运算的十进制加法器 D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。
A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。
A.存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C.双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。
A.堆栈 B.立即C.隐含D.间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。
ﻫA.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度ﻫC.可以直接访问外存D。
缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。
A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C.增加寄存器的数目,以尽量减少访存的次数D.选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。
ﻫA .CPU 从主存取出一条指令的时间 B .CPU 执行一条指令的时间C.CPU 从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。
计算机组成原理期末考试试题(含答案)
计算组成原理期末考试1、图中所示的寻址方式是() (单选)A、基址寻址B、寄存器寻址C、间接寻址D、寄存器间接寻址2、设存储字长为64位,对于单字长指令而言,PC顺序寻址时应该增加的常量是( )(单选)A、1B、2C、4D、83、在小数定点机中,下列关于原码、反码、补码的描述中正确的是A、只有补码能表示-1B、只有反码能表示-1C、只有原码能表示-1D、三种机器数都能表示-14、移位运算对计算机来说的实用价值是A、可以采用移位和加法相结合,实现乘(除)运算B、采用移位运算可以防止数据溢出C、只采用移位运算就可以实现除法D、只采用移位运算就可以实现乘法5、float型数据通常用IEEE754单精度浮点数格式表示。
若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x= -8.25,则FR1的内容是()A、C104 0000HB、C184 0000HC、C1C2 0000H`D、C242 0000H6、用海明码对长度为8位的数据进行检纠错时,若只要求纠正一位错,则检验位数至少需要()位。
A、5位B、4位C、3位D、2位7、存储器中地址号分别为1000#、1001#、1002#、1003的4个存储单元,分别保存的字节数据是1A、2B、3C、4D,如果数据字长为32位,存储器采用的是小端对齐模式,则这4个存储单元存储的数据值应被解析为()A、4D3C2B1AB、1A2B2C3DC、2B1A4D3CD、3C4D1A2B8、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( )A、1、0、1、0、1B、1、1、0、0、0C、0、1、0、0、1D、0、1、0、1、09、下列关于MIPS32指令系统中,与基址寻址相关的指令是()A、addi $rt, $rs, immB、lw $rt, $rs, immC、add $rd, $rs, $rtD、add $rd, $rs, $rt10、单周期MIPS在一个时钟周期中不能完成( )A、从数据存储器读数据和向数据存储器写数据B、ALU运算和向寄存器堆写数据C、更新PC内容和向数据存储器写数据D、寄存器堆读数据,ALU运算和数据存储器写数据11、下列按内容寻址,而不是按地址码寻址的存储器是( )A、双端口存储器B、相联存储器C、并行储器D、虚拟存储器12、某半导体14KB,按字节编址,其中0000H-1FFFH为ROM区,2000H-37FFH为RAM区,地址总线A15-A0(低),双向数据总线D7-D0(低),读写控制线R/W。
计算机组成原理期末考试试题及答案,DOC
计算机组成原理期末考试试题及答案一、选择题1、完整的计算机系统应包括______。
DA.运算器、存储器和控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。
DA.RAM存储器B.ROM存储器C.主存储器D.主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。
BA.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内部选择地址4、下列说法中不正确的是______。
DA.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D.面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。
CA.(101001)2B.(52)8C.(101001)BCDD.(233)166、在下列数中最大的数为______。
BA.()2B.(227)8C.(143)5D.(96)167、在机器中,______的零的表示形式是唯一的。
BA.原码B.补码C.反码D.原码和反码9、针对8位二进制数,下列说法中正确的是______。
BA.–127的补码为B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
BA.–127B.–32C.–125D.–310、计算机系统中采用补码运算的目的是为了______。
CA.与手工运算方式保持一致B.提高运算速度C.简化计算机的设计D.提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。
BA.原B.补C.反D.移12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。
计算机组成原理期末考试习题及答案解析
计算机组成原理期末考试习题及答案解析《计算机组成原理》练习题一、单项选择题1.CPU响应中断的时间是__C____。
A.中断源提出请求; B.取指周期结束;C.执行周期结束; D.间址周期结束。
2.下列说法中___C___是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3.垂直型微指令的特点是__C____。
A.微指令格式垂直表示; B.控制信号经过编码产生;C.采用微操作码; D.采用微指令码。
4.基址寻址方式中,操作数的有效地址是___A___。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。
5.常用的虚拟存储器寻址系统由___A___两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
7.在运算器中不包含____D__。
A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。
8.计算机操作的最小单位时间是__A____。
A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。
9.用以指定待执行指令所在地址的是__C____。
A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。
10.下列描述中___B___是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。
11.总线通信中的同步控制是___B___。
(完整word版)大学计算机组成原理期末考试试卷 附答案!(最新)..
一、单项选择题1.运算器和控制器合称为( )A.主机B.外设C.ALUD.CPU4.补码加法运算是指( )A.操作数用补码表示,符号位单独处理B.操作数用补码表示,连同符号位一起相加C.操作数用补码表示,将加数变补,然后相加D.操作数用补码表示,将被加数变补,然后相加5.动态RAM存储信息依靠的是( )A.电容B.双稳态触发器C.晶体管D.磁场6.下列存储器中,属于半导体存储器的是( )A.硬盘B.动态存储器C.软盘D.光盘7.对于容量为8KB的存储器,寻址所需最小地址位数为( )A.2B.3C.12D.138.一条机器指令中通常包含的信息有( )A.操作码、控制码B.操作码、立即数C.地址码、寄存器号D.操作码、地址码9.下列指令助记符中表示减法操作的是( )A.ADDB.SUBC.ANDD.NEG10.从主存中取回到CPU中的指令存放位置是( )A.指令寄存器B.状态寄存器C.程序计数器D.数据寄存器11.指令执行所需的操作数不会..来自( )A.指令本身B.主存C.寄存器D.控制器12.微程序控制器将微程序存放在( )A.主存中B.寄存器中C.ROM中D.RAM中13.在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( )A.8bpsB.12bpsC.96bpsD.任意14.并行接口是指( )A.仅接口与外围设备之间采取并行传送B.仅接口与系统总线之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送15.在磁盘中实现输入输出的数据传送方式()A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式1.定点小数的补码表示范围是( )A.-1+2-n≤X≤1-2-nB.-1+2-n≤X≤1+2-nC.-1≤X≤1-2-nD.-1≤X≤1+2-n3.在计算机中磁盘存储器一般用作( C )A.主存B.高速缓存C.辅存D.只读存储器4.为了减少指令中的地址个数,采用的有效办法是( D )A.寄存器寻址B.立即寻址C.变址寻址D.隐地址5.组合逻辑控制器与微程序控制器相比( B )A.组合逻辑控制器的时序系统比较简单B.微程序控制器的时序系统比较简单C.两者的时序系统复杂程度相同D.微程序控制器的硬件设计比较复杂8.二进制补码定点小数1.101表示的十进制数是( C )A.+1.625B.-0.101C.-0.375D.-0.6259.用1K×4的存储芯片组成4KB存储器,需要几片这样的芯片?( A )A.8片B.4片C.2片D.1片10.一地址指令是指( C )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数11.微程序存放在( C )A.堆栈存储器中B.主存储器中C.控制存储器中D.辅助存储器中12.CPU响应DMA请求的时间是( B )A.必须在一条指令执行完毕时B.必须在一个总线周期结束时C.可在任一时钟周期结束时D.在判明没有中断请求之后13.在同步控制方式中( A )A.每个时钟周期长度固定B.各指令的时钟周期数不变C.每个工作周期长度固定D.各指令的工作周期数不变14.CPU响应中断请求( C )A.可在任一时钟周期结束时B.可在任一总线周期结束时C.可在一条指令结束时D.必须在一段程序结束时14.CPU响应中断请求是在( A )A.一个时钟周期结束时B.一个总线周期结束时C.一条指令结束时D.一段程序结束时15.串行接口是指( B )A.接口与系统总线之间为串行传送B.接口与外设之间为串行传送C.接口的两侧都为串行传送D.接口内部只能串行传送3.若16进制数为13F,则其对应的八进制数为( B )A.377 B.477C.577 D.6774.在下列存储器中,属于顺序存取存储器的是( D )A.U盘B.光盘C.磁盘D.磁带5.在下列浮点数的表示中,属于规格化编码的是( A )A.1.101l×2-3B.1.001l×23C.0.0101×2-3D.0.001l×237.在下列磁盘数据记录方式中,不具有...自同步能力的方式是( C )A.FM B.PMC.NRZl D.MFM8.寄存器堆栈初始化时堆栈指针SP的值为( A )A.0B.1C.栈顶地址D.最大地址9.采用直接寻址方式的操作数存放在( B )A.某个寄存器中B.某个存储器单元中C.指令中D.输入/输出端口中11.比较硬连线控制器和微程序控制器,下列说法正确的是( A )A.硬连线控制器结构简单规整B.硬连线控制器执行速度慢C.微程序控制器执行速度快D.微程序控制器容易实现复杂指令控制13.下列总线或接口中不属于...串行方式的是( D )A.PCI B.RS232C.UART D.USB15.控制DMA数据传送的是( A )A.DMA控制器B.CPUC.外设D.主存3.n+l位定点小数的反码表示范围是( A )A.-1+2-n≤X≤1-2-nB.-2n+1≤X≤2n-1C.-1-2n≤X≤1+2nD.-2n≤X≤-2n+15.若地址总线为A15(高位)~A0(低位),若用4KB的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是(D )A.A11~A0B.A10~A0C.A9~A0D.A8~A07.在存储器堆栈结构中,在栈底为最大地址的堆栈操作中压栈是指( D )A.先使SP减1,再将数据存入SP所指单元B.先使SP加l,再将数据存入SP所指单元C.先将数据存入SP所指单元,再将SP减lD.先将数据存入SP所指单元,再将SP加18.下列寻址方式中,执行速度最快的是( A )A.寄存器寻址B.相对寻址C.直接寻址D.存储器间接寻址9.采用微序控制的主要目的是( B )A.提高速度B.简化控制器设计与结构C.使功能很简单的控制器能降低成本D.不再需要机器语言10.采用异步控制的目的是( A )A.提高执行速度B.简化控制时序C.降低控制器成本D.支持微程序控制方式12.外部设备接口是指( C )A.CPU与系统总线之间的逻辑部件B.系统总线与外部设备之间的逻辑部件C.主存与外围设备之间的逻辑部件D.运算器与外围设备之间的逻辑部件13.在磁盘中实现输入输出数据传送的方式( C )A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式14.在CPU中,指令寄存器IR用来存放( A )A.正在执行的指令B.即将执行的指令C.已执行的指令D.指令地址15.中断屏蔽字的作用是( B )A.暂停外设对主存的访问B.暂停对某些中断的响应C.暂停对一切中断的响应D.暂停CPU对主存的访问4.在下列存储器中,属于挥发性的存储器是( D )A.ROMB.光盘C.磁盘D.RAM7.一地址指令是指( B )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数8.下列寻址方式中,执行速度最快的是( A )A.立即寻址B.寄存器间接寻址C.直接寻址D.相对寻址9.在微程序控制中,机器指令和微指令的关系是( B )A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微指令序列来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成10.同步控制方式是指( C )A.各指令的执行时间相同B.各指令占用的节拍数相同C.由统一的时序信号进行定时控制D.必须采用微程序控制方式11.CPU可直接访问的存储器是( D )A.虚拟存储器B.磁盘存储器C.磁带存储器D.主存储器14.在CPU中,程序计数器PC用来存放( D )A.现行指令B.下条指令C.操作数的地址D.下条指令的地址15.在磁盘的各磁道中( B )A.最外圈磁道的位密度最大B.最内圈磁道的位密度最大C.中间磁道的位密度最大D.所有磁道的位密度一样大7.零地址指令可选的寻址方式是(C)A.立即寻址B.间接寻址C.堆栈寻址D.寄存器寻址8.为了减少指令中的地址数,可以采用(B)A.直接寻址B.隐含寻址C.相对寻址D.变址寻址9.程序计数器是指(D)A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.存放下一条指令地址的寄存器10.在同步控制方式中(A)A.每个机器周期长度固定B.每个机器周期长度不固定C.每个工作周期长度固定D.各指令的机器周期数不变11.作为主要的控制方式,异步控制常用于(A)A.单总线结构中B.微型计算机中的CPU控制中C.组合逻辑控制器中D.微程序控制器中12.存放微程序的存储器是(D)A.主存B.硬盘C.随机存储器D.只读存储器13.并行接口是指(C)A.仅接口与系统总线之间采取并行传送B.仅接口与外围设备之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送14.主设备通常指(D)A.发送信息的设备B.接收信息的设备C.主要的设备D.申请并获取总线控制权的设备15.在磁盘数据记录方式中,用调频制记录数据“1”时,电流的变化方向是(C)A.0次B.1次C.2次D.无任何变化17.为了实现输入输出操作,指令中(D)A.必须指明外围设备的设备号B.必须指明外围接口中寄存器的地址码C.必须同时指明外围设备号与接口中寄存器的总线地址D.对单独编址方式,可以指明设备号或端口地址;对统一编址方式,可以指明寄存器的总线地址19.CPU响应中断的时机是(C)A.可在任一机器周期结束时B.可在任一工作周期结束时C.必须在一条指令执行完毕时D.必须在执行完当前程序段时20.在写磁盘过程中,适配器向主机发出DMA请求是在(B)A.扇区缓冲器满时B.扇区缓冲器空时C.寻道完成时D.启动磁盘时3.n+1位定点小数的补码表示范围是( B )A.1≤X≤1-2n B.-2n≤X≤2n-1C.1≤X≤1+2n D.2n≤X≤-2n +14.在下列存储器中,不属于...磁表面存储器的是( D )A.磁带B.磁盘C.磁鼓D.光盘7.在存储器堆栈结构中,堆栈指针SP的内容是( A )A.栈顶单元地址B.栈底单元地址C.栈顶单元内容D.栈底单元内容10.采用同步控制的目的是( C )A.提高执行速度B.简化控制时序C.满足不同操作对时间安排的需要D.满足不同设备对时间安排的需要14.在CPU中,数据寄存器DR是指( D )A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.可编程指定多种功能的寄存器15.在磁盘的各磁道中( D )A.最外圈磁道的道容量最大B.最内圈磁道的道容量最大C.中间磁道的道容量最大D.所有磁道的道容量一样大4.定点小数的补码表示范围是(C)A.-1<x<1B.-1<x≤1C.-1≤x<1D.-1≤x≤17.动态RAM的特点是(C)A.工作中存储内容会产生变化B.工作中需要动态地改变访存地址C.每次读出后,需根据原存内容重写一次D.每隔一定时间,需要根据原存内容重写一遍8.下列存储器中可在线改写的只读存储器是(B)A.EEPROMB.EPROMC.ROMD.RAM9.在计算机的层次化存储器结构中,虚拟存储器是指(C)A.将主存储器当作高速缓存使用B.将高速缓存当作主存储器使用C.将辅助存储器当作主存储器使用D.将主存储器当作辅助存储器使用10.单地址指令(D)A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能对单操作数进行加工处理,也能对双操作数进行运算D.无处理双操作数的功能12.在同步控制方式中(A)A.各指令的执行时间相同B.各指令占用的机器周期数相同C.由统一的时序信号进行定时控制D. CPU必须采用微程序控制方式13.CPU响应DMA请求的时间是(C)A.必须在一条指令执行完毕B.必须在一个总线周期结束C.可在任一时钟周期结束D.在判明设有中断请求之后14.在微程序控制中,机器指令和微指令的关系是(A)A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微程序来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成16.下列设备中,适合通过DMA方式与主机进行信息交换的是(B)A.键盘B.电传输入机C.针式打印机D.磁盘17.串行接口是指(C)A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送C.接口的两侧采取串行传送D.接口内部只能串行传送18.向量中断的向量地址是(D)A.通过软件查询产生B.由中断服务程序统一产生C.由中断源硬件提供D.由处理程序直接查表获得20.在调相制记录方式中(C)A.相邻位单元交界处必须变换磁化电流方向B.相邻位单元交界处,电流方向不变C.当相邻两位数值相同时,交界处变换电流方向D.当相邻两位数值不同时,交界外变换电流方向一、填空题(本大题共12小题,每空2分,共48分)请在每小题的空格中填上正确答案。
计算机组成原理期末考试试题与答案
计算机组成原理期末考试试题及答案一、选择题1、完整的计算机系统应包括______。
DA.运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。
DA. RAM 存储器B. ROM 存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。
BA.多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。
DA.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D.面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。
CA. (101001)2B. (52) 8C. (101001) BCDD. (233) 166、在下列数中最大的数为______。
BA. (10010101)2B. (227) 8C. (143) 5D. (96) 167、在机器中,A. 原码______的零的表示形式是唯一的B. 补码C.。
B反码 D. 原码和反码9、针对8 位二进制数,下列说法中正确的是______。
BA. – 127 的补码为10000000 C. +1 的移码等于–127 的反码B. – 127 的反码等于0 的移码D. 0 的补码等于–1 的反码B9、一个8 位二进制整数采用补码表示,且由 3 个“ 1”和 5 个“0”组成,则最小值为______。
BA. –127B. –32C.–125D. –310、计算机系统中采用补码运算的目的是为了______。
CA. 与手工运算方式保持一致B. 提高运算速度C. 简化计算机的设计D. 提高运算的精度11、若某数x 的真值为–0.1010,在计算机中该数表示为 1.0110,则该数所用的编码方法是______码。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第一章计算机系统概论计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。
早起将运算器和控制器合在一起称为CPU(中央处理器)。
目前的CPU包含了存储器,因此称为中央处理器。
存储程序并按地址顺序执行,这是·诺依曼型计算机的工作原理,也是CPU自动工作的关键。
计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。
习题:4·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分?主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备5什么是存储容量?什么是单元地址?什么是数据字?什么是指令字?存储器所有存储单元的总数称为存储器的存储容量。
每个存储单元都有编号,称为单元地址。
如果某字代表要处理的数据,称为数据字。
如果某字为一条指令,称为指令字7指令和数据均存放在存中,计算机如何区分它们是指令还是数据?每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序第二章运算方法和运算器按对阶操作。
直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。
为此要解决汉字的输入编码、汉字码、子模码等三种不同用途的编码。
1第三章 部存储器CPU 能直接访问存(cache 、主存),双端口存储器和多模块交叉存储器属于并行存储器结构。
后cache 是一种高速缓冲存储器,是为了解决CPU 和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache 体系,指令cache 与数据cache 分设体系。
要求cache 的命中率接近于1适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。
习题:1设有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器由512K ×8位SRAM 芯片组成,需要多少片;(3)需要多少位地址做芯片选择?(1)字节M 4832*220= (2)片84*28*51232*1024==K K (3)1位地址作芯片选择 2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位DRAM 芯片组成该机所允许的最大主存空间,并选用存条结构形式,问:(1) 若每个存条16M ×64位,共需几个存条?(2)每个存条共有多少DRAM 芯片? (3)主存共需多少DRAM 芯片?CPU 如何选择各存条?(1). 共需模块板数为m :m=÷2^24=4(块)(2). 每个模块板有DRAM 芯片数为32 (片)(3) 主存共需DRAM 芯片为:4*32=128 (片)每个模块板有32片DRAM 芯片,容量为16M ×64位,需24根地址线(A23~A0) 完成模块板存储单元寻址。
一共有4块模块板,采用2根高位地址线,通过2:4译码器译码产生片选信号对各模块板进行选择。
3用16K ×8位的DRAM 芯片构成64K ×32位存储器,要求:(1)画出该存储器的组成逻辑图。
(2)设存储器读/写周期为0.5us ,CPU 在1us 至少要访问一次。
试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?(1)根据题意,存储总容量为64KB ,故地址总线需16位。
现使用16K*8位DRAM 芯片,共需16片。
芯片本身地址线占14位,所以采用位并联与地址串联相结合的方法来组成整个存储器,其组成逻辑图如图所示,其中使用一片2:4译码器。
(2)根据已知条件,CPU 在1us 至少访存一次,而整个存储器的平均读/写周期为0.5us ,2:4译码器A 14 A 15CS 3 CS 2 CS 0 CS 1 D 0~D 7 A 13~A 0如果采用集中刷新,有64us的死时间,肯定不行,如果采用分散刷新,则每1us 只能访存一次,也不行,所以采用异步式刷新方式。
假定16K*1位的DRAM芯片用128*128矩阵存储元构成,刷新时只对128行进行异步方式刷新,则刷新间隔为2ms/128 = 15.6us可取刷新信号周期15us。
刷新一遍时间=15us×128=1.92ms6用32K×8位的E^2 PROM芯片组成128K×32位的只读存储器,试问:(1)数据寄存器多少位?(2)地址寄存器多少位?(3)共需多少个E^2 PROM芯片?(4)画出磁存储器组成框图。
答(1)系统16位数据,所以数据寄存器16位(2)系统地址128K=217,所以地址寄存器17位(3)共需要8片组成框图如下一个组相联cache由64个行组成,每组4行。
主存储器包含4K个块,每块128个字。
请表示存地址的格式。
64行.4行一组,共64÷4=16组,主存储器有4k个快,每块128字,2^12第五章中央处理器CPU是计算机的中央处理部件,具有指令控制、操作控制、时间控制、数据加工等基本功能。
早期的CPU由运算器和控制器两大部分组成。
随着高密度集成电路技术的发展,当今的CPU芯片变成运算器、cache和控制器三大部分,其中还包括浮点数运算器、存储管理部件等。
CPU中至少要有如下六类寄存器:指令寄存器、、地址寄存器、数据缓冲寄存器、通用寄存器、状态条件寄存器。
微程序设计技术是利用软件方法设计操作控制器的一门技术,具有规整性、灵活性、可维护性等一系列优点,因而在计算机设计中得到了广泛的应用。
但是随着ULSI 技术的发展和对机器速度的要求,硬连线逻辑设计思想又得到了重视。
硬连线控制器的基本思想是:某一微操作信号是指令操作码译码输出、时序信号和状态条件信号的逻辑函数,即用布尔代数写出逻辑表达式,然后用门电路、触发器等器件实现。
不论微型机还是超级计算机,并行处理技术。
并行处理技术可贯穿于信息加工的各个步骤和阶段。
概括起来,主要有三种形式:①时间并行;②空间并行;③时间并行+空间并行。
流水CPU是以时间并行性为原理构造的处理机,是一种非常经济而实用的并行技术。
目前的高性能微处理机几乎无一例外地使用了流水技术。
流水技术中的主要问题是资源相关、数据相关和控制相关,为此需要采取相应的技术对策,才能保证流水线畅通而不断流。
习题:8某机有8条微指令I1~I8,每条微指令所包含的微命令控制信号如下表所示。
a-j分别对应10种不同性质的微命令信号。
假设一条微指令的控制字段仅限为8位,请安排微指令的控制字段指令。
经分析,(d, i, j)和(e, f, h)可分别组成两个小组或两个字段,然后进行译码,可得六个微命令信号,剩下的a, b, c, g四个微命令信号可进行直接控制,其整个控制字段组成如下: a b c g 01d 01e10 i 10 f11 j 11 h11 已知某机采用微程序控制方式,控存容量为512×48位。
微程序可在整个程序控存中实现转移,控制微程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式。
请问:(1)微指令的三个字段分别应为多少位?(2)画出对应这种指令格式的微程序控制器逻辑图(1)假设判别测试字段中每一位作为一个判别标志,那么由于有4个转移条件,故该字段为4位。
下地址字段为9位,因为控存容量为512单元。
微命令字段则是(48-4-9)=35位。
(2)对应上述微指令格式的微程序控制器逻辑框图如图所示。
其中微地址寄存器对应下地址字,P 字段即为判别测试字段,控制字段即为微命令字段,后两部分组成微指令寄存器。
地址转移逻辑的输入是指令寄存器的OP 码、各种状态条件以及判别测试字段所给的判别标志(某一位为1),其输出修改微地址寄存器的适当位数,从而实现微程序的分支转移。
就是说,此处微指令的后继地址采用断定方式。
12 今有4级流水线,分别完成取指、指令译码并取数、运算、送结果四步操作。
今假设完成各步操作的时间依次为100ns,100ns,80ns,50ns 。
请问:(1)流水线的操作周期应设计为多少?(2)若相邻两条指令发生数据相关,硬件上不采取措施,那么第二条指令要推迟多少时间进行?(3)如果在硬件设计上加以改进,至少需要推迟多少时间?(1)流水线的操作周期应按各步操作的最大时间来考虑,即流水线时钟周期性ns i 100}m ax {==ττ(2)遇到数据相关时,就停顿第2条指令的执行,直到前面指令的结果已经产生,因此至少需要延迟2个时钟周期。
(3)如果在硬件设计上加以改进,如采用专用通路技术,就可使流水线不发生停顿。
第六章 总线系统总线仲裁是总线系统的核心问题之一。
为了解决多个主设备同时竞争总线控制权的问题,必须具有总线仲裁部件。
它通过采用优先级策略或公平策略,选择其中一个主设备作为总线的下一次主方,接管总线控制权。
按照总线仲裁电路的位置不同:(1)集中式仲裁:仲裁方式必有一个中央仲裁器,它受理所有功能模块的总线请求,按优先原则或公平原则。
(2)分布式仲裁:分布式仲裁不需要中央仲裁器,每个功能模块都有自己的仲裁号和仲裁器。
总线定时是总线系统的又一核心问题之一。
为了同步主方、从方的操作,必须制订定时协议,通常采用同步定时与异步定时两种方式。
在同步定时协议中,事件出现在总线上的时刻由总线时钟信号来确定,总线周期的长度是固定的。
在异步定时协议中,后一事件出现在总线上的时刻取决于前一事件的出现,即建立在应答式或互锁机制基础上,不需要统一的公共时钟信号。
在异步定时中,总线周期的长度是可变的。
第七章:外围设备外围设备大体分为输入设备、输出设备、外存设备、数据通信设备、过程控制设备五大类。
每一种设备,都是在它自己的设备控制器控制下进行工作,而设备控制器则通过I/O接口模块和主机相连,并受主机控制。
硬磁盘按盘片结构分为可换盘片式、固定盘片式两种,磁头也分为可移动磁头和固定磁头两种。
温彻斯特磁盘是一种采用先进技术研制的可移动磁头、固定盘片的磁盘机,组装成一个不可拆卸的机电一体化整体,防尘性能好,可靠性高,因而得到了广泛的应用,成为最有代表性的硬磁盘存储器。
磁盘存储器的主要技术指标有:存储密度、存储容量、平均存取时间、数据传输速率。
不同的CRT显示标准所支持的最大分辨率和颜色数目是不同的。
VESA标准,是一个可扩展的标准,它除兼容传统的VGA等显示方式外,还支持1280×1024像素光栅,每像素点24位颜色深度,刷新频率可达75MHz。
显示适配器作为CRT与CPU的接口,由刷新存储器、显示控制器、ROM BIOS三部分组成。