基于FPGA的IPv6网络测试卡设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于FPGA的IPv6网络测试卡设计
许战锋;陈焰;秦龙;王跃飞
【期刊名称】《微处理机》
【年(卷),期】2016(037)003
【摘要】为了能够满足IPv6网络产品的测试需求且能够定量分析IPv6网络设备
的吞吐量、时延、丢包率等性能参数指标,以高速集成电路为介质,设计并实现了一
种基于FPGA的IPv6网络测试卡.阐述了该测试卡的结构、原理,包括主要元器件、接口、通信总线、与之配合测试使用的机箱、测试软件等.最后,对该测试卡进行
IPv6协议栈的测试验证、分析表明,该测试卡可满足网络设备的IPv6测试,性能优良、网络可达.经过检验,该测试卡符合国家在测试领域的要求及标准,性价比较同类更高,因此具有广阔的应用前景.
【总页数】5页(P85-89)
【作者】许战锋;陈焰;秦龙;王跃飞
【作者单位】昆明理工大学信息工程与自动化学院,昆明650500;昆明理工大学信
息工程与自动化学院,昆明650500;昆明理工大学信息工程与自动化学院,昆明650500;昆明理工大学信息工程与自动化学院,昆明650500
【正文语种】中文
【中图分类】TN4
【相关文献】
1.基于ASIC+FPGA的IPv6路由器PoS接口设计 [J], 张校辉;虎艳宾;吕惠娟
2.一种基于FPGA的IPv6主机数据传输模块设计 [J], 谢凯;谢舜道;陈荣军;谭洪舟
3.基于FPGA的IPv6精简协议栈的设计 [J], 许川佩;郝锐
4.基于FPGA的多端口网络协议解析加速卡硬件电路设计 [J], 卞中昊;田野;司艺;朱超
5.一种基于FPGA的高安全性ARINC818卡设计 [J], 郑永瑞;林秋华;冯晓旺;王全忠
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档