大电容负载LCD驱动芯片的测试及性能改进
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
大电容负载LCD驱动芯片的测试及性能改进
李妥;李奇奋;李福乐;陈志良
【期刊名称】《液晶与显示》
【年(卷),期】2011(26)5
【摘要】This paper proposed a test scheme for a dedicated, multi-channel, large capacitor load LCD driver chip. The 12. 5 MHz basic clock, control vectors for state change and frame frequency selection are provided by the FPGA, decreasing data is written to registers in the chip. With 200 pF capacitive load, the output signal range can realize 1 024 gray level and over 12 V voltage swing. Through testing the DAC and output buffer module in the chip, it is found that charging speed of the buffer to miller capacitor and the DAC to sampling capacitor cause the problem of longer full-swing rising/falling time and nonlinear output. It can be improved by reducing the on-chip convert resister or sampling capacitor to some extent. Finally, an improvement scheme is proposed, which uses switched-capacitor DAC and Class-AB output buffer error amplifier.%提出了一种针对专用、多通道、大电容负载LCD驱动芯片的测试方案.通过FPGA为待测样片提供12.5 MHz的基本时钟、状态控制及帧频选择向量,并向数字部分寄存器写入递减
数据,验证了芯片单路驱动200 pF容性负载时可以实现1 024级灰度、12 V摆幅输出.针对测试中出现的全摆幅上升时间较长及大输出幅度时的非线性问题,对芯片中的相关模块进行了测试分析,指出输出缓冲级对Miller电容的充电速度及数模转换器(DAC)对采样电容的充电速度是影响性能的关键因素,可通过适当减小片上转
换电阻或采样电容来提高芯片性能.最后提出了一种使用开关电容型DAC及误差放大AB类输出驱动级电路的改进方案.
【总页数】6页(P620-625)
【作者】李妥;李奇奋;李福乐;陈志良
【作者单位】清华大学微电子学研究所,北京,100084;清华大学微电子学研究所,北京,100084;清华大学微电子学研究所,北京,100084;清华大学微电子学研究所,北京,100084
【正文语种】中文
【中图分类】TN27;TN702.2
【相关文献】
1.着眼未来的LCD驱动芯片测试技术 [J], 宗伟
2.电阻电容在线测试及LCD显示 [J], 张怀强;何为民;金仁高;陆坤
3.TFT-LCD驱动芯片测试平台的设计和实现 [J], 刘玉青;邓文基
4.一种1024级灰度大电容负载的LCD驱动芯片设计 [J], 尹东辉;任彦楠;岳超;李福乐;池保勇;陈志良
5.2009年大屏LCD驱动芯片市场将翻番 [J],
因版权原因,仅展示原文概要,查看原文内容请购买。