数电试卷和答案 2
数字电路试题五套(含答案)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表
如下所示。(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。(20分)
2、1) 2)
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其 和 端应接电平。
2.判断函数 是否会出现竞争冒险现象。(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
X2
X1
X0
D0D1D2D3D4D5D6D7
4.下列电路为几进制计数器?画出状态转换图。(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)
3.
X2
X1
X0
D0D1D2D3D4D5D6D7
4.10进制计数器。从0110 1111
5.驱动方程:J1=K1=1
J2=K2=
J3=K3=
输出方程:C=
状态方程:
从000 111
同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
数字电子技术参考答案
数字电子技术试卷(1)参考答案一.填空1. 1111011,7B2. 8613. 与,或,非 4. 0,1,高阻5. 真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6. 波形的整形 7. 20伏8. 并行A/D ,串并行A/D ,逐次比较A/D ,双积分A/D (写出三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√三.化简逻辑函数1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.AQ Q Qn +=-+1,A Q n =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D ,1230Q Q Q D -+=电路图略。
将非工作状态101,110,111带入方程得次态,101→001,110→101→001, 111→001,电路可以自启动。
七.f =65Hz数字电子技术(2)参考答案 一.填空题(16)1. 100011.110,23.C 2. 0,13. 当前输入,原状态4. 0,1,高阻;任何时候,只能有1个三态门被选通。
5. 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 6. 延时 7. 5.5v 8. 13二.判断题(10)1.√ 2.× 3.×4.√ 5.√三.化简题(14)1. B Y =2. -++=D A C B Y 四.(15)CD A B A Y --+= 五.(15)--+=B A Qn 11, Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。
该电路为同步三进制可逆计数器,并且能自启动。
七.(15)数字电子答案3 一.填空题(16)1. 1010110,100001102. 7 3. 16,64. 状态转换表,状态转换图,特性方程5. 06. 256×4bit 7. 5.275伏8. 转换精度,转换速度二.回答问题(10)1. 不正确。
数字电子技术考试题及答案
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数电试题册及答案
数电试题册及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的特点?()A. 抗干扰能力强B. 工作速度快C. 体积大D. 功耗低3. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 44. 一个完整的数字系统通常包括以下哪几个部分?()A. 组合逻辑电路B. 时序逻辑电路C. 存储器D. 所有上述部分5. 以下哪个是数字电路设计中常用的优化方法?()A. 简化电路B. 增加冗余C. 降低频率D. 增加电源电压6. 在数字电路中,一个基本的逻辑门可以由以下哪种材料实现?()A. 金属B. 陶瓷C. 半导体D. 塑料7. 以下哪个是数字电路中常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 所有上述类型8. 一个D触发器的输出Q与输入D的关系是()。
A. Q = ¬ DB. Q = DC. Q = D + 1D. Q = ¬ D + 19. 在数字电路中,同步电路与异步电路的主要区别在于()。
A. 同步电路使用时钟信号B. 异步电路使用时钟信号C. 同步电路比异步电路更快D. 异步电路比同步电路更稳定10. 以下哪个不是数字电路中常见的存储元件?()A. 触发器B. 寄存器C. RAMD. 运算放大器答案:1. A2. C3. A4. D5. A6. C7. A8. B9. A 10. D二、简答题(每题10分,共20分)1. 简述数字电路与模拟电路的区别。
答:数字电路主要处理离散的数字信号,具有抗干扰能力强、工作速度快、功耗低等特点。
模拟电路则处理连续变化的模拟信号,通常用于信号放大、滤波等。
数字电路使用二进制逻辑,而模拟电路则使用连续的电压或电流。
2. 解释什么是时序逻辑电路,并给出一个例子。
答:时序逻辑电路是一种包含存储元件(如触发器、寄存器等)的数字电路,其输出不仅取决于当前的输入,还取决于电路的过去状态。
数电试题及答案
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数字电路试题及答案
数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。
答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。
答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。
答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。
答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。
答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。
答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。
数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。
2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。
时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。
数电考试题及答案
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电考试题及答案
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电考试卷及答案(共4套)
数电考试卷及答案(共4套)XX⼤学信息院《数字电⼦技术基础》期终考试试题(110分钟)(第⼀套)⼀、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输⼊数字量10000000为5v。
若只有最低位为⾼电平,则输出电压为()v;当输⼊为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器⽽⾔,()的抗⼲扰能⼒强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相⽐,GAL器件有可编程的输出结构,它是通过对()进⾏编程设定其()的⼯作模式来实现的,⽽且由于采⽤了()的⼯艺结构,可以重复编程,使它的通⽤性很好,使⽤更为⽅便灵活。
⼆、根据要求作题:(共15分)1.1.将逻辑函数P=AB+AC写成与或⾮型表达式,并⽤集电极开路门来实现。
2.2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所⽰电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图中所⽤器件是8选1数据选择器74LS151。
(10分)四、设计⼀位⼗进制数的四舍五⼊电路(采⽤8421BCD码)。
要求只设定⼀个输出,并画出⽤最简与⾮门实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图5(a)(b)所⽰,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、⽤T触发器和异或门构成的某种电路如图6(a)所⽰,在⽰波器上观察到波形如图6(b)所⽰。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、电路如图7所⽰,其中RA=RB=10kΩ,C=0.1µf,试问:1.在Uk为⾼电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动⽅程和状态⽅程,列出状态转换表,画出完整的状态转换图;3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)⼋、图8所⽰是16*4位ROM和同步⼗六进制加法计数器74LS161组成的脉冲分频电路。
数字电路试卷及答案
数字电路试卷及答案(一)一、填空题(每空1分,共5分)1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。
2、DAC的功能是将( 数字)输入成正比地转换成模拟输出。
4 EPROM可存储一个( 9 )输入4输出的真值表。
⨯3、5124、74X163的RCO输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是15。
5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、二、单项选择题:从以下题目中选择唯一正确的答案。
(每题2分,共10分)1、八路数据分配器的地址输入端有( B )个。
A、 2B、3C、 4D、 52、以下描述一个逻辑函数的方法中( C )只能唯一表示。
A、表达式B、逻辑图C、真值表D、波形图3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。
A、状态数目更多B、状态数目更少C、触发器更多D、触发器更少4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。
A、 2B、3C、 4D、55、下列各逻辑函数式相等,其中无静态冒险现象的是( D )。
A、F=B’C’+AC+A’BB、F=A’C’+BC+AB’C、F=A’C’+BC+AB’+A’BD、F=B’C’+AC+A’B+BC+AB’+A’C’三、组合电路分析:(共10分)B=BC 最简和之积表达式。
(4分) 解:F+A'BC'+AB=1、求逻辑函数F(2)、已知逻辑函数F=W+XZ+XY,请写出与该函数对应的最小项列表表达式:F=ΣWXYZ( ) (3分)F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 )数字电路试卷及答案(二)一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
数字电路试题五套(含答案)
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电路考试题目及答案
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。
数电考试题及答案
数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。
A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。
A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。
A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。
A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。
2. 一个二进制数1101转换为十进制数是________。
3. 触发器的两个稳定状态是________和________。
4. 一个数字电路系统由________、________和________组成。
5. 一个4位二进制计数器的计数范围是________到________。
三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
2. 解释什么是组合逻辑电路和时序逻辑电路。
3. 描述数字电路中的触发器是如何工作的。
4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。
大学数电测试题及答案
大学数电测试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 以下哪个不是数字电路的组成部分?A. 逻辑门B. 触发器C. 电阻D. 电容器答案:C3. 一个基本的RS触发器由几个逻辑门组成?A. 1个B. 2个C. 3个D. 4个答案:B4. 在数字电路中,一个D触发器的输出在时钟脉冲的哪个时刻更新?A. 上升沿B. 下降沿C. 任何时刻D. 时钟脉冲的中间时刻答案:A5. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 输出依赖于历史输入D. 需要时钟信号答案:B6. 一个4位二进制计数器的最大计数是:A. 8B. 16C. 32D. 64答案:B7. 在数字电路中,一个锁存器与一个触发器的主要区别是什么?A. 锁存器可以保持数据,触发器不能B. 触发器可以保持数据,锁存器不能C. 锁存器和触发器没有区别D. 锁存器需要外部时钟信号,触发器不需要答案:B8. 以下哪个逻辑门可以实现逻辑非运算?A. 与门B. 或门C. 非门D. 异或门答案:C9. 一个典型的二进制加法器可以处理的最大输入是:A. 0和1B. 1和0C. 1和1D. 0和0答案:C10. 在数字电路中,一个寄存器的主要功能是什么?A. 进行算术运算B. 存储数据C. 产生时钟信号D. 转换模拟信号为数字信号答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“1”通常表示为电压______。
答案:高电平2. 一个完整的数字系统通常包括输入设备、______和输出设备。
答案:处理单元3. 一个8位二进制数可以表示的最大十进制数是______。
答案:2554. 在数字电路中,一个计数器的进位输出通常在计数到______时发生。
答案:最大值5. 一个典型的二进制减法器在减法运算中使用的是______。
数字电子技术试题及答案
数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。
答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。
答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。
答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。
数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电试题及答案
数电试题及答案第一题:选择题1. 二进制数1101对应的十进制数是:a. 9b. 11c. 13d. 15答案:c. 132. 在减法运算电路中使用的补码是为了:a. 简化电路设计b. 提高计算速度c. 实现负数的表示d. 实现浮点数的表示答案:c. 实现负数的表示3. 一个JK触发器在CP=1的时候,J=1,K=0,则在时钟信号下触发器状态将:a. 保持不变b. 清零c. 置1d. 取决于触发器的初始状态答案:a. 保持不变4. 一个带有使能引脚的逻辑门元件,在使能引脚为高电平时,输出始终为:a. 低电平b. 高电平c. 不确定d. 取决于输入信号答案:c. 不确定5. 一个8位寄存器的存储容量是:a. 8个字节b. 64个字节c. 8个位d. 64个位答案:c. 8个位第二题:填空题1. 用JK触发器构成的2位二进制计数器,下一个状态从00到01的时候,J和K的取值分别为______。
答案:J = 1, K = 02. 对于二进制补码,最高位为符号位,0表示正数,1表示负数。
那么10100001的十进制值为_______。
答案:-953. 将十进制数57转换为二进制数,需要______位二进制数来表示。
答案:64. 在门电路中,与门的输出为1当且仅当_______。
答案:所有输入的逻辑值都为1第三题:计算题1. 设有2个8位二进制数A和B,求A和B的和,并将结果转换为十进制。
请给出计算过程和结果。
解答:A = 11001010B = 00111101首先进行二进制加法,从最低位开始逐位相加:1 1 0 0 1 0 1 0 (A)+ 0 0 1 1 1 1 0 1 (B)------------------------1 0 0 0 0 1 1 1 1 (求和结果)将二进制求和结果转换为十进制:10000111 = 135所以A和B的和为135。
2. 设有一个4位二进制数补码操作,求该数的补码。
数电试题及答案
数电试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或2. 下列哪个不是数字电路的特点?A. 离散性B. 可编程性C. 模拟性D. 可重复性3. 触发器的主要用途是什么?A. 存储一位二进制信息B. 进行算术运算C. 进行逻辑运算D. 放大信号4. 以下哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出可以延迟于输入C. 没有记忆功能D. 可以进行复杂的逻辑运算5. 以下哪个是同步计数器的特点?A. 所有触发器的时钟输入端连接在一起B. 计数过程可以异步进行C. 计数速度慢D. 计数精度低二、填空题(每空1分,共10分)6. 数字电路中最基本的逻辑门是_________、_________、_________。
7. 一个4位二进制计数器可以表示的最大十进制数是_________。
8. 一个D触发器具有_________个稳定状态。
9. 在数字电路设计中,_________是用于描述电路逻辑功能的图形符号。
10. 一个完整的数字钟电路至少需要_________个计数器。
三、简答题(每题5分,共20分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是同步时序逻辑电路,并给出一个常见的同步时序逻辑电路的例子。
13. 说明什么是寄存器,并描述其在数字系统中的作用。
14. 什么是二进制计数器?简述其工作原理。
四、计算题(每题10分,共20分)15. 给定一个由与门、或门和非门组成的电路,输入A=0, B=1, C=0,D=1,请计算输出结果。
16. 设计一个3位二进制计数器,并给出其状态转移图和时序图。
五、设计题(每题15分,共30分)17. 设计一个简单的数字频率计,要求能够测量输入信号的频率,并在七段显示器上显示结果。
18. 设计一个简单的数字电压表,能够测量并显示0-5V范围内的电压值。
数电试题题库(试题2)(含答案)
学院 班级 姓名 学号…………………密……………封……………线……………密……………封……………线…………………—-学院电子信息工程学院《数字电路与数字逻辑》试题库试题2(含答案)(考试形式:闭卷,考试时间:120分钟)题号 一 二 三 四 五 六 七 总分 复核人得分评卷人一、 填空题(每空1分,共20分)1、数制转换:(39)10= ( 100111 )2=( 47 )8=( 27 )16。
2、已知带符号数X 的8位二进制原码为10011100 ,则X 的反码为 11100011 , 补码为 11100100 , X 的值为( —28 )10。
3、若各门电路的输入均为A 和B ,且A=1,B=0。
则或门的输出为__1___,与非门的输出为__ 1___,同或门的输出为 0 __.4、如果对17个符号进行二进制编码,则至少要 5 位二进制数码。
5、TTL 器件输入脚悬空相当于输入( 高 )电平。
6、N 个触发器最多可以组成 2N 进制的计数器。
7、一个4K ×8位的ROM 有 12 根地址线,有 8 根数据读出线。
8、SR 触发器的特性方程为 Q *=S+R ′Q ,约束条件为 SR=0 。
9、四位环形计数器的有效状态有 4 个, 无效状态有 12 个。
10、不仅考虑两个__本位____相加,而且还考虑来自__低位进位____相加的运算电路,称为全加器.二、 单项选择题(每小题2分,共20分)(答案填在答题框中)题号 1 2 3 4 5 6 7 8 9 10 选项ABDCADDCAB1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可( ).(A ) 通过电阻接电源 (B) 接低电平 (C ) 通过电阻接地 (D) 悬空 2、某逻辑函数Y=(A+B ’)’+C ,它的反函数Y ′应是( )。
(A ) (A ’+B )’+C ’ (B ) (A ’B )’C ’ (C ) (A ’B )C ' (D ) (A ’B)’+C ' 3、某逻辑函数Y=A (B+C ′)′,它的对偶式Y D 为( )。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
电子线路分析与实践2期末复习辅导2010年10月练习题一、填空题1.(11011)2 =(________)102.8421BCD码的1000相当于十进制的数值。
3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。
4.逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_________互换,_________互换,_________互换,就得到F的反函数⎺F。
5.二极管的单向导电性是外加正向电压时,外加反向电压时。
6.晶体三极管作开关应用时一般工作在输出特性曲线的区和区。
7.TTL三态门的输出有三种状态:高电平、低电平和状态。
8. 集电极开路门的英文缩写为门,工作时必须外加和。
9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较。
10.输出n位代码的二进制编码器,一般有__________个输入信号端。
11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。
12.时序逻辑电路的输出不仅与有关,而且与有关。
13.与非门构成的基本RS 锁存器的特征方程是,约束条件是。
14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为和。
15.JK触发器当J=K=________时,触发器Q n+1=⎺Q n。
16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T≈____________。
17.A/D转换需要经过、、和四个步骤。
18.根据D/A转换器分辨率计算方法,4位D/A转换器的分辨率为。
19.DAC的转换精度包括和。
20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s和输入模拟信号的最高频率f i max的关系是。
21.在A/D转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称。
22.在A/D转换中,用二进制码表示指定离散电平的过程称为。
23.CPLD的含义是。
24.MAX+PLUSⅡ中用于仿真文件的编辑器是。
25.MAX+PLUSⅡ中采用图形编辑器设计时的后缀名为。
26.在MAX+PLUSⅡ集成环境下,为图形文件产生一个元件符号的主要用途是。
27.VHDL语言中,定义设计的输入输出端口。
28.是VHDL语言的标准库,包含了VHDL语言中的标准包集合。
29.VHDL语言程序中,关键字实体的英文是。
30.VHDL语言程序中,关键字结构体的英文是。
31.VHDL语言程序保存时的文件名必须与相同。
32.F<=(A AND B)OR(NOT A AND NOT B)运算的结果是。
33.VHDL语言中,逻辑操作符“NXOR”的功能是。
二、选择题1. 十进制数85转换为二进制数为()A.1001011 B.1010011 C.1100101 D.10101012. 二进制数11011转换为十进制数为( )A .32B .27C .64D .128 4. 8421BCD 码110011.001表示十进制为( )A .33.2B .51.0125C .63.2D .51.25.在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10)57(6.下列数码均代表十进制数6,其中按余3码编码的是( ) A .0110; B . 1100; C .1001 7. “异或”逻辑与以下哪种逻辑是非的关系( ) A .“与”逻辑 B .“或”逻辑 C . “同或”逻辑 8. c b c b F +=1与c b bc F +=2两函数的关系为( )A . 相同B .对偶C .反函数9. n 个变量,有多少个最小项( )A .2nB .2nC .n10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( )A .放大状态B .击穿状态C .饱和状态D . 导通状态 11. TTL 门电路是采用以下什么设计的门电路( )A .双极型三极管B .单极型MOS 管C .二极管D .三态门14.逻辑电路的分析任务是( )A .给定功能,通过一定的步骤设计出电路B .研究电路的可靠性C .研究电路如何提高速度D .给定电路,通过一定的步骤说明电路的功能 15.组合逻辑电路不含有( )A .记忆能力的器件B .门电路和触发器C .门电路D .运算器 16. 常用的一种3-8线译码器是( )A .74148B .74138C .7448D .74151 17.74138是( )A .时序逻辑器件B .组合逻辑器件C .定时器件D .整形器件 18.共阳型七段数码管各段点亮需要( )A .高电平B .接电源C .低电平D .接公共端 19. 由门电路组成的全加器是 ( )A .时序逻辑器件B .组合逻辑器件C .脉冲逻辑器件D .以上答案都不正确 20. TTL 门电路的工作电源一般是( )A .25 vB .+5VC .3V —18V22.输入100Hz 脉冲信号,要获得10H Z 的输出脉冲信号需要用多少进制计数器实现( ) A .100进制 B .10进制 C . 50进制 D .5进制 23.时序逻辑电路设计的任务是( )A .给定功能,通过一定的步骤设计出时序电路B .研究电路的可靠性C .研究电路如何提高速度D .给定电路,通过一定的步骤说明电路的功能 24.计数器是( )A .时序逻辑器件B .组合逻辑器件C .定时器件D .整形器件 25.以下何种电路具有记忆能力( )A .门电路B .组合逻辑电路C .时序逻辑电路D .多谐振荡电路26.时序逻辑电路一般可以分两类,即( )A .组合逻辑电路和时序逻辑电路B .门电路和触发器C .同步型和异步型D .模拟电路和数字电路 28.时序逻辑电路通常由门电路和( )组成。
A . 存储电路 B .寄存器 C .译码器 29.利用定时器555可以设计实现( )A .全加器B .多谐振荡器C .寄存器D .译码器 三、判断题1.8421BCD 码是二——十进制码。
( )2.与逻辑是至少一个条件具备事件就发生的逻辑 。
( )3.L 等于A 和B 的异或,其表达式是L=A+B 。
( )4.“同或”逻辑功能是两个输入变量A 、B 相同时,输出为1;A 、B 不同时,输出为0。
( ) 6.三态与非门的三个输出状态分别是高电平、低电平和接地状态。
( ) 7.OC 门实现“线与”时必须要加上拉电阻。
( ) 8.74LS 是TTL 低功耗肖特基系列产品。
( )9.实现两个一位二进制相加产生和数及进位数的电路称为全加器。
( )10.实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。
( ) 11.译码器的输入端是特定的输入信号,输出端是二进制代码。
( ) 13.基本RS 触发器具有“不定”问题。
( ) 14.JK 触发器有保持功能,但无翻转功能。
( ) 15.逻辑器件74161是集成寄存器。
( ) 16.计数器不能作为分频器。
( )17.对于TTL 门电路来说,如果输入端悬空即代表输入低电平。
( ) 18.ADC 是将数字信号转换成模拟信号的转换电路。
( )19.集成D/A 转换器中,集成度是描述其性能参数的重要指标之一。
( ) 20.D/A 转换器的位数越多,转换精度越高。
( )21.双积分型A/D 转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。
( ) 22.某CD 音乐的频率范围是0.02~20.0KHz ,A/D 转换进行采样时,则采样频率可选择50.7KHz 。
( )23.建立图形编辑文件时,保存的路径可以包含中文名。
( )24.相比FPGA ,CPLD 的单元数目多。
( )25.相比FPGA ,CPLD 的单元功能强。
( )四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。
(1)A D A ABD AB F +++=1),,,,,,,1513875410(),,,(2m D C B A F ∑=(2)C B AC C B A F +++=1),,,,,,,151********(),,,(2m D C B A F ∑=(二)SSI 逻辑电路的分析1.分析组合逻辑电路图,写出F 的逻辑函数表达式。
2.分析下图,试写出F 的表达式,并说明逻辑电路的功能。
(三)译码器的应用1.试用74LS138和门电路实现逻辑函数F = AB + AC + BC译码器的示意图和功能表达式如下:选通时,S 1=1,⎺S 2=⎺S 3=0;输出低电平有效。
2.下图为3线―8线译码器74LS138图中三个允许端S 1=1、2S =3S =0时, 译码器才能正常译码;输入端的输入代码顺序为A 2 A 1 A 0 ;输出端0Y ~7Y 输出低电平有效。
试用此二进制译码器和与非门实现函数)(C B A ABC Y ++=,要求画出连线图。
(四)触发器的应用1.触发器电路如下图所示,试根据图中CP 、A 的波形,对应画出输出端Q 的波形,并写出Q 的状态方程。
设触发器的初始状态均为0。
2.触发器电路如下图所示,试根据图中CP 、D 的波形,对应画出输出端Q 的波形,1& ≥1 1& A B F 1 F 2 F 3A 2 A 1 A 076543210Y Y Y Y Y Y Y Y 74LS138 1S 2S 3S1J>C11K “1” C Q CA 2 A 1 A 076543210Y Y Y Y Y Y Y Y74LS138 1S 2S 3S并写出Q 的状态方程。
设触发器的初始状态均为0。
(五)计数器的应用1.已知74LS161是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进制加法计数器,要求写出LD 的表达式;画出连线图。
2.已知74LS161是同步四位二进制加法计数器,其功能表如表所示。
试分析图电路为几进制计数器,要求(1)写出LD 的表达式;(2)指出进制数;(3)画出状态转换图。
(六)DA 转换器的应用十位的D/ A 电路如下图所示,当R f = 2R ,V REF = 5V ,若电路的输入数字量D 9 D 8 D 7 D 6D 5D 4D 3D 2D 1D 0时=0000110001,试求:输出电压为多少?74LS161的功能表 74LS161的功能表 1CD D ov MSB )()LSB (练习题参考答案一、填空题1.27 2.8 3.循环 一 4.与或运算 0、1 原变量、反变量; 5.导通 截止; 6.饱和 截止; 7.高阻 8.OC 上拉电阻 电源 9.多 10.2n ; 11.(低位)进位信号; 12. 当前输入状态 输出的原始状态13.S+ nQ R RS=0 14. 同步时序电路 异步时序电路 15.1;16.0.7(R1+2R2)C17.采样 保持 量化 编码 18. 6.7% 19.分辨率、转换误差 20.f s ≥2f imax 21.采样 22.量化 23.复杂可编程逻辑器件 24.波形编辑器 25..gdf26.被高层次电路设计调用 27.实体 28.STD 库 29.entity 30.Architecture 31.实体名32.B A AB +(同或)33.同或二、选择题1.D ; 2.B ; 4.A ;5. C ;6.C ; 7.C ; 8.C ; 9.A ; 10.C ;11.A ; 12.B ;13.B ;14.D ;15. A ;16. B ;17. B ;18. C ;19. B ;20. B ;21.B ;22.B ; 23.A ; 24.A ;25.C ; 26.C ; 27.C ; 28.A ; 29.B ; 三、判断题1. √2. ×3.×4.√5.√6. ×7.√8.√9. × 10.× 11.× 12.× 13.√ 14.× 15.× 16.×17.× 18.×19.×20.×21.√22.√23.×24.×25.√ 四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。