计算机组成原理2
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
计算机组成原理
一、单项选择题(本大题共20小题,每小题1分,共20分)
在每小题列出的备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。
1.[X]补=1.000……0,它代表的真值是( )。
A.-0
B.-1
C.+1
2.16. CPU响应中断的时间是( )。
A.一条指令结束;
B.外设提出中断;
C.取指周期结束。
3.存储字是指( )。
A.存放在一个存储单元中的二进制代码组合
B.存放在一个存储单元中的二进制代码个数
C.存储单元的集合。
4.下列说法中( )是正确的
A.指令周期等于机器周期;
B.指令周期大于机器周期;
C.指令周期是机器周期的两倍
5.计算机只懂机器语言,而人类熟悉高级语言,故人机通信必须借助( )。,
A.编译程序;
B.编辑程序;
C.连接程序;
D.载入程序。
6.补码10110110代表的是十进制负数( )。
A.-74
B.-54
C.-68
D.-48
7.设寄存器位数为8位,机器数采用补码形式(含一位符号位)。对应于十进制数-27,寄
器内容为( )。
A.27H
B.9DH
C.E5H。
8.堆栈指针SP的内容是( )。
A.栈顶单元内容
B.栈顶单元地址
C.栈底单元内容
D.栈底单元地址
9.单地址指令( )。
A.只能对单操作数进行加工处理
B.只能对双操作数进行加工处理
C.无处理双操作数的功能
D.既能对单操作数进行加工处理,也能在隐含约定另一操作数(或地址)时,对双操
作数进行运算
10.电子计算机的算术/逻辑单元、控制单元及存储器合称为( )。
A.CPU
B.ALU
C.主机;
D.UP
11.挂接在总线上的多个部件()。
A.只能分时向总线发送数据,并只能分时从总线接收数据
B.只能分时向总线发送数据,但可同时从总线接收数据
C.可同时向总线发送数据,并同时从总线接收数据
D.可同时向总线发送数据,但只能分时从总线接收数据
12.中断标志触发器用于( )。
A.向CPU发中断请求,
B.指示正有中断在进行;
C.开放或关闭中断系统。
13.在总线上,同一时刻( )。
A.只能有一个主设备控制总线传输操作
B.只能有一个从设备控制总线传输操作
C.只能有一个主设备和一个从设备控制总线传输操作
D.可以有多个主设备控制总线传输操作
14.采用DMA方式传送数据时,每传送一个数据要占用( )的时间。
A.一个指令周期;
B.一个机器周期;
C.一个存储周期。
15.冯·诺伊曼机工作方式的基本特点是( )。
A.多指令流单数据流;
B.按地址访问并顺序执行指令;
C.堆栈操作;
D.存储器按内容选择地址。
16.I/O与主机交换信息的方式中,中断方式的特点是( )。
A.CPU与设备串行工作,传送与主程序串行工作;
B.CPU与设备并行工作.传送与主程序串行工作;
C.CPU与设备并行工作,传送与主程序并行工作。
17.一个16K×32位的存储器,其地址线和数据线的总和是( )。
A.48
B.46
C.36
18.程序计数器的位数取决于( )。
A.存储器的容量;
B.机器字长;
C.指令字长。
19.计算机由算逻单元和控制单元合称为( )。
A.ALU;
B.UP
C.CPU;
D.CAD。
20.在下列Cache替换算法中,一般说来哪一种比较好( )。
A.随机法
B.先进先出法
C.后进先出法
D.近期最少使用法
二、填空题(每空1分,共20分)
1.半导体静态RAM,靠存储信息、半导体动态RAM靠
存储信息。
2.ALU属于_______电路,因此在运其过程中,其输入数据必须_______,欲获得运算
结果,必须在ALU的输出端设置_____。
3.主机与设备交换信息中,方式主机与设备是串行工作的,
方式和方式主机与设备是并行工作的,且方式主程序与信息传送是并行进行的。
4.完整的计算机系统应包括和。
5.存储器可分为主存和,程序必须存于内CPU才能执行其中的指令。
6.集中式总线控制可分为、和三种。其中响应时间员快,
对电路的故障最敏感。
7.通常控制器的设计可分为_______和_______两大类。
三、改错题(本题共5小题,每小题2分,共10分)
1. 在垂直型微指令中,n位的控制字段只能定义n种微操作。
2. 在常见的微机系统中,磁盘常采用通道方式与主存交换信息。
3. 对外设统一编址是指给每个外设设置一个地址码。
4. CPU只是计算机的控制器。
5. 按时序控制方式分,总线可分为串行总线和并行总线。
四、简答题(本大题共6小题,共40分)
1.画出计算机硬件基本组成框图,结合解题过程说明每功能部件的作用及它们之间的信
息流向。(6分)
2.什么是“程序访问的局部性”?存储系统中哪一级采用了程序访问的局部性原理?(6
分)
3.I/O的编址方式有几种?各有何特点? (6分)
4.CPU响应中断的条件是什么?CPU什么时候响应中断?(6分)
5.何谓多重中断?如何保证它的实现? (6分)
6.已知x=-0.1110,y=-0.1101,试用原码一位乘法求xy=?请给出规范的运算步骤,求出
乘积。(10分)
五、设计题(本大题共1小题,共10分)
(10分)用2K×8位的RAM芯片构成一个8KB的存储器。设CPU共有16根地址线,8根数据线,WR控制读写,所使用的译码器和门电路如下图所示,画出CPU与存储器连接图。要求:
(1)主存地址空间分配为最低8K。
(2)详细画出存储芯片的片选逻辑。