基于改进的 Booth 编码和 Wallace 树的乘法器优化设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于改进的 Booth 编码和 Wallace 树的乘法器优化设计石敏;王耿;易清明
【期刊名称】《计算机应用与软件》
【年(卷),期】2016(033)005
【摘要】According to the problem that multiplier can’t take into account both the path delay and layout area,we proposed a novel structure of 32 bit signed multiplier.Its characteristics are:the multiplier uses the improved Booth encoding to generate a partial product array ranging regularly,and the circuit it brought forth reduces the delay and area compared with traditional method;it employs the improved novel Wallace tree compressing structure which is the combination of 4 -2 compressor and 3 -2 compressor,and to compress 17 partial products into 2 ones only needs 10 XOR-delays,thus speeds up multiplication computation considerably.The whole design was verified on FPGA,and synthesised with SMIC 0.18 μm-based standard unit process.Synthesis results showed that the chip area was 0.1127 mm2 ,and the key path delay was 3.4
ns.Experimental results also showed that the improved multiplier reduced both the key path delay and the layout area.%针对当前乘法器设计难于兼顾路径延时和版图面积的问题,设计一种新型的32位有符号数乘法器结构。

其特点是:采用改进的 Booth 编码,生成排列规则的部分积阵列,所产生的电路相比于传统的方法减小了延时与面积;采用由改进的4-2压缩器和3-2压缩器相结合的新型 Wallace 树压缩结构,将17个部分积压缩为2个部分积只需经过10级异
或门延时,有效地提高了乘法运算的速度。

设计使用 FPGA 开发板进行测试,并采用基于 SMIC 0.18μm 的标准单元工艺进行综合,综合结果显示芯片面积为0.1127 mm2,关键路径延时为3.4 ns。

实验结果表明,改进后的乘法器既减少了关键路径延时,又缩小了版图面积。

【总页数】4页(P13-16)
【作者】石敏;王耿;易清明
【作者单位】暨南大学信息科学技术学院广东广州 510632;暨南大学信息科学技术学院广东广州 510632;暨南大学信息科学技术学院广东广州 510632
【正文语种】中文
【中图分类】TP332
【相关文献】
1.改进型booth华莱士树的低功耗、高速并行乘法器的设计 [J], 王定;余宁梅;张玉伦;宋连国
2.基于Radix-4Booth编码的乘法器优化设计 [J], 陈海民;李峥;谢铁顿
3.基于改进的BOOTH编码的高速32×32位并行乘法器设计 [J], 刘强;王荣生
4.一种基于改进基4 Booth算法和Wallace树结构的乘法器设计 [J], 吴美琪; 赵宏亮; 刘兴辉; 康大为; 李威
5.一种改进的基4-Booth编码流水线大数乘法器设计 [J], 周怡;李树国
因版权原因,仅展示原文概要,查看原文内容请购买。

相关文档
最新文档