数字电子技术(第三版)复习提纲2011
数字电子技术实验复习提纲.docx
数字电子技术实验复习提纲实验二TTL与非门的应用一、实验内容1.用与非门设计一个半加器。
2.用与非门设计一个三开关控制同一灯泡电路,要求三个开关能够独立控制灯泡的亮灭。
3.用一块74LS00和一块74LS20集成电路设计一个多数“1”鉴别电路。
二、思考题1.TTL门电路的闲置输入端应如何处理?悬空2.写出影响TTL与非门扇出系数的两个重要参数的概念。
(灌电流和拉电流)3.TTL集成电路与CMOS集成电路相互驱动时有何不足?如何解决?TTL驱动CMOS时,电平配合有问题。
解决:外接一个提拉电阻(2—6K)。
后面跟着的CMOS电路个数一般是没有限定的)CMOS驱动TTL,驱动电流将受到限制。
解决:1、使用COMS驱动器2、将几个功能相同的CMOS的电路并联使用。
既输入和输出都并联。
实验三CMOS与非门的应用一、实验内容1.用与非门设计一个同或门电路。
2,利用一块CD4011(与非门)设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后,用楼上开关熄灭电灯;或者在下楼前,用楼上开关打开电灯,下楼后,用楼下开关熄灭电灯。
二、思考题1.CMOS集成电路或门、或非门的闲置输入端如何处理?(接低电平)2.CMOS集成电路的电压传输特性有什么特点?3.CMOS集成与非门、与门的闲置输入端如何处理?4.与TTL集成电路与CMOS集成电路相互之间的驱动有哪些优缺点?集成电路按晶体管的性质分为TTL和CMOS两大类,TTL以速度见长,CMOS 以功耗低而著称,其中CMOS电路以其优良的特性成为目前应用最广泛的集成电路。
CMOS 是Complementary Metal Oxide Semiconductor (互补金属氧化物半导体)的缩写。
(PMOS管和NMOS管)共同构成的互补型MOS集成电路制造工艺,它的特点是低功耗。
由于CMOS中一对MOS组成的门电路在瞬间看,要么PMOS 导通,要么NMOS导通,要么都截至,比线性的三极管(BJT)效率要高得多,因此功耗很低。
数字电子技术复习提纲
第六章:
1、时序电路的特点; 2、时序电路的分析; 3、计数器的特点;用已知的集成计数器组成N进制计数器:如:74LS163、 74LS160。 4、寄存器的特点;用移位寄存器构成的环形计数器和扭环形计数器的特点。C和DAC性能优劣的主要标志;
2、ADC一般需通过采样、保持、量化和编码4个过程才能完成;
第四章: 1、组合电路的特点; 2、组合电路的分析; 3、组合电路的设计:用74LS138或74LS151设计组合电路。 4、常用的组合电路的工作原理及使用。 第五章: 1、R-SFF、DFF、J-KFF、TFF、T’FF的特性方程和相互转换; 2、不同触发方式的触发器的动作特点; 3、画波形。
第九章: 1、三种电路的特点及主要应用; 2、已知施密特触发器的电压传输曲线,如何计算VT+、VT-及ΔVT;已知输入 波形对应画出输出波形。 3、会画用555定时器构成的三种电路、各电路主要参数的估算。
3、转换依据:
n 1
v0 k (Di 2i ) i0
考试题型:
1、填空题:(26分) 2、判断题:(10分) 3、单项选择题:(10分) 4、分析、计算题:(11分) (1)分析用74LS161或74LS160组成的计数器。 (2)分析用74LS138或74LS153(74LS151)组成的组合电路 。 5、画波形:(19分) (1)求施密特触发器的主要参数,且画输出波形; (2)用DFF、J-KFF组成电路,写出驱动方程、状态方程和输出方程,且画出 各输出波形。 6、设计题:(24分) (1)用74LS138或74LS153(74LS151)设计组合电路; (2)用74LS161或74LS160设计N进制计数器。 (3)用555组成的单稳态电路或多谐振荡器,且估算电路的主要参数。
数字电子技术基础简明教程(第三版)全
三、二进制代码 编码: 用二进制数表示文字、符号等信息的过程。 二进制代码: 编码后的二进制数。
二-十进制代码:用二进制代码表示十个数字符号 0 ~ 9,又称为 BCD 码(Binary Coded Decimal )。 8421码 2421码 5211码
几种常见的BCD代码: 余 3 码 余 3 循环码
0100 1100 1101 1111 1110 1010
¾ 1.3.1 几种表示逻辑函数的方法 ¾ 1.3.2 几种表示方法之间的转换
基本概念
一、逻辑代数(布尔代数、开关代数)
逻辑: 事物因果关系的规律
逻辑函数: 逻辑自变量和逻辑结果的关系 Z = f ( A, B, C L)
逻辑变量取值:0、1 分别代表两种对立的状态
一种状态 高电平 真 是 有 … 1 0 另一状态 低电平 假 非 无 … 0 1
位权:16 i ( 2A. 7F )16 = 2 × 161 + 10 × 160 + 7 × 16−1 + 15 × 16−2
∑ 任意(N)进制数展开式的普遍形式: D = ki N i
ki — 第 i 位的系数 N i — 第 i 位的权
4. 几种常用进制数之间的转换 (1) 二-十转换: 将二进制数按位权展开后相加
257 ( 0 1 0 0 1 1 1 0 0 0 0 1. 0 0 0 1 1 0 )2 = ( 2 3 4 1 . 0 6 )8 (4) 八-二转换: 每位 8 进制数转换为相应 3 位二进制数
( 31. 47 )8 = ( 011 001 . 100 111 )2 ( 375. 64 )8 = ( 011 111 101. 110 100 )2
23 = 8 > 5 > 22 = 4
《数字电子技术》经典复习资料
《数字电子技术》经典复习资料标准化文件发布号:(9312-EUATWW-MWUB-WUNN-INNUL-DQQTY-《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD 、格雷码之间进行相互转换。
举例1:()10= ( )2= ( )16= ( )8421BCD 解:()10= ( )2= ( )16= ( )8421BCD 2.逻辑门电路: (1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
2)TTL 门电路典型高电平为 V ,典型低电平为 V 。
3)OC 门和OD 门具有线与功能。
4)三态门电路的特点、逻辑功能和应用。
高阻态、高电平、低电平。
5)门电路参数:噪声容限V NH 或V NL 、扇出系数N o 、平均传输时间t pd 。
要求:掌握八种逻辑门电路的逻辑功能;掌握OC 门和OD 门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。
举例2:画出下列电路的输出波形。
解:由逻辑图写出表达式为:C B A C B A Y ++=+=,则输出Y 见上。
3.基本逻辑运算的特点:与 运 算:见零为零,全1为1;或 运 算:见1为1,全零为零; 与非运算:见零为1,全1为零;或非运算:见1为零,全零为1; 异或运算:相异为1,相同为零;同或运算:相同为1,相异为零; 非 运 算:零 变 1, 1 变 零; 要求:熟练应用上述逻辑运算。
4. 数字电路逻辑功能的几种表示方法及相互转换。
①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。
②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。
④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。
数字电子技术复习提纲
数字电子技术复习提纲第一章1.能够将自然二进制数转换为十进制数;能够在十进制数和十六进制数之间转换;它可以将二进制数转换为十六进制数。
可实现8421BCD码与十进制数的转换。
2、能够用补码形式表示二进制的负数。
第二章1、能够利用逻辑代数法变换和化简逻辑函数(包括使用代入定理、反演定理和对偶定理)。
能把逻辑代数转换成最小项“与或”表达式和化简为最简“与或”表达式,也能够把“与或”表达式转换为“与非”表达式。
2.可以使用卡诺图简化逻辑代数。
3、掌握逻辑函数约束项的表示方式,能够利用约束项化简逻辑函数。
第三章1、熟悉各种基本门电路的逻辑关系(or、or或not、and和not非、异或、同或等)。
2、3、4、掌握三态门的功能,掌握oc门的作用。
理解一般的门电路输出端不能并接的原因。
能够正确地处理门电路不使用的输入端。
第四章1、能够对组合逻辑电路进行分析。
一2、能够根据实际问题设计组合逻辑电路(利用通用门ssi电路和三态门等)。
3.掌握编码器的功能,能够分析电路是否属于编码器。
4.掌握解码器的功能,能够使用解码器(MSI)生成逻辑功能并设计逻辑电路。
5、掌握数据选择器的功能,能够利用数据选择器(msi)产生逻辑函数并设计逻辑电路。
6.掌握数据比较器的功能,能够用SSI通用设备设计简单的数据比较器。
7、掌握全加器的功能,能够用通用门电路设计全加器。
8、了解组合门电路使用中的冒险竞争现象。
第五章1、熟悉基本RS、同步RS、主从RS、边缘触发器JK、t、t'd触发器的功能和功能表。
2、3、在已知输入波形的条件下,能画出以上触发器的输出波形。
能够把jk触发器改接成t、t’、d触发器和能够把d触发触发器更改为t触发器。
4、可以绘制上述触发器的状态转换图。
第六章1.能够分析同步时序逻辑电路(列出三个方程、写出状态表和状态图,绘制波形图并解释功能,分析是否有自启动能力)。
2、了解寄存器存储原理和寄存器功能表。
23.能够使用74160和74161设计各种二进制计数器和每个计数器种预置起始数值的计数器,亦能分析由这两种集成块组成的计数器的计数规律。
数字电子技术复习资料
数字电子技术复习资料数字电子技术复习资料数字电子技术是现代电子技术中的重要分支,它以数字信号的处理和传输为核心,广泛应用于计算机、通信、控制等领域。
本文将为大家提供一份数字电子技术的复习资料,希望能够帮助大家系统地回顾和巩固相关知识。
一、数字电路基础知识数字电路是数字电子技术的基础,了解数字电路的基本概念和特点对于深入理解数字电子技术至关重要。
1. 逻辑门:逻辑门是数字电路的基本构建单元,常见的逻辑门包括与门、或门、非门等。
它们通过逻辑运算实现不同的功能,如与门实现与运算,或门实现或运算。
2. 布尔代数:布尔代数是描述逻辑运算的数学工具,它通过与、或、非等逻辑运算符号表示逻辑关系。
深入理解布尔代数的基本原理和运算规则,对于设计和分析数字电路至关重要。
3. 真值表:真值表是逻辑函数的一种表示形式,它列出了逻辑函数在不同输入组合下的输出值。
通过真值表可以直观地了解逻辑函数的逻辑关系。
二、组合逻辑电路组合逻辑电路是一种由逻辑门构成的数字电路,它的输出仅依赖于当前的输入。
了解组合逻辑电路的基本原理和设计方法,对于理解和设计复杂的数字电路至关重要。
1. 真值表和逻辑函数:通过真值表可以得到逻辑函数的表达式,通过逻辑函数可以设计出对应的组合逻辑电路。
2. 卡诺图:卡诺图是一种用于简化逻辑函数的工具,通过画出逻辑函数的卡诺图,可以直观地找出逻辑函数的最简表达式。
3. 编码器和解码器:编码器和解码器是常用的组合逻辑电路。
编码器将多个输入信号转换为较少的输出信号,解码器则将较少的输入信号转换为多个输出信号。
三、时序逻辑电路时序逻辑电路是一种在组合逻辑电路的基础上加入了时钟信号的数字电路,它的输出不仅依赖于当前的输入,还依赖于过去的输入。
了解时序逻辑电路的基本原理和设计方法,对于理解和设计时序电路至关重要。
1. 触发器:触发器是时序逻辑电路的基本构建单元,它可以存储和传输信息。
常见的触发器包括RS触发器、D触发器、JK触发器等。
数字电子技术笔试复习提纲
期末考试复习要点
1.二进制转化为十进制,十六进制转化为二进制,十进制的8421BCD码表示;
2.任意无符号十进制数的二进制表示方法;
3.逻辑函数最小项表示方法;
4.求函数的反函数(注意括号的范围);
5.基本逻辑门的涵义(与非、或非、同或、异或);
6.模拟信号和数字信号的区别
7.公式法化简函数(反演法等,公式B
A
AB
+,B
+);
A+
=
=
B
A
A
A+
8.卡诺图化简;
9.触发器的分类(按功能分,按电路结构分);
10.数字电路的分类(组合逻辑、时序逻辑);
11.触发器的概念;
12.几种触发器的特性方程和特点(JK触发器的应用,要使输入和输出相反,JK
的取值;D触发器的特点);
13.存储器的容量计算和扩展方法(地址、数据线);
14.组合逻辑和时序逻辑的代表性器件(计时器、加法器、寄存器、RAM);
15.常见数字逻辑芯片的名称和功能;
16.触发器之间的转换(D触发器构成T触发器、JK构成T 的电路结构);
17.移位寄存器的含义(8位二进制经过一次移位后的结果);
18.模数和数模转换的计算方法;
19.555定时器一般可以构成几种类型的电路,各种类型的电路有什么用途。
20.触发器之间的转换
21.任意进制计数器的设计(同步和异步)
22.组合逻辑电路的设计。
数字电子技术基础复习提纲
数字电子技术基础复习提纲数字逻辑基础电子电路中信号分为模拟信号和数字信号两大类。
模拟信号是在时间和幅值上都连续变 化的信号,如(a )图所示,例如温度、压力、磁场、电场等物理量。
数字信号是在时间和 幅值上都离散的信号,如(b )图所示。
数字电路中,电子器件处于开关状态,输出电压只有高、低两种状态,分别用 1 和 0 两个数 码来表示。
数字信号的 1 和 0 不是数量的含义,而只是状态的含义,所以电路工作时只要可靠地区分 1 和 0 两种状态就可以了。
因此,数字电路便于集成化、系列化生产。
它具有使用方便,可靠 性高,价格低廉等优点。
数字电路的研究可以分为两种,一种是对已有电路分析其逻辑功能,叫做逻辑分析;另一种 是按逻辑功能要求设计出满足逻辑功能的电路称为逻辑设计。
数制与二进制码十进制在十进制数中,每一位有 0~9 十个数码,计数的基数是 10。
超过 9 的数必须用高位数表 示,低位和相邻高位之间的进位关系是“逢十进一”,故称为十进制。
例如2 1 0 -1 132.5=1×10 +3×10 +2×10 +5×103 2 1 0 10 、10 、10 、10 称为十进制的权。
各数位的权是 10 的幂。
有了基数和位权的概念,对于任一个十进制数 N 按其位权值展开均可表示为:a n-110n-1+a n-210 +…+a 10+a 10 +a 10 +a 10 +…+a 10 n-2 0 -1 -2 -m = a i 10i (N)10 = 1 0 -1 -2 -m任意一个十进制数 N 可展开为:二进制二进制数中,每位仅有 0 和 1 两个可能的数码,所以计数的基数为 2,低位和相邻高位之间 的进位关系是“逢二进一”,故称为二进制。
任意一个二进制数 D ,可按位展开表示为(D ) = ∑ k 2 i2 i3 2 1 0 -1 -2 二进制数(1101.01) =1×2 +1×2 +0×2 +1×2 +0×2 +1×2 2其对应的十进制数等于(13.25)10计算机中还用到八进制、十六进制,其各位的权分别是 8 或 10 的 n 次幂。
《数字电子技术》复习大纲H
《数字电子技术B》课程复习大纲第一章与第二章数字逻辑概论与逻辑代数(约10-15 %)1、正确理解二进制、十进制、十六进制、8421BCD码的概念, 并掌握其相互转换方法;2、理解逻辑变量与逻辑函数的概念, 掌握与、或、非、与非、或非、异或、与或非等七种基本与常用逻辑运算及其相互转换方法,初步掌握逻辑问题的描述方法。
3、基本掌握逻辑代数的基本公式、3个特殊定理和4个常用公式; 掌握逻辑函数的五种表示方法(真值表、逻辑函数表达式、卡诺图、逻辑图与波形图)及相互转换。
4、熟练掌握逻辑函数的卡诺图化简方法和简单的代数化简法。
第三章逻辑门电路(约5-10%)1、了解COMS和TTL反相、与非、或非逻辑门电路的工作原理以及反相器的电压传输特性。
2、理解COMS和TTL反相器(与非门)的输入和输出特性。
3、掌握传输门、三态门、漏极和集电极开路门的逻辑符号与工作特点。
4、正确理解CMOS和TTL集成门电路电源电压、高电平、低电平、正负逻辑、U IL、U IH、U OL、U OH、I OL、I OH等概念。
5、了解CMOS和TTL集成门电路性能比较。
第四章组合逻辑电路(约30%)1、掌握组合逻辑电路在电路结构和逻辑功能上的特点以及分析方法和基本设计方法。
2、掌握常用组合逻辑器件(编码器、译码器、数据选择器、全加器)的特点、逻辑功能,正确理解这些逻辑器件上附加控制端(如使能端、选通输入端、片选端及禁止端等)的功能。
3、能根据器件的功能表正确合理地运用这些控制端,最大限度地发挥所用器件的潜力,设计出其他逻辑功能的组合电路。
重点掌握运用译码器和选择器实现组合逻辑函数的方法。
第五章锁存器与触发器(约10-15%)1、掌握RS触发器(锁存器)、JK触发器D触发器以及T触发器的工作原理和特性;掌握这4种触发器逻辑功能的几种描述方法:功能表、特性方程、状态转换图、工作波形图;熟悉不同逻辑功能触发器之间的转换方法。
2、理解触发器的不同的触发方式及其表示方法3、理解现态Q n与次态Q n+1区别,以及触发器存储信号的基本原理。
考试宝典
六.D/A及A/D
1.D/A基本概念,输出表达式 2.A/D基本概念,并联比较型,逐次渐近型,双 积分型A/D转换过程
EX1:分别用代数法和卡诺图法化简 函数:
F D AB BC AC ABC ABC D ABC D
二.基本逻辑门电路
1.二极管与门、或门 2.三极管非门 3.TTL与非门 4.OC门 5.三态门 6其它门,如异或门、与或非门
三.组合逻辑电路
1.分析方法 2.设计方法 3.编码器:二进制编码器、二-十进制编码器、 优先编 码器 4.译码器:二进制译码器(74LS138)表达式、字符显 示译码器(7448)应用 5.比较器:一位比较器、四位比较器(74LS85)应用 6.加法器:半加器、全加器表达式,74LS283应用 7.数据选择器:表达式,74LS153、74LS151、 CC4512应用
EX2:用二输入与非门实现 Y=(A⊕B)+C EX3:用数据选择器实现函数 L(A,B,C)=∑m(0,3,4,5)
EX4:分析图示电路是几进制计数器; 画出用反馈归零法实现同样进制的电路。
EX5:电路如图,R1=R2=71.5 KΩ , C=0.01µF,D为理想二极管。画出UC和 UO波形,计算UO的周期。
数字电子技术复习提纲
一. 数字逻辑基础
1.二-十-十六进制数互换 2.自然二进制码、8421BCD码、余三码、格雷 码编排规律 3.逻辑问题的四种描述方法:真值表、逻辑图、 逻辑函数式、卡诺图,四种描述方法之间互换 4.基本定理和常用定理 5.三个规则:代入、反演、对偶 6.JK、D 、 RS 、 T 、 T′触发器的功能描述 2.时序逻辑电路的分析方法 3.同步时序逻辑电路的设计 4.寄存器及移位寄存器:74LS194应用 5.计数器及集成计数器: 74LS160,161,290,390应用;熟练掌握反馈 归零法和反馈置数法
数字电子技术基础全套课件提纲资料
阈值电压VTH
电 流 传 输 特 性
T2截止
CMOS反相器 在使用时应尽 量避免长期工 作在BC段。
T1截止
三、输入端噪声容限
在保证输出高、低电 平基本不变的条件下,输入 电平的允许波动范围称为 输入端噪声容限。
输入高电平时噪声容限:
VNH VOH(min)VIH(min)
输入低电平时噪声容限:
N
N
P
两个N区 SiO2绝缘层
栅极
D G
S
N沟道增强型
漏极 源极
vGS=0时
vGS vDS
iD=0
S GD
N
N
D、S间 相当于两 个背靠背 的PN结
P
S
D
不论D、S间有无
电压,均无法导通,
B
不能导电。
vGS>0时
源极与 衬底接 在一起
VGS VDS S GD
N
N
P N沟道
VGS(th)称为阈值电压(开启电压)
T2 NMOS管
vI=0
VDD
导通
TP
vI
vO
TN vo=“1”
截止
vI=1
VDD
截止
T1
vI
vO vo=“0”
T2
导通
静态下,无论vI是高电平还是低电平,T1、T2总有 一个截止,因此CMOS反相器的静态功耗极小。
二、电压传输特性和电流传输特性
T1导通T2截止
电
压
传
T1T2同时导通
输
特
性
T2导通T1截止
Y
Y=A·B
0
0
A
0
B
Y
1
数字电子技术基础简明教程第三版
注意
置 0 端 RD 和置 1 端 SD 低电平有效。
禁用 RD = SD = 0。
称约束条件
EXIT
[例] 设下图中触发器初始状态为 0,试相应输入波形 画出 Q 和 Q 旳波波形形。分析举例
RD R
Q RD
SD S
Q SD
保持 置 0保持置 1 初态为 0,故保持为 0。
解:
Q
Q
EXIT
(二)基本 RS 触发器旳两种形式
EXIT
一、基本 RS 触发器 Basic Flip - Flop
(一)由与非门互正构补常输工成出 作旳端时基,, 本 RS 触发器
1. 电路构它造们及旳逻输辑出符号 状态相反。
Q
Q
Q
Q
低电平有效
SR
G1
G2
SD
RD
SD 信号输入端 RD
置1端,也 置0端,也 称置位端。 称复位端。 S 即 Set R 即 Reset
触 CP 上升沿(或下降沿)时刻翻转。
发
这种触发方式称为边沿触发式。
器
EXIT
主从触发器和边沿触发器有何异同?
相
只能在 CP 边沿时刻翻转,所以都克服了
同
处 空翻,可靠性和抗干扰能力强,应用范围广。
电路构造和工作原理不同,所以电路功能 相 不同。为确保电路正常工作,要求主从 JK 触 异 处 发器旳 J 和 K 信号在 CP = 1 期间保持不变;而
Q
Q
Q
Q
1S C1 1R
1D C1
CP D CP
同步 D 触发器功能表
D
CP D Qn+1 ❖ 阐
明
称为 D 功能
精品文档-数字电子技术(第三版)(江晓安)-第3章
则该项中的“反”因子为多余变量,可消去。
_
_
例 11 F B AB A B CD
解
_
原式 B AB
( B 为单因子 项)
(吸收定律2)
_
B A
(吸收定律3)
布尔代数与逻辑函数化简
_
_
例 12 F AC ABC D(E F)
_
解 令AC G
,则
F G GBD(E F )
_
G AC
__
__
__
例 10 F ABC D ABC D ABCD ABC D ABC D,
___
其中 ABC D
使用。
与其余四项均是相邻关系,可以重复
解
___
__
__
___
__
__
ABC D ABC D BC D ABC D ABC D AC D
___
__
__
___ _ ___
___
ABC D ABC D AB D ABC D ABC D ABC
布尔代数与逻辑函数化简
_
_
例 8 F ABC ABC
_
解 令 BC G,则
_
F AG AG A
布尔代数与逻辑函数化简
___ _ _
__
_
例 9 F ABC ABC ABC ABC
解
__
__
原式 AC AC C
利用等幂律,一项可以重复用几次。
布尔代数与逻辑函数化简
___ _ ___
布尔代数与逻辑函数化简
3.1.3 基本公式应用 1. 证明等式
_
_ __
例 3 用公式证明AB AB AB AB
《数字电子技术》经典复习资料
《数字电子技术》复习一、主要知识点总结和要求1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD 、格雷码之间进行相互转换。
举例1:(37.25)10= ( )2= ( )16= ( )8421BCD 解:(37.25)10= ( 100101.01 )2= ( 25.4 )16= ( 00110111.00100101 )8421BCD 2.逻辑门电路: (1)基本概念1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
2)TTL 门电路典型高电平为3.6 V ,典型低电平为0.3 V 。
3)OC 门和OD 门具有线与功能。
4)三态门电路的特点、逻辑功能和应用。
高阻态、高电平、低电平。
5)门电路参数:噪声容限V NH 或V NL 、扇出系数N o 、平均传输时间t pd 。
要求:掌握八种逻辑门电路的逻辑功能;掌握OC 门和OD 门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。
举例2:画出下列电路的输出波形。
解:由逻辑图写出表达式为:C B A C B A Y ++=+=,则输出Y 见上。
3.基本逻辑运算的特点:与 运 算:见零为零,全1为1;或 运 算:见1为1,全零为零; 与非运算:见零为1,全1为零;或非运算:见1为零,全零为1; 异或运算:相异为1,相同为零;同或运算:相同为1,相异为零;非 运 算:零 变 1, 1 变 零; 要求:熟练应用上述逻辑运算。
4. 数字电路逻辑功能的几种表示方法及相互转换。
①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。
②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。
④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。
⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。
数字电子技术复习大纲
《数字电子技术基础》课程复习大纲一.考试说明《数字电子技术基础》是一门理论性和实践性都很强的技术基础课。
理论课考试形式为闭卷考试,试卷满分为100分,期末考试成绩占本课程总成绩70%,平时成绩占30%(课堂考勤及作业20%,实验占10%)。
考卷题型为填空题16分;选择题15分;是非题15分;逻辑函数化解题12分;作图题12分;分析题14分;设计题16分。
二.考试内容和基本要求第一章数字逻辑基础考试要求掌握逻辑代数的基本定律、公式及运算规则;掌握逻辑问题的描述与化简;理解逻辑函数的真值表、表达式、卡诺图、逻辑图等表示的一致性;熟悉数制与码制。
考试内容(一)数制与码制(二)逻辑函数1.基本逻辑运算2.逻辑函数与逻辑问题的描述(三)逻辑代数的基本定律(四)逻辑函数的代数变换与化简(五)逻辑函数的卡诺图法化简第二章逻辑门电路考试要求:了解TTL逻辑门电路的工作原理和技术参数;了解MOS门电路的工作原理;理解逻辑门电路使用中的实际问题。
考试内容(一)二极管、三极管的开关特性(二)基本逻辑电路(分立元件门电路)(三)TTL逻辑门电路(四)CMOS逻辑门电路第三章组合逻辑电路考试要求:掌握逻辑电路的分析和设计的一般方法和中规模集成电路实现逻辑函数的方法;熟悉编码器和译码器(显示译码器)、数据选择器、数值比较器、加法器的分析与设计要点。
考试内容(一)组合逻辑电路的分析和设计的一般方法。
(二)编码器和译码器、显示译码器(三)数据选择器(四)数据比较器和加法器(五)中规模集成电路实现逻辑函数的方法第四章触发器考试要求:掌握基本RS触发器、同步触发器、边沿触发器的真值表、工作特性及其转换。
考试内容:(一)触发器基本概念(二)触发器触发方式(三)JK触发器(四)D触发器(五)T触发器和T’触发器(六)边沿触发器之间的转换第五章时序逻辑电路考试要求:掌握时序逻辑电路分析设计的一般方法;掌握计数器、寄存器的工作原理。
考试内容(一)时序逻辑电路分析与设计1.状态图、状态表及时序波形2.同步时序逻辑电路分析与设计(二)计数器1.计数器的特点2.二进制计数器及十进制计数器的计数规律、典型集成计数器3.用中规模集成计数器构成N进制计数器的方法。
《数字电子技术》复习资料
《数字电子技术》复习资料第一部分说明一、课程的性质和作用数字电子技术是自动化专业、电子信息专业、以及其它电类专业的一门重要专业基础课,是自动化专业的必修课程。
本课程主要介绍半导体逻辑器件的性能和组成结构、数字逻辑电路分析和设计以及大规模可编程逻辑器件的应用,是进入专业学习的入门课程。
其作用就是使学生获得数字电子技术必备的基本理论知识,掌握数字电路的基本分析设计方法。
本课程的任务就是培养学生针对计算机科学,控制科学、电子信息及工程专业领域内,面对数字信号,初步具备分析与解决问题的能力,掌握各种规模集成电路的使用及各种数字系统的构成和基本工作原理,为学习后续课程及从事实际工作奠定坚实的基础。
二、课程的任务与基本要求本课程的任务是针对数字逻辑信号,在掌握数字逻辑信号的处理和基本逻辑器件的原理和组成结构的基础上,对逻辑电路进行分析和设计。
通过数字电子技术的学习,应达到如下基本要求:1、了解二值数字逻辑、逻辑电平、脉冲波形、数制及编码等概念,掌握几种数制的转换规律,能正确运用二进制数表达十进制数。
掌握与、或、非及其组合逻辑门电路的工作原理,各触发器的逻辑功能及使用方法,能正确运用逻辑器件。
2、了解逻辑函数的几种表达方法与逻辑函数的化简,掌握组合逻辑电路的分析与设计。
了解常用组合逻辑功能器件的基本原理与使用方法,能正确运用常用组合逻辑功能器件。
3、掌握时序逻辑电路的分析与设计,了解常用时序逻辑器件的基本原理与使用方法,能正确运用常用时序逻辑器件。
4、了解半导体存储器和可编程逻辑器件的基本结构与基本原理,掌握它们的功能及使用方法与功能扩展,能正确运用半导体存储器和可编程逻辑器件。
5、了解常用脉冲波形产生与整形电路的结构及原理,掌握施密特触发器及555时基电路的功能与应用,能正确运用于实际电路或控制之中。
6、了解D/A、A/D转换的基本原理,掌握常用D/A、A/D芯片的使用方法,能正确运用于相应的转换电路之中。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术复习提纲2011
1逻辑代数基础
1)数制:十进制数、二进制数、八进制数和十六进制数及其相互转换
2)码制:二进制码和BCD码(二——十进制)
(1)二进制码:自然二进制码和格雷码(Gray码)
(2)BCD码(二——十进制):8421BCD、余三码、余三循环码
(3)代码间转换要注意是否是同一体系,不同体系间存在权值变换。
3)逻辑代数的三种基本运算:
与、或、非的含义、真值表和逻辑符号(两种标准)
4)逻辑代数的基本公式和常用公式:
5)逻辑代数的基本定理:(内容、运用)
6)逻辑函数的公式化简法:(与或、与非-与非)
7)逻辑函数的表示方法:
(1)最小项和最大项的定义和数量:n变量的逻辑函数最多有个最小项,每个最小项有n个相邻最小项
(2)用最小项和最大项表示逻辑函数
8)逻辑函数的卡诺图表示法和化简法:
(1)卡诺图:标准样式和相邻关系:
(3)用卡诺图表示逻辑函数:
(4)用卡诺图化简逻辑函数:(与或式、或与式,包括无关项)
2 门电路(注意TTL门与CMOS门的区别)
1)输入端电平认定
2)无用输入端处理
3)输出端并接可行性与等效逻辑关系
3 组合逻辑电路
1)组合逻辑电路的分析方法
2)组合逻辑电路的设计方法
3)常用组合逻辑电路
(1)编码器和译码器
(2)数据选择器
(3)加法器和数值比较器
4 触发器
1)结构类型和功能类型
2)特性真值表和特性方程
3)符号、有效电平和触发边沿
4)输出和状态波形图
5 时序逻辑电路
1)时序逻辑电路的分析方法
(1)驱动方程、状态方程、输出方程
(2)状态转换表、状态转换图、时序图
(3)自启动判定
2)常用时序逻辑电路
(1)寄存器和移位寄存器
(2)计数器(二进制、十进制、任意进制;同步、异步)
(3)序列信号发生器
3)时序逻辑电路的设计方法
(1)基于触发器的时序逻辑电路的设计(包括自启动)
(2)基于中规模计数器的时序逻辑电路的设计(任意进制计数器设计)
6 脉冲波形的产生与整形
(1)施密特触发器、单稳态触发器和多谐振荡器的工作原理及特点
(2)555定时器原理、构成各种功能电路与相关计算
7 半导体存储器
(1)ROM和RAM的容量表示(地址线和字数,位线和位数)
(2)容量扩展(字扩展、位扩展)
(3)用ROM实现逻辑函数
8 A/D和D/A转换器
(1)DAC 数模对应关系
(2)ADC 转换时间
9附录
1)格雷码
格雷码又称为循环码。
格雷码的编码规则是使任何两个相邻代码只有一个二进制位的状态不同,其于三个二进制位必须有相同状态。
2)门电路引脚电平
(1)CMOS门输入端使用
•输入端不允许悬空
•输入端(经电阻或直接)接地,相当于输入低电平
•输入端(经电阻或直接)接低电平,相当于输入低电平
•输入端(经电阻或直接)接正电源,相当于输入高电平
•输入端(经电阻或直接)接高电平,相当于输入高电平
(2)TTL门输入端使用
•输入端经小电阻或直接接地,相当于输入低电平
•输入端经小电阻或直接接低电平,相当于输入低电平
•输入端经大电阻接地或接低电平,相当于输入高电平
•输入端悬空,相当于输入高电平
•输入端(经电阻或直接)接高电平,相当于输入高电平
•输入端(经电阻或直接)接正电源,相当于输入高电平
3)触发器各种类型
(1)或非门构成的SR锁存器(又称基本RS触发器)
与非门构成的SR锁存器
(2) 电平触发的触发器高电平有效(如果CLK端带圈则低电平有效)
(3) 脉冲触发的触发器(又称主从触发器)
Q端在时钟下降沿产生输出(如果CLK端带圈则上升沿产生输出)
(4) 边沿触发的触发器上升沿触发(如果CLK带圈则下降沿触发)
4)M进制计数器设计的置数(置零)控制端
(1)利用同步控制端置数(置零),产生置数(置零)信号的状态计入循环状态数
(2)利用异步控制端置数(置零),产生置数(置零)信号的状态不计入循环状态数。