s3c2440时钟与电源管理笔记

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

s3c2440时钟与电源管理笔记
一、总述S3c2440 时钟电源管理模块分为三个部分:时钟,电源,USB 控制。

时钟控制逻辑可以提供s3c2440 所需要的三种时钟:FCLK for CPU, HCLK forthe AHB 总线设备, and PCLK for the APB 总线设备。

S3c2440 有两个锁相环:一个可以为FCLK,
HCLK,PCLK 提供时钟;另一个可以为USB 模块提供48MHZ 的总线时钟。

时钟控制逻辑也可以在不使用锁相环的情况下产生低频时钟,并能通过软件选
择是否为外围设备提供时钟。

S3c2440 的电源管理模块可以激活四种状态:标准,慢速,空闲,睡眠模式。

标准模式;该模块为CPU 和所有外围设备提供时钟。

低速模式:该模式锁相环关闭,直接用外部时钟(外接晶振的振荡器提供的
或者外部标准时钟)做为FCLK 使用。

空闲模式:只有CPU 内核不工作,外围设备提供时钟。

睡眠模式:内部电源关闭。

可以通过外部中断EINT0-15 或者RTC 的警报中
断唤醒。

二、时钟体系结构
1 主时钟源来自一个外部晶振或者外部标准时钟时钟。

时钟发生器包括一个
连接到晶振的振荡器和两个锁相环。

2 下图标表示模式控制管脚的组合状态和时钟源选择的关系,在复位信号nRESET 的上升沿
给定OM3 and OM2 的管脚状态后内部(我理解的是硬件)会自动锁存。

相关文档
最新文档