浮点开方运算单元的电路设计
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
浮点开方运算单元的电路设计
夏宏;李笑盈;王攻本
【期刊名称】《计算机工程与应用》
【年(卷),期】2001(037)011
【摘要】文章提出了一种基于逐位循环开方算法,"四位一开方”的浮点开方运算单元的电路设计方案,使限制周期时间的循环迭代部分的门级数降低到14级.按14级门延时为周期时间计算,完成一个IEEE单、双精度浮点数的开方运算分别需要15和29周期.同时,文章对目前开方运算所采用的两类主要的算法-逐位循环开方算法和牛顿-莱福森迭代开方算法进行了描述,其中包括数的冗余表示等内容.
【总页数】4页(P39-41,87)
【作者】夏宏;李笑盈;王攻本
【作者单位】北京科技大学信息工程学院;北京科技大学信息工程学院;北京大学分校
【正文语种】中文
【中图分类】TP301.6
【相关文献】
1.形式化验证在处理器浮点运算单元中的应用 [J], 朱峰;鲁征浩;朱青
2.一种单精度浮点倒数开方运算的硬件实现 [J], 焦永
3.基于OpenSPARC T1的浮点运算单元微架构的研究 [J], 张若愚;谢龙
4.浮点整数混合运算单元验证平台的实现 [J], 戴程;李涛;何星宏
5.面向高精度随机计算单元的加法运算电路与MAX运算电路设计 [J], 周游;李杰;贺光辉
因版权原因,仅展示原文概要,查看原文内容请购买。