数电期末试卷及答案(共4套)汇编

合集下载

数电期末考试试题及答案

数电期末考试试题及答案

数电期末考试试题及答案

一、选择题(每题2分,共20分)

1. 在数字电路中,最基本的逻辑运算是以下哪三种?

A. 与、或、非

B. 与、异或、同或

C. 与、或、异或

D. 与、同或、非

答案:A

2. 下列哪个不是组合逻辑电路的特点?

A. 有记忆功能

B. 输出只依赖于当前输入

C. 结构简单

D. 响应速度快

答案:A

3. 触发器的主要用途是什么?

A. 存储信息

B. 放大信号

C. 转换信号

D. 滤波

答案:A

4. 以下哪个不是数字电路的优点?

A. 抗干扰能力强

B. 可靠性高

C. 集成度高

D. 功耗大

答案:D

5. 一个4位二进制计数器的最大计数范围是多少?

A. 8

B. 16

C. 32

D. 64

答案:B

6. 以下哪个是同步时序逻辑电路的特点?

A. 电路中存在多个时钟信号

B. 电路中的触发器是异步的

C. 电路中的触发器是同步的

D. 电路中的触发器是无关紧要的

答案:C

7. 一个D触发器的输出Q与输入D的关系是?

A. Q = D

B. Q = ¬ D

C. Q = D + ¬ D

D. Q = D * ¬ D

答案:A

8. 以下哪个是数字电路设计中常用的优化方法?

A. 增加冗余

B. 减少冗余

C. 增加噪声

D. 减少噪声

答案:B

9. 布尔代数的基本运算有哪些?

A. 与、或、非

B. 加、减、乘

C. 同或、异或、非

D. 乘、除、模

答案:A

10. 以下哪个是数字电路中常用的存储元件?

A. 电容

B. 电感

C. 电阻

D. 二极管

答案:A

二、简答题(每题10分,共30分)

1. 简述数字电路与模拟电路的区别。

答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。

中南大学数电考题全四套(含答案)

中南大学数电考题全四套(含答案)

中南大学信息院《数字电子技术基础》

期终考试试题(110分钟)(第一套)

一、填空题:(每空1分,共15分)

1.逻辑函数Y=AB+C的两种标准形式分别为

()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)

1.1.将逻辑函数P=AB+AC写成与或非型表达式,并用集电极开路门来实现。2.2.图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。图中所用器件是8选1数据选择器74LS151。

(10分)

四、设计一位十进制数的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。

(15分)

五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

数电复习资料(含答案)期末考试

数电复习资料(含答案)期末考试

数电

第一章

一、选择题

1.以下代码中为无权码的为。

A. 8421BCD码

B. 5421BCD码C。余三码D.格雷码

2.以下代码中为恒权码的为。

A.8421BCD码B。5421BCD码C。余三码D。格雷码

3.一位十六进制数可以用位二进制数来表示。A.1B。2C.4D. 16

4.十进制数25用8421BCD码表示为。A.10 101 B.0010 0101 C。100101 D。10101

5.在一个8位的存储单元中,能够存储的最大无符号整数是。

A。(256)10 B.(127)10 C。(FF)16 D.(255)10

6.与十进制数(53。5)10等值的数或代码为。

A。(0101 0011.0101)8421BCD B.(35。8)16C.(110101.1)2D。(65。4)8

7.矩形脉冲信号的参数有。A。周期B。占空比C。脉宽 D.扫描期

8.与八进制数(47.3)8等值的数为:

A. (100111.011)2

B.(27.6)16

C.(27.3 )16D。(100111.11)2

9。常用的B C D码有。A。奇偶校验码 B.格雷码 C.8421码D。余三码

10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B。通用性强 C.保密性好 D.抗干扰能力强

二、判断题(正确打√,错误的打×)

1。方波的占空比为0.5。( )2。8421码1001比0001大.()

3。数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()

4.格雷码具有任何相邻码只有一位码元不同的特性.()

5.八进制数(18)8比十进制数(18)10小。()

数电期末试卷及答案

数电期末试卷及答案

第1页(共8页) 第2页(共8页)

《数字电路》试卷

姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二

三 四(1) 四(2)

四(3) 四(4) 总 分 得 分

一、填空题(每空1分,共20分)

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147 ),作为8421BCD 码时,

它相当于十进制数( 93 ).

2。三态门电路的输出有高电平、低电平和(高电阻 )3种状态。

3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( 高)电平。

5。 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。 6。 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V,其输出高电平为( 3.6 )V ,输出低电平为(0.35 )V , CMOS 电路的电源电压为( 3-18 ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出

01234567Y Y Y Y Y Y Y Y 应为( 10111111).

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有( 16)根数据读出线。

数字电子技术基础试题及答案精选范文

数字电子技术基础试题及答案精选范文

数字电子技术基础期末考试试卷

一、填空题

1.时序逻辑电路一般由和两分组成。

2.十进制数(56) 10转换为二进制数为和十六进制数为

3.串行进位加法器的缺点是 ,想速度高时应采用加法器。

4.多谐振荡器是一种波形电路,它没有稳态,只有两个:

5.用6个D触发器设计一个计数器,则该计数器的最大模值M=

二、化简、证明、分析综合题:

1.写出函数F (A,B,C,D) = A B C D E的反函数。

2.证明逻辑函数式相等:BC D D(B C)(AD B) B D

3.已知逻辑函数F= a (3,5,8,9 , 10, 12) +Ed(0,1,2)

(1)化简该函数为最简与或式:

(2)画出用两级与非门实现的最简与或式电路图:

R=1K Q,R2=Q , C=p Fo 试求脉冲宽

4. 555定时器构成的多谐振动器图1所示,已知

②状态方程;

③输出方程;

④状态表;

⑤电路功能。图4

三、设计题:(每10分,共20分)

1.设计一个三变量偶检验逻辑电路。当三变量A R C输入组合中的“ 1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。

要求:

(1)列出该电路F(A,B,C)的真值表和表达式;

(2)画出逻辑电路图。

2 .试用74161、3-8译码器和少量门电路,实现图5所示波形VO1 VO2其中CP 为输入波形。要求:

(1)列出计数器状态与V01、V02的真值表;

(2)画出逻辑电路图。

图5

十六进制计数器功能表

数字电路期末考试试卷评分标准

一、填空题:(每题2分,共10分)

1.存储电路,组合电路。

数电期末模拟题及答案

数电期末模拟题及答案

数电期末模拟题及答案

《数字电⼦技术》模拟题⼀

⼀、单项选择题(2×10分)

1.下列等式成⽴的是()

A、 A⊕1=A

B、 A⊙0=A

C、A+AB=A

D、A+AB=B

2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()

A、F=∑m(1,3,4,7,12)

B、F=∑m(0,4,7,12)

C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)

D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)

3.属于时序逻辑电路的是()。

A、寄存器

B、ROM

C、加法器

D、编码器

4.同步时序电路和异步时序电路⽐较,其差异在于后者()

A、没有触发器

B、没有统⼀的时钟脉冲控制

C、没有稳定状态

D、输出只与内部状态有关,与输⼊⽆

5.将容量为256×4的RAM扩展成1K×8的RAM,需()⽚256×4的RAM。

A、 16

B、2

C、4

D、8

6.在下图所⽰电路中,能完成

1=

+

n

Q逻辑功能的电路有

()。

A、 B、 C、 D、

1

A =1

A=1

A=0

A=0

7.函数F=A C+AB+B C ,⽆冒险的组合为()。

A 、 B=C=1

B 、 A=0,B=0

C 、 A=1,C=0

D 、 B=C=O

8.存储器RAM 在运⾏时具有()。

A 、读功能

B 、写功能

C 、读/写功能

D 、⽆读/写功能

9.触发器的状态转换图如下,则它是:()

A 、T 触发器

B 、RS 触发器

C 、JK 触发器

D 、D 触发器

10.将三⾓波变换为矩形波,需

选⽤()

A 、多谐振荡器

B 、施密特触发器

数电期末试卷及答案

数电期末试卷及答案

第1页(共8页) 第2页(共8页)

《数字电路》试卷

姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二

三 四(1) 四(2) 四(3) 四(4) 总 分

得 分

一、填空题(每空1分,共20分)

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147 ),作为8421BCD 码时,

它相当于十进制数( 93 )。

2.三态门电路的输出有高电平、低电平和(高电阻 )3种状态。

3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( 高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( 3.6 )V ,输出低电平为(0.35 )V , CMOS 电路的电源电压为( 3-18 ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出

01234567Y Y Y Y Y Y Y Y 应为( 10111111)

。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有( 16)根数据读出线。

数电期末试卷及答案(共4套)

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》

期终考试试题(110分钟)(第一套)

一、填空题:(每空1分,共15分)

1.逻辑函数Y AB C

=+的两种标准形式分别为

()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)

1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”

来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、

B、C的P、Q波形。

三、分析图3所示电路:(10分)

1)试写出8选1数据选择器的输出函数式;

2)画出A2、A1、A0从000~111连续变化时,Y的波形图;

3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)

五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

数电期末试卷及答案

数电期末试卷及答案

第1页(共8页) 第2页(共8页)

《数字电路》试卷

姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,

它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为(

。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11.

);Y 3

=( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

数电复习资料(含答案)期末考试

数电复习资料(含答案)期末考试

数电

第一章

一、选择题

1.以下代码中为无权码的为。

A. 8421BCD码

B. 5421BCD码

C.余三码

D.格雷码

2.以下代码中为恒权码的为。

A.8421BCD码

B. 5421BCD码

C.余三码

D.格雷码

3.一位十六进制数可以用位二进制数来表示。A.1 B.2 C.4 D. 16

4.十进制数25用8421BCD码表示为。A.10 101 B.0010 0101 C.100101 D.10101

5.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10

B.(127)10

C.(FF)16

D.(255)10

6.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCD

B.(35.8)16

C.(110101.1)2

D.(65.4)8

7.矩形脉冲信号的参数有。A.周期 B.占空比 C.脉宽 D.扫描期8.与八进制数(47.3)8等值的数为:

A. (100111.011)2

B.(27.6)16

C.(27.3 )16

D. (100111.11)2

9.常用的B C D码有。A.奇偶校验码 B.格雷码 C.8421码 D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计

B.通用性强

C.保密性好

D.抗干扰能力强

二、判断题(正确打√,错误的打×)

1. 方波的占空比为0.5。()

2. 8421码1001比0001大。()

3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()

4.格雷码具有任何相邻码只有一位码元不同的特性。()

5.八进制数(18)8比十进制数(18)10小。()

数电试题及答案

数电试题及答案

数电试题及答案

# 数字电子技术基础试题及答案

## 一、选择题

1. 题目:数字电路中最基本的逻辑关系是()。

- A. 与逻辑

- B. 或逻辑

- C. 非逻辑

- D. 异或逻辑

答案:AC

2. 题目:在数字电路中,以下哪个不是逻辑门的类型? - A. AND门

- B. OR门

- C. NOT门

- D. ADD门

答案:D

3. 题目:以下哪个是组合逻辑电路的特点?

- A. 有记忆功能

- B. 无记忆功能

- C. 需要时钟信号

- D. 需要电源

答案:B

## 二、填空题

1. 题目:在数字电路中,一个基本的逻辑门至少需要____个输入端。

答案:2

2. 题目:触发器是一种具有______功能的逻辑电路。

答案:记忆

3. 题目:在数字电路设计中,使用______可以减少噪声对电路的影响。

答案:滤波器

## 三、简答题

1. 题目:请简述什么是二进制数,并给出一个二进制数到十进制数的

转换例子。

答案:二进制数是一种数制系统,它只使用两个数字:0和1。在

二进制数中,每一位的权重是2的幂次方,从右到左依次增加。例如,二进制数1011转换为十进制数的过程如下:

- 1 * 2^3 = 8

- 0 * 2^2 = 0

- 1 * 2^1 = 2

- 1 * 2^0 = 1

- 8 + 0 + 2 + 1 = 11

2. 题目:解释什么是同步时序逻辑电路,并简述其特点。

答案:同步时序逻辑电路是一种在统一时钟信号控制下工作的数字

电路。其特点是电路的状态转换完全依赖于时钟信号的上升沿或下降沿,这保证了电路的同步操作,减少了由于时钟偏差引起的不确定性。

数电期末试卷及答案

数电期末试卷及答案

第1页(共8页) 第2页(共8页)

《数字电路》试卷

姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二

三 四(1) 四(2) 四(3) 四(4) 总 分

得 分

一、填空题(每空1分,共20分)

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147 ),作为8421BCD 码时,

它相当于十进制数( 93 )。

2.三态门电路的输出有高电平、低电平和(高电阻 )3种状态。

3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( 高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( 3.6 )V ,输出低电平为(0.35 )V , CMOS 电路的电源电压为( 3-18 ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出

01234567Y Y Y Y Y Y Y Y 应为( 10111111)

。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有( 16)根数据读出线。

数电复习资料(含答案)期末考试

数电复习资料(含答案)期末考试

数电

第一章

一、选择题

1.以下代码中为无权码的为。

A. 8421BCD码B。5421BCD码C.余三码D.格雷码

2.以下代码中为恒权码的为。

A。8421BCD码B。5421BCD码C.余三码D。格雷码

3.一位十六进制数可以用位二进制数来表示.A.1B。2C。4D。16 4.十进制数25用8421BCD码表示为。A.10 101 B。0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。

A。(256)10 B。(127)10 C.(FF)16 D。(255)10

6.与十进制数(53.5)10等值的数或代码为.

A.(0101 0011.0101)8421BCD B。(35.8)16C。(110101。1)2D.(65。4)8

7.矩形脉冲信号的参数有.A。周期B。占空比 C.脉宽D。扫描期

8.与八进制数(47.3)8等值的数为:

A。(100111。011)2B。(27.6)16 C.(27.3 )16 D. (100111.11)2

9。常用的B C D码有。A.奇偶校验码B。格雷码C。8421码D。余三码

10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B。通用性强C。保密性好 D.抗干扰能力强

二、判断题(正确打√,错误的打×)

1。方波的占空比为0.5。()2. 8421码1001比0001大。()

3. 数字电路中用“1”和“0"分别表示两种状态,二者无大小之分。()

4.格雷码具有任何相邻码只有一位码元不同的特性。()

5.八进制数(18)8比十进制数(18)10小.()

(完整版)数字电子技术基础试题及答案(1)

(完整版)数字电子技术基础试题及答案(1)

数字电子技术基础期末考试试卷

一、填空题

1. 时序逻辑电路一般由 和 两分组成。

2. 十进制数(56)10转换为二进制数为 和十六进制数为 。

3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。

4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。

5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。

二、化简、证明、分析综合题:

1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:

(2)画出用两级与非门实现的最简与或式电路图:

4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度T ,振荡频率f 和占空比q 。

图1

5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2

………………………密……………………封…………………………装…………………订………………………线………………………

系别 专业(班级) 姓名 学号

……线………………………

6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。

图3

D= Q n+1= Q1=

7. 已知电路如图4所示,试写出:

①驱动方程;

②状态方程;

③输出方程;

数电复习资料(含答案)期末考试

数电复习资料(含答案)期末考试

数电

第一章

一、选择题

1.以下代码中为无权码的为。

A. 8421BCD码

B. 5421BCD码

C.余三码

D.格雷码

2.以下代码中为恒权码的为。

A.8421BCD码

B. 5421BCD码

C.余三码

D.格雷码

3.一位十六进制数可以用位二进制数来表示。A.1B.2C.4D. 16 4.十进制数25用8421BCD码表示为。A.10 101 B.0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10

B.(127)10

C.(FF)16

D.(255)10

6.与十进制数(53.5)10等值的数或代码为。

A.(0101 0011.0101)8421BCD

B.(35.8)16

C.(110101.1)2

D.(65.4)8

7.矩形脉冲信号的参数有。A.周期 B.占空比 C.脉宽 D.扫描期8.与八进制数(47.3)8等值的数为:

A. (100111.011)2

B.(27.6)16

C.(27.3 )16

D. (100111.11)2

9.常用的B C D码有。A.奇偶校验码 B.格雷码 C.8421码 D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计

B.通用性强

C.保密性好

D.抗干扰能力强

二、判断题(正确打√,错误的打×)

1. 方波的占空比为0.5。()

2. 8421码1001比0001大。()

3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()

4.格雷码具有任何相邻码只有一位码元不同的特性。()

5.八进制数(18)8比十进制数(18)10小。()

数电期末考试题及答案

数电期末考试题及答案

一、单项选择题(每小题2分,共20分) 1.多谐振荡器有( C )个稳态

A .两个稳态

B .一个稳态

C .没有稳态

D .不能确定 2.五进制计数器的无效状态有( A )

A .3个

B .4个

C .11个

D .0个

3.为了把串行输入的数据转换为并行输出的数据,可以使用( B ) A .寄存器 B .移位寄存器 C .计数器 D .存储器 4.从多个输入数据中选出其中一个输出的电路是( B ) A .数据分配器 B .数据选择器 C .数字比较器 D .编码器 5.TTL 或非门多余输入端的处理是( A )

A .悬空

B .接高电平

C .接低电平

D .接“1”

6. 逻辑函数F1、F2、F3的卡诺图如下图所示,他们之间的逻辑关系是( B ) A .F3=F1•F2

B .F3=F1+F2

C .F2=F1•F3

D .F2=F1+F3

7.在逻辑函数中的卡诺图化简中,若被合并的最小项数越多(画的圈越 大),则说明化简后( D )。

A .乘积项个数越少

B .实现该功能的门电路少

C .该乘积项含因子少

D .乘积项和乘积项因子两者皆少 8.555定时器不可以组成( D )

A .多谐振荡器

B .单稳态触发器

C .施密特触发器

D .JK 触发器 9.某逻辑门的输入端A 、B 和输出端F 的波形下图所示,F 与A 、B 的逻辑关系是:( B )

A .与非

B .同或

C .异或

D .或

A

B

F

10.一位八进制计数器至少需要( A )个触发器

A.3 B.4 C.5 D.10

二、填空题(每空2分,共30分)

1.5 个变量可构成25个最小项,全体最小项之和为1。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2.将2004个“1”异或起来得到的结果是()。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
4.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。
5.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线()条,数据线()条。
6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于()kHz;完成一次转换所用的时间应小于()。
二、根据要求作题:(共15分)
1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)
1)试写出8选1数据选择器的输出函数式;
2)画出A2、A1、A0从000~111连续变化时,Y的波形图;
3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)
五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)
C
六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分)
(1)用最少与非门实现,画出逻辑电路图;
(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。
六、电路如图6所示,其中RA=RB=10kΩ,C=0.1μf,试问:
1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?
2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;
七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分)
表1:
地址输入
数据输出
A3 A2 A1 A0
D3 D2 D1 D0
0 0 0 0
(1)列出状态转换表;
(2)检验自启动能力;
(3)说明计数模值。
XX大学信息院《数字电子技术基础》
期终考试试题(110分钟)(第三套)
一、填空(每题1分,共10分)
1. TTL门电路输出高电平为V,阈值电压为V;
2. 触发器按动作特点可分为基本型、、和边沿型;
3. 组合逻辑电路产生竞争冒险的内因是;
1 0 0 0
1 1 1 1
1 1 0 0
0 0 0 1
0 0 1 0
0 0 0 1
0 1 0 0
0 1 1 1
0 0 0 0
CP波形如图所示:
八、综合分析图7Hale Waihona Puke Baidu示电路,RAM的16个地址单元中的数据在表中列出。要求:
(1)说明555定时器构成什么电路?(18分)
(2)说明74LS160构成多少进制计数器?
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
1 1 1 1
0 0 0 0
0 0 1 1
0 1 0 0
0 1 0 1
1 0 1 0
1 0 0 1
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
XX大学信息院《数字电子技术基础》
期终考试试题(110分钟)(第一套)
一、填空题:(每空1分,共15分)
1.逻辑函数 的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;
三、已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。(8分)
四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。(10分)
五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现:(20分)
7.GAL器件的全称是(),与PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)
3.试画出用反相器和集电极开路与非门实现逻辑函数 。
2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。
3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)
七、集成4位二进制加法计数器74161的连接图如图7所示, 是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位; 为低电平时电路开始置数, 为高电平时电路计数。试分析电路的功能。要求:(15分)
(3)说明RAM在此处于什么工作状态,起什么作用?
(4)写出D\A转换器CB7520的输出表达式(UO与d9~d0之间的关系);
(5)画出输出电压Uo的波形图(要求画一个完整的循环)。
XX大学信息院《数字电子技术基础》
期终考试试题(110分钟)(第二套)
一、填空题:(每空1分,共16分)
1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
相关文档
最新文档